特点
一个家庭的9设备与用户的记忆,从1千位到256千位的
16千位( 2字节) EEPROM用户内存
- 16个128字节( 1千位)区
- 自定时写周期
- 单字节或16字节页写模式
- 为每个区域可编程访问权限
2 - Kbit的配置区
- 37字节的OTP区域的用户定义码
- 用户自定义密钥和密码160字节区
高安全性特点
- 64位的相互认证协议(下ELVA的许可)
- 加密校验
- 流加密
- 验证和加密四个关键套装
- 八件套的两个24位密码
- 抗撕拉功能
- 电压和频率监视器
智能卡功能
- ISO 7816 A类( 5V )或B类( 3V )操作
- ISO 7816-3异步T = 0协议( Gemplus公司
专利)
- 多个区域,重点设置和密码的多应用程序中使用
- 为更快的设备初始化同步2线串行接口
- 可编程的8个字节的应答到复位寄存器
- ISO 7816-2标准模块
嵌入式应用特点
- 低工作电压: 2.7V至5.5V
- 安全的非易失性存储的敏感的系统或用户信息
2线串行接口
- 对于运行速度快1.0 MHz的兼容性
- 标准8引脚塑料封装
- 相同的引脚作为2线串行EEPROM
高可靠性
- 耐力: 100,000次
- 数据保存:10年
- ESD保护: 4,000V分钟
CryptoMemory
16千位
AT88SC1616C
摘要
表1中。
引脚配置
PAD
VCC
GND
SCL / CLK
SDA / IO
RST
描述
电源电压
地
串行时钟输入
串行数据输入/输出
复位输入
ISO模块联系
C1
C5
C3
C7
C2
标准封装引脚
8
4
6
5
NC
牧师2030IS - SMIC- 4月7日
注:这是一个总结性文件。一个完整的文档
保密协议下提供。欲了解更多信息,请联系您
1
当地爱特梅尔销售办事处。
图1 。
封装选项
智能卡模块
VCC = C1
RST = C2
SCL / CLK = C3
NC = C4
C5 = GND
C6 = NC
C7 = SDA / IO
C8 = NC
NC
NC
NC
GND
8引脚SOIC , PDIP
1
2
3
4
8
7
6
5
VCC
NC
SCL
SDA
描述
该CryptoMemory的AT88SC1616C成员
家庭是一个高性能的安全
内存提供用户内存与先进的安全和加密16 Kbits的
功能内置的用户存储器被分为16个128字节的区域,其中每一个可
分别设置不同的安全访问权限或有效地结合在一起
为116的数据文件提供空间。
在AT88SC1616C提供高安全性,成本低,并且易于实现与 -
出了需要有一个微处理器的操作系统。嵌入式加密
引擎提供了用于在设备之间的动态的和对称的相互认证
和主机,以及在执行流加密所有数据和密码
在设备和主机之间进行交换。多达四个唯一的密钥集合可被用于
这些操作。该AT88SC1616C提供几乎任何沟通的能力
使用异步T = 0协议( Gemplus公司的专利)中所定义的智能卡读卡器
ISO 7816-3 。
通过动态的和对称的双向认证,数据加密,以及使用
加密校验和,在AT88SC1616C提供存储敏感安全的地方
在一个系统内略去信息。凭借其篡改检测电路,该信息
即使受到攻击仍然是安全的。在1.0兆赫运行的2线串行接口用于
多达15个设备快速和高效的通信可能是单独
解决。该AT88SC1616C是符合行业标准的8引脚封装
同样熟悉的引脚作为2线串行EEPROM 。
图2中。
框图
智能卡应用
嵌入式应用
VCC
GND
动力
管理
认证,
加密和
认证单位
随机
发电机
同步
接口
SCL / CLK
SDA / IO
RST
异步
ISO接口
复位模块
数据传输
密码
验证
复位应答
EEPROM
2
AT88SC1616C
2030IS–SMIC–04/07
AT88SC1616C
引脚说明
电源电压(V
CC
)
时钟( SCL / CLK )
在V
CC
输入是2.7V到由主机提供的5.5V正电压。
在异步T = 0协议,在SCL / CLK输入用于提供所述设备
用载波频率
f.
1位的标称长度的余发射/ O被定义为一个
“基本时间单元” ( ETU)和等于372 /女。当同步协议是
使用时,SCL / CLK输入用于上升沿时钟数据到设备与负极
略去边缘时钟数据从设备中。
该AT88SC1616C提供了ISO 7816-3标准的异步复位应答
序列。当复位序列被激活时,器件将输出数据亲
编程到64位的回答到复位寄存器。在RST输入的内部上拉
垫允许使用在同步模式中的设备,而无需粘接的RST 。该
AT88SC1616C不支持同步回答一复位序列。
SDA引脚是双向的串行数据传输。该引脚为开漏输出,
可以是有线与任何数量的其它漏极开路或开路集电极器件。一个外部
纳尔拉电阻应该连接的SDA和V之间
CC
。此值
电阻和电容的系统加载SDA总线将确定的上升时间
SDA 。本的上升时间会在读操作期间确定的最大频率。低
值的上拉电阻将允许更高的频率操作,同时绘制平均值高
年龄的权力。 SDA / IO信息适用于异步和同步
协议。
当同步协议的情况下,与SCL / CLK输入用于上升沿
时钟数据到设备并在时钟的下降沿数据移出器件。
复位( RST )
串行数据( SDA / IO )
3
2030IS–SMIC–04/07