特点
一个家庭的设备与用户记忆从1千位至1兆比特的
2 - Kbit的( 256字节) EEPROM用户内存
- 四个64字节( 512位)区
- 自定时写周期( 5毫秒)
- 单字节或16字节页写模式
- 为每个区域可编程访问权限
2 - Kbit的配置区
- 37字节的OTP区域的用户定义码
- 用户自定义密钥和密码160字节区
高安全性特点
- 64位专利的动态对称双向认证协议(下
从独家专利许可
ELVA )
- 加密校验
- 流加密
- 验证和加密四个关键套装
- 八件套的两个24位密码
- 抗撕拉功能
- 电压和频率监视器
智能卡功能
- ISO 7816 A类( 5V )或B类( 3V )操作
- ISO 7816-3异步T = 0协议( Gemplus公司的专利)
- 多个区域,重点设置和密码的多应用程序中使用
- 为更快的设备初始化同步2线串行接口
- 可编程的8个字节的应答到复位寄存器
- ISO 7816-2标准模块
嵌入式应用特点
- 低工作电压: 2.7V至5.5V
- 安全的非易失性存储的敏感的系统或用户信息
2线串行接口
- 对于运行速度快1.5 MHz的兼容性
- 标准8引脚塑料封装
- 相同的引脚作为2线串行EEPROM
高可靠性
- 耐力: 100,000次
- 数据保存:10年
- ESD保护: 4,000V分钟
CryptoMemory
2千位
AT88SC0204C
摘要
表1中。
引脚配置
PAD
VCC
GND
SCL / CLK
SDA / IO
RST
描述
电源电压
地
串行时钟输入
串行数据输入/输出
复位输入
ISO模块联系
C1
C5
C3
C7
C2
标准封装引脚
8
4
6
5
NC
智能卡模块
VCC=C1
RST=C2
SCL/CLK=C3
NC=C4
C5=GND
C6=NC
C7=SDA/IO
C8=NC
8引脚SOIC , PDIP
NC
NC
NC
GND
8引脚SAP
VCC
NC
SCL
SDA
VCC
NC
SCL
SDA
1
2
3
4
8
7
6
5
8
7
6
5
1
2
3
4
NC
NC
NC
GND
底部视图
牧师2022ES - SMEM - 7月4日
注:这是一个总结性文件。一个完整的文档
保密协议下提供。欲了解更多信息,请联系您
当地爱特梅尔销售办事处。
1
描述
该CryptoMemory家族的AT88SC0204C部件是一个高性能的安全
内存提供2千位用户存储器具有先进的安全性和加密
功能内置的用户存储器被划分成4个64字节的区域,其中每一个可
单独设置不同的安全访问权限或结合在一起,以提供
空间为14的数据文件。
在AT88SC0204C提供高安全性,成本低,并且易于实现与 -
出了需要有一个微处理器的操作系统。嵌入式加密
引擎提供了用于在设备之间的动态的,对称的,相互认证
主机,以及用于交换的所有数据和密码进行流加密
在设备和主机之间。多达四个唯一的密钥集合可用于这些操作
系统蒸发散。该AT88SC0204C提供与几乎所有的智能卡进行通信的能力
阅读器采用异步T = 0协议( Gemplus公司专利)在ISO 7816-3定义。
通过动态的,对称的,相互认证,数据加密,以及使用
加密校验和,在AT88SC0204C提供存储敏感安全的地方
在一个系统内略去信息。凭借其篡改检测电路,该信息
即使受到攻击仍然是安全的。在1.5兆赫运行的2线串行接口用于
多达15个设备快速和高效的通信可能是单独
解决。该AT88SC0204C是符合行业标准的8引脚封装
同样熟悉的引脚作为2线串行EEPROM 。
图1 。
框图
智能卡应用
嵌入式应用
VCC
GND
动力
管理
认证,
加密和
认证单位
随机
发电机
同步
接口
SCL / CLK
SDA / IO
RST
异步
ISO接口
复位模块
数据传输
密码
验证
复位应答
EEPROM
引脚说明
电源电压(V
CC
)
时钟( SCL / CLK )
在V
CC
输入是2.7V到由主机提供的5.5V正电压。
在异步T = 0协议,在SCL / CLK输入用于提供所述设备
用载波频率
f.
1位的标称长度的余发射/ O被定义为一个
“基本时间单元” ( ETU)和等于372 /女。
当同步协议的情况下,与SCL / CLK输入用于上升沿
时钟数据到设备并在时钟的下降沿数据移出器件。
串行数据( SDA / IO )
SDA引脚是双向的串行数据传输。该引脚为开漏输出,
可以是有线与任何数量的其它漏极开路或开路集电极器件。一个外部
2
AT88SC0204C
2022ES–SMEM–07/04
AT88SC0204C
纳尔拉电阻应该连接的SDA和V之间
CC
。此值
电阻和电容的系统加载SDA总线将确定的上升时间
SDA 。本的上升时间会在读操作期间确定的最大频率。低
值的上拉电阻将允许更高的频率操作,同时绘制平均值高
年龄电源电流。
复位( RST )
该AT88SC0204C提供了ISO 7816-3标准的异步复位应答
序列。当复位序列被激活时,器件将输出数据亲
编程到64位的回答到复位寄存器。在RST输入的内部上拉
垫允许使用在同步模式中的设备,而无需粘接的RST 。该
AT88SC0204C不支持同步回答一复位序列。
设备架构
用户区
对EEPROM用户存储器被划分成4个区域的每一个512位。多个区域
允许不同类型的数据或文件的要被存储在不同的区域。访问用户
区允许已符合安全要求后才能使用。这些安全
要求是由用户设备在CON组在个性化过程中所定义
成形区。如果被选择为多个区域,同样的安全要求,则
这些区域可以有效地被访问为一个较大的区域。
表2中。
用户区
区
$0
$1
$2
$3
$4
$5
$6
$7
$000
64字节
用户0
–
$038
$000
64字节
用户1
–
$038
$000
64字节
用户2
–
$038
$000
64字节
用户3
–
$038
–
–
–
–
控制逻辑
访问用户区域时,只有通过内置于装置中的控制逻辑。这
逻辑是可配置的,通过访问寄存器,寄存器键和键设定成
在设备个性化的配置区域。在控制还实施
逻辑是一个加密引擎,用于执行各种更高级别的安全性的功能
该装置。
3
2022ES–SMEM–07/04
配置区
配置区包括2048个比特的EEPROM存储器用于存储密码
也就是说,密钥和代码及定义安全级别以用于每个用户区。
访问权限的配置区域在控制逻辑中定义并且可能并不
由用户改变。
表3中。
配置区
部件
复位应答
FAB码
内存测试区
卡制造商代码
很多历史码
设备配置寄存器
识别号码
访问寄存器
密码/密钥寄存器
发卡行代码
验证尝试计数器
密文
会话加密密钥
种子的秘密
密码尝试计数器
写密码
阅读密码
版权所有
$B0
$50
$18
地址
$00
安全保险丝
有该装置的三个熔断器,必须在设备personaliza-期间被吹
化的过程。每个保险丝锁定配置区域作为OTP的某些部分
内存。保险丝是专为模块制造商,显卡制造商和卡
发行人应该按顺序吹出,虽然该设备的所有的编程和
吹熔断器可在最后一步进行。
4
AT88SC0204C
2022ES–SMEM–07/04
AT88SC0204C
协议选择
在AT88SC0204C支持两种不同的通信协议。
智能卡应用范围:
由ISO 7816-3定义的异步T = 0协议
用于与业界标准的智能卡读卡器的兼容性。
嵌入式应用:
2线串行接口,用于快速,高效
用逻辑或控制器沟通。
上电顺序决定了哪两个通信协议会
使用。
异步
T = 0协议
这个上电顺序符合ISO 7816-3的智能卡冷复位
应用程序。
V
CC
变高; RST , I / O ,SDA和CLK -SCL为低。
设置I / O - SDA接收模式。
提供一个时钟信号给CLK- SCL 。
RST进入后400个时钟周期高。
该装置将具有64位的ATR代码作出响应,包括历史字节来表示
在CryptoMemory家庭内部的存储密度。一旦异步模式具有
被选择时,它不能够在不关闭电源切换到同步模式
该设备。
图2中。
异步T = 0协议( Gemplus公司的专利)
VCC
I / O- SDA
RST
CLK- SCL
ATR
同步
2线串行接口
同步模式为V通电后的默认
CC
由于内部上拉
在RST 。对于标准的塑料封装用CryptoMemory嵌入式应用,
这是唯一的通信协议。
电时V
CC
, RST变高也。
稳定的V后
CC
, CLK - SCL和I / O - SDA可驱动。
网络连接gure 3 。
同步2线协议
VCC
I / O- SDA
RST
CLK- SCL
注意:
1
2
3
4
5
在发出第一个命令之前5个时钟脉冲,必须发送。
5
2022ES–SMEM–07/04
特点
一个家庭的9设备与用户的记忆,从1千位到256千位的
2 - Kbit的( 256字节) EEPROM用户内存
- 四个64字节( 512位)区
- 自定时写周期
- 单字节或16字节页写模式
- 为每个区域可编程访问权限
2 - Kbit的配置区
- 37字节的OTP区域的用户定义码
- 用户自定义密钥和密码160字节区
高安全性特点
- 64位的相互认证协议(下ELVA的许可)
- 加密校验
- 流加密
- 验证和加密四个关键套装
- 八件套的两个24位密码
- 抗撕拉功能
- 电压和频率监视器
智能卡功能
- ISO 7816 A类( 5V )或B类( 3V )操作
- ISO 7816-3异步T = 0协议( Gemplus公司
专利)
- 多个区域,重点设置和密码的多应用程序中使用
- 为更快的设备初始化同步2线串行接口
- 可编程的8个字节的应答到复位寄存器
- ISO 7816-2标准模块
嵌入式应用特点
- 低工作电压: 2.7V至5.5V
- 安全的非易失性存储的敏感的系统或用户信息
2线串行接口
- 对于运行速度快1.0 MHz的兼容性
- 标准8引脚塑料封装
- 相同的引脚作为2线串行EEPROM
高可靠性
- 耐力: 100,000次
- 数据保存:10年
- ESD保护: 4,000V分钟
CryptoMemory
2千位
AT88SC0204C
摘要
表1中。
引脚配置
PAD
VCC
GND
SCL / CLK
SDA / IO
RST
描述
电源电压
地
串行时钟输入
串行数据输入/输出
复位输入
ISO模块联系
C1
C5
C3
C7
C2
标准封装引脚
8
4
6
5
NC
图1 。
封装选项
智能卡模块
VCC=C1
RST=C2
SCL/CLK=C3
NC=C4
C5=GND
C6=NC
C7=SDA/IO
C8=NC
8引脚SOIC , PDIP
NC
NC
NC
GND
1
2
3
4
8
7
6
5
VCC
NC
SCL
SDA
牧师2022HS - SMEM - 4月7日
注:这是一个总结性文件。一个完整的文档
保密协议下提供。欲了解更多信息,请联系您
当地爱特梅尔销售办事处。
1
描述
该CryptoMemory的AT88SC0204C成员
家庭是一个高性能的安全
内存提供2千位用户存储器具有先进的安全性和加密
功能内置的用户存储器被划分成4个64字节的区域,其中每一个可
分别设置不同的安全访问权限或有效地结合在一起
为14的数据文件提供空间。
在AT88SC0204C提供高安全性,成本低,并且易于实现与 -
出了需要有一个微处理器的操作系统。嵌入式加密
引擎提供了用于在设备之间的动态的和对称的相互认证
和主机,以及在执行流加密所有数据和密码
在设备和主机之间进行交换。多达四个唯一的密钥集合可被用于
这些操作。该AT88SC0204C提供几乎任何沟通的能力
使用异步T = 0协议( Gemplus公司的专利)中所定义的智能卡读卡器
ISO 7816-3 。
通过动态的和对称的双向认证,数据加密,以及使用
加密校验和,在AT88SC0204C提供存储敏感安全的地方
在一个系统内略去信息。凭借其篡改检测电路,该信息
即使受到攻击仍然是安全的。在1.0兆赫运行的2线串行接口用于
多达15个设备快速和高效的通信可能是单独
解决。该AT88SC0204C是符合行业标准的8引脚封装
同样熟悉的引脚作为2线串行EEPROM 。
图2中。
框图
智能卡应用
嵌入式应用
VCC
GND
动力
管理
认证,
加密和
认证单位
随机
发电机
同步
接口
SCL / CLK
SDA / IO
RST
异步
ISO接口
复位模块
数据传输
密码
验证
复位应答
EEPROM
引脚说明
电源电压(V
CC
)
时钟( SCL / CLK )
在V
CC
输入是2.7V到由主机提供的5.5V正电压。
在异步T = 0协议,在SCL / CLK输入用于提供所述设备
用载波频率
f.
1位的标称长度的余发射/ O被定义为一个
“基本时间单元” ( ETU)和等于372 /女。当同步协议是
使用时,SCL / CLK输入用于上升沿时钟数据到设备与负极
略去边缘时钟数据从设备中。
2
AT88SC0204C
2022HS–SMEM–04/07
AT88SC0204C
复位( RST )
该AT88SC0204C提供了ISO 7816-3标准的异步复位应答
序列。当复位序列被激活时,器件将输出数据亲
编程到64位的回答到复位寄存器。在RST输入的内部上拉
垫允许使用在同步模式中的设备,而无需粘接的RST 。该
AT88SC0204C不支持同步回答一复位序列。
SDA引脚是双向的串行数据传输。该引脚为开漏输出,
可以是有线与任何数量的其它漏极开路或开路集电极器件。一个外部
纳尔拉电阻应该连接的SDA和V之间
CC
。此值
电阻和电容的系统加载SDA总线将确定的上升时间
SDA 。本的上升时间会在读操作期间确定的最大频率。低
值的上拉电阻将允许更高的频率操作,同时绘制平均值高
年龄电源电流。 SDA / IO的信息适用于异步和
同步协议。
当同步协议的情况下,与SCL / CLK输入用于上升沿
时钟数据到设备并在时钟的下降沿数据移出器件。
表2中。
DC特性
适用在推荐工作范围从V
CC
= 2.7至5.5V ,T
AC
= -40
o
C至+ 85
o
℃(除非另有说明)
符号
V
CC
I
CC
I
CC
I
CC
I
CC
I
SB
V
IL
V
IL
V
IL
V
IH
V
IH
V
IH
I
IL
I
IL
I
IL
I
IH
I
IH
I
IH
V
OH
V
OL
I
OH
参数
电源电压
电源电流(V
CC
= 5.5V)
电源电流(V
CC
= 5.5V)
电源电流(V
CC
= 5.5V)
电源电流(V
CC
= 5.5V)
待机电流(V
CC
= 5.5V)
SDA / IO输入阈值低
(1)
SCL / CLK输入低阈值
(1)
RST输入低电平阈值
(1)
SDA / IO输入阈值高
(1)
SCL / CLK输入高门槛
(1)
RST输入高门槛
(1)
SDA / IO输入低电平电流
SCL / CLK输入低电流
RST输入低电平电流
SDA / IO输入高电流
SCL / CLK输入高电流
RST输入高电流
SDA / IO输出高电压
SDA / IO输出低电压
SDA / IO输出高电流
0℃, V
IL
& LT ; V
CC
x 0.15
0℃, V
IL
& LT ; V
CC
x 0.15
0℃, V
IL
& LT ; V
CC
x 0.15
V
CC
×0.7 < V
IH
& LT ; V
CC
V
CC
×0.7 < V
IH
& LT ; V
CC
V
CC
×0.7 < V
IH
& LT ; V
CC
20K欧姆的外部上拉
I
OL
= 1毫安
V
OH
V
CC
x 0.7
0
异步读取3.57MHz
异步写在3.57MHz
同步阅读在1MHz
同步写在1MHz
V
IN
= V
CC
或GND
0
0
0
V
CC
x 0.7
V
CC
x 0.7
V
CC
x 0.7
测试条件
民
2.7
典型值
最大
5.5
5
5
5
5
100
V
CC
x 0.2
V
CC
x 0.2
V
CC
x 0.2
V
CC
V
CC
V
CC
15
15
50
20
100
150
V
CC
V
CC
x 0.15
20
单位
V
mA
mA
mA
mA
uA
V
V
V
V
V
V
uA
uA
uA
uA
uA
uA
V
V
uA
串行数据( SDA / IO )
注:1, V
IL
分钟和V
IH
最大仅为参考,未经测试。
3
2022HS–SMEM–04/07
表3中。
AC特性
适用在推荐工作范围从V
CC
= 2.7至5.5V ,
T
AC
= -40
o
C至+ 85
o
C, CL = 30pF的(除非另有说明)
符号
f
CLK
f
CLK
f
CLK
t
R
t
F
t
R
t
F
t
AA
t
HD.STA
t
SU.STA
t
HD.DAT
t
SU.DAT
t
SU.STO
t
DH
t
WR
t
WR
参数
异步时钟频率(V
CC
范围: 4.5 - 5.5V )
异步时钟频率(V
CC
范围: 2.7 - 3.3V )
同步时钟频率
时钟占空比
上升时间 - I / O , RST
下降时间 - I / O , RST
上升时间 - CLK
下降时间 - CLK
时钟低到数据输出有效
开始保持时间
启动建立时间
数据保持时间
数据在建立时间
停止建立时间
数据输出保持时间
写周期时间(在25℃ )
写周期时间
200
200
10
100
200
20
5
7
民
1
1
0
40
最大
5
4
1
60
1
1
9 %×期限
9 %×期限
35
单位
兆赫
兆赫
兆赫
%
uS
uS
uS
uS
nS
nS
nS
nS
nS
nS
nS
mS
mS
设备操作对于
同步
协议
时钟及数据传输:
SDA引脚通常拉高一个外部
最终设备。 SDA引脚上的数据可能会在SCL为低电平的时间段只能改变(见
图5第5页) 。在SCL为高电平期间数据变化将指示启动或停止
如下所定义的条件。
启动条件:
SDA与SCL为高至低过渡是一个开始状态
这必须先于任何其他的命令(参见图6第6页) 。
停止条件:
SDA与SCL高电平低到高的转变是一个停止条件。
经过一个读操作,停止命令会使EEPROM的备用电源
模式(参见图6第6页) 。
应答:
所有地址和数据字被串行传送,并从
EEPROM的8位字。该EEPROM发送零,以确认它有
收到每一个字。这发生在第九个时钟周期。
存储器复位:
在协议中,断电或系统复位,任何2-中断后
线材部分可以重新通过以下步骤:
1.时钟高达9次。
2.查找SDA高在每个时钟周期,而SCL为高电平。
3.创建一个启动条件。
4
AT88SC0204C
2022HS–SMEM–04/07
AT88SC0204C
网络连接gure 3 。
总线时序为2线通信
SCL :串行时钟, SDA :串行数据I / O
图4中。
写周期时序:
SCL :串行时钟, SDA :串行数据I / O
SCL
SDA
第8位
wordn
确认
t
WR
停止
条件
注意:
(1)
开始
条件
写周期时间t
WR
是指一个写序列的有效停止条件时
内部擦/写周期的结束。
图5中。
数据有效性
5
2022HS–SMEM–04/07
特点
一个家庭的9设备与用户的记忆,从1千位到256千位的
2 - Kbit的( 256字节) EEPROM用户内存
4个64字节( 512位)区
自定时写周期
单字节或16字节页写模式
为每个区域可编程访问权限
2 - Kbit的配置区
37字节的OTP区域的用户定义码
对于用户自定义的密钥和密码160字节区
高安全性特点
64位的相互认证协议(下ELVA的许可)
加密校验
流加密
四个关键成套身份验证和加密
八组两个24位的密码
抗撕拉功能
电压和频率监控
智能卡功能
ISO 7816 A类( 5V )或B类( 3V )操作
ISO 7816-3异步T = 0协议( Gemplus专利)
多个区域,钥匙套和密码多应用使用
为更快的设备初始化同步2线串行接口
可编程的8字节的回答到复位寄存器
ISO 7816-2标准模块
嵌入式应用特点
低工作电压: 2.7V至5.5V
安全的非易失性存储器为敏感的系统或用户的信息
2线串行接口
对于运行速度快1.0 MHz的兼容性
标准的8引脚塑料封装,符合绿色环保(超越RoHS标准)
相同的引脚作为2线串行EEPROM
高可靠性
耐力: 100,000次
数据保存: 10年
ESD保护: 4,000V分钟
表1中。
PAD
V
CC
GND
SCL / CLK
引脚配置
描述
电源电压
地
串行时钟输入
ISO模块
联系
C1
C5
C3
标准
封装引脚
8
4
6
2022JS–SMEM–3/09
CryptoMemory
2千位
AT88SC0204C
摘要
PAD
SDA / IO
RST
图1 。
描述
串行数据输入/输出
复位输入
封装选项
ISO模块
联系
C7
C2
标准
封装引脚
5
NC
智能卡模块
V
CC
=C1
RST=C2
SCL/CLK=C3
NC=C4
C5=GND
C6=NC
C7=SDA/IO
C8=NC
NC
NC
NC
GND
8引脚SOIC , PDIP
1
2
3
4
8
7
6
5
V
CC
NC
SCL
SDA
1.
描述
该CryptoMemory的AT88SC0204C成员
家庭是一个高性能的安全存储器,提供2千位的
用户存储器具有先进的安全性和内置的用户存储加密功能,分为4个64字节
区,其中每一个可被单独地设置具有不同的安全访问权限或有效地结合在一起以
为14的数据文件提供空间。
1.1.
智能卡应用
在AT88SC0204C提供高安全性,成本低,并且易于实施,而不需要一个微处理器
操作系统。嵌入式加密引擎提供动力和对称的相互认证
在设备和主机,以及用于所有数据和口令进行加密流之间交换
设备和主机。多达四个唯一密钥集可以用于这些操作。该AT88SC0204C提供的能力
使用异步T = 0协议( Gemplus公司的专利)中所定义与任何智能卡阅读器进行通信
在ISO 7816-3 。
1.2.
嵌入式应用
通过动态对称双向认证,数据加密,并使用加密校验和,则
AT88SC0204C提供了用于存储在系统内的敏感信息安全的地方。凭借其篡改检测
电路中,这些信息甚至受到攻击仍然安全。在1.0兆赫运行的2线串行接口用于快速
和多达15个设备高效率的通信可以被单独地寻址。该AT88SC0204C可
在工业标准的8引脚封装,同一个熟悉的引脚排列, 2线串行EEPROM 。
2
AT88SC0204C
2022JS–SMEM–3/09
AT88SC0204C
图2中。
框图
V
CC
GND
动力
管理
认证,
加密和
认证单位
随机
发电机
同步
接口
数据传输
SCL / CLK
SDA / IO
RST
异步
ISO接口
密码
验证
EEPROM
复位模块
复位应答
2.
2.1.
引脚说明
电源电压(V
CC
)
在V
CC
输入是2.7V到由主机提供的5.5V正电压。
2.2.
时钟( SCL / CLK )
在异步T = 0协议,在SCL / CLK输入用于提供所述设备与一个载波频率
f.
该
1位上的I / O发出的标称长度被定义为“基本时间单元” ( ETU) ,等于372 /
f.
当
同步协议的情况下,与SCL / CLK输入用于上升沿时钟数据到设备和负边
时钟数据从设备中。
2.3.
复位( RST )
该AT88SC0204C提供了ISO 7816-3标准的异步复位应答序列。当复位
序列被激活时,该装置将输出的数据编程到64位回答一复位寄存器。内部
拉的RST输入垫允许使用在同步模式中的设备,而无需粘接的RST 。该
AT88SC0204C不支持同步回答一复位序列。
2.4.
串行数据( SDA / IO )
SDA引脚是双向的串行数据传输。该管脚为漏极开路驱动,并且可以与任何数目的是有线的
其它漏极开路或集电极开路的设备。一个外部上拉电阻应连接SDA和V之间
CC
.
此电阻器的值以及所述系统的电容加载SDA总线将确定SDA的上升时间。这
上升时间在读取操作期间,将决定的最大频率。低阻值的上拉电阻就可以将高
频率操作,同时绘制较高的平均电源电流。 SDA / IO信息适用于
同步和异步协议。
当同步协议的情况下,与SCL / CLK输入用于上升沿时钟数据到设备和
时钟的下降沿将数据移出器件。
3
2022JS–SMEM–3/09
表2中。
DC特性
适用在推荐工作范围从V
CC
= 2.7至5.5V ,T
AC
= -40 ° C至+ 85°C (除非
另有说明)
符号
V
CC(2)
I
CC
I
CC
I
CC
I
CC
I
SB
V
IL
(1)
参数
电源电压
电源电流(V
CC
= 5.5V)
电源电流(V
CC
= 5.5V)
电源电流(V
CC
= 5.5V)
电源电流(V
CC
= 5.5V)
待机电流(V
CC
= 5.5V)
SDA / IO输入阈值低
SCL / CLK输入低阈值
RST输入低电平阈值
SDA / IO输入阈值高
SCL / CLK输入高门槛
RST输入高门槛
SDA / IO输入低电平电流
SCL / CLK输入低电流
RST输入低电平电流
SDA / IO输入高电流
SCL / CLK输入高电流
RST输入高电流
SDA / IO输出高电压
SDA / IO输出低电压
SDA / IO输出高电流
测试条件
异步读取3.57MHz
异步写在3.57MHz
同步阅读在1MHz
同步写在1MHz
V
IN
= V
CC
或GND
民
2.7
典型值
最大
5.5
5
5
5
5
100
单位
V
mA
mA
mA
mA
mA
V
V
V
V
V
V
μA
μA
μA
μA
μA
μA
V
V
μA
0
0
0
V
CC
x 0.7
V
CC
x 0.7
V
CC
x 0.7
0℃, V
IL
& LT ; V
CC
x 0.15
0℃, V
IL
& LT ; V
CC
x 0.15
0℃, V
IL
& LT ; V
CC
x 0.15
V
CC
×0.7 < V
IH
& LT ; V
CC
V
CC
×0.7 < V
IH
& LT ; V
CC
V
CC
×0.7 < V
IH
& LT ; V
CC
20K欧姆的外部上拉
I
OL
= 1毫安
V
OH
V
CC
x 0.7
0
V
CC
x 0.2
V
CC
x 0.2
V
CC
x 0.2
V
CC
V
CC
V
CC
15
15
50
20
100
150
V
CC
V
CC
x 0.15
20
V
IL(1)
V
IL(1)
V
IH(1)(2)
V
IH(1)(2)
V
IH(1)(2)
I
IL
I
IL
I
IL
I
IH
I
IH
I
IH
V
OH
V
OL
I
OH
注意事项:
1. V
IL
分钟和V
IH
最大仅为参考,未经测试。
2.为了防止闭锁条件从在AT88SCxxxxC ,V上电发生
CC
必须打开
之前申请V
IH
。对于断电,V
IH
转弯V之前必须拆除
CC
关。
4
AT88SC0204C
2022JS–SMEM–3/09
AT88SC0204C
表3中。
AC特性
适用在推荐工作范围从V
CC
= 2.7至5.5V ,
T
AC
= -40 ° C至+ 85°C , CL = 30pF的(除非
另有说明)
符号
f
CLK
f
CLK
f
CLK
参数
异步时钟频率(V
CC
范围: 4.5 - 5.5V )
异步时钟频率(V
CC
范围: 2.7 - 3.3V )
同步时钟频率
时钟占空比
t
R
t
F
t
R
t
F
t
AA
t
HD.STA
t
SU.STA
t
HD.DAT
t
SU.DAT
t
SU.STO
t
DH
t
WR
t
WR
上升时间 - I / O , RST
下降时间 - I / O , RST
上升时间 - CLK
下降时间 - CLK
时钟低到数据输出有效
开始保持时间
启动建立时间
数据保持时间
数据在建立时间
停止建立时间
数据输出保持时间
写周期时间(在25℃ )
写周期时间( -40 °至+ 85°C )
200
200
10
100
200
20
5
7
民
1
1
0
40
最大
5
4
1
60
1
1
9 %×期限
9 %×期限
35
单位
兆赫
兆赫
兆赫
%
μS
μS
μS
μS
nS
nS
nS
nS
nS
nS
nS
mS
mS
3.
设备操作的同步协议
时钟及数据传输:
SDA引脚通常拉高外部设备。 SDA引脚上的数据
可能会改变仅在SCL为低电平的时间段(见图5第7页) 。数据的变化
在SCL高周期将显示一个启动或定义见下文停止状态。
启动条件:
停止条件:
应答:
SDA与SCL为高至低过渡是一个开始状态,必须先于任何
其它命令(参见图6第7页) 。
SDA与SCL高电平低到高的转变是一个停止条件。后的读出顺序,对
停止命令会使EEPROM中的待机功耗模式(参见图6第7页) 。
所有地址和数据字被串行传送到和来自于8位的EEPROM的
话。该EEPROM发送零,以确认它已收到每一个字。这
在第九个时钟周期发生的。
在协议中,断电或系统复位中断后,所有2线的一部分可以通过重置
以下这些步骤:
1.
2.
3.
时钟高达9次。
寻找高SDA在每个时钟周期,而SCL为高电平。
建立一个起始条件。
存储器复位:
5
2022JS–SMEM–3/09