添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第369页 > AT87C5103-ICSAL
特点
80C51兼容的CPU内核的高速架构
X2速度改进能力( 6时钟/机器周期)
16 MHz的标准或X2方式
256字节RAM
256字节XRAM
12K字节ROM / OTP程序内存
2个16位定时器/计数器T0,T1
5通道可编程计数器阵列具有高速输出,比较/捕获,
脉冲宽度调制器和看门狗定时器功能
SPI接口(主从模式)
中断结构:
- 6个中断源
- 4个中断优先级
电源: 3 - 5.5V
温度范围:工业级(-40
o
C至85
o
C) ,汽车( -40
o
C至125
o
C)
包装: SSOP16 , SSOP24
低引脚数
8-bit
微控制器
AT87C5103
AT83C5103
描述
该AT8xC5103是一个高性能的ROM / OTP版本的8051的8位的微
控制器16和24引脚封装。
该AT8xC5103包含一个标准的C51 CPU内核, 12K字节ROM / OTP亲
克存储器, 256字节的内部RAM ,256字节的扩展的内部RAM , 5-
源4级中断系统, 2个定时器/计数器和一个SPI串行总线控制器。
该AT8xC5103还专门为模拟接口应用。对于这一点,它有一个
五个通道可编程计数器阵列。
此外, AT8xC5103实现X2速度改进机制。该
X2的功能允许保持相同的CPU能力在一个二分频振荡器
频率。
该AT8xC5103的全静态设计使得降低系统功耗
通过将时钟频率降低到任何值,即使直流,而不会丢失数据。
牧师4134B - 8051-06 / 03
1
框图
ECI
CEX0-4
(1) (1)
只读存储器
12 K *8
MISO
MOSI
SPSCK
SS
(1)(1)(3)(1)
SPI
P4
VCC
VSS
XTAL1
XTAL2
XTAL
OSC
EXRAM
256x8
内存
256x8
PCA
C51
CORE
中央处理器
IB总线
定时器0
定时器1
INT
CTRL
并行I / O端口
港口1PORT 3端口4
(3) (3)
(3) (3)
RST
INT0
INT1
T1
T0
注意事项:
端口1 1复用功能。
端口3 2.复用功能。
2
4134B–8051–06/03
P1
P3
销刀豆网络gurations
P3.2/DIG0/INT0
P3.4/DIG1/T0
P3.6/SPICK
VSS
VCC
RST / VPP
XTAL2
XTAL1
1
2
3
4
5
6
7
8
16
15
14
SSOP16
13
12
11
10
9
P1.7/CEX4/SS
P1.6/CEX3
P1.5/CEX2
P1.4/CEX1
P1.3/CEX0
P1.2/ECI/DIG2
P1.1/MOSI
P1.0/MISO
P3.2/DIG0/INT0
P3.3/INT1
P3.4/DIG1/T0
P3.5/T1
P3.6/SPICK
VSS
VCC
RST / VPP
XTAL2
9
XTAL1
10
P4.0
11
P4.1
12
1
2
3
4
5
6
7
8
SSOP24
24
23
22
21
20
19
18
17
16
15
14
13
P3.1
P3.0
P1.7/CEX4/SS
P1.6/CEX3
P1.5/CEX2
P1.4/CEX1
P3.7
P1.3/CEX0
P1.2/ECI/DIG2
P4.2
P1.1/MOSI
P1.0/MISO
3
4134B–8051–06/03
引脚说明
助记符
V
SS
V
CC
P1.0 - P1.7
TYPE
I
I
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
XTAL1
XTAL2
RST / VPP
I
I
O
名称和功能
地面:
0V参考
电源:
3.0V或5.5V
端口1 :
端口1是一个具有内部上拉的8位可编程I / O口
复用功能的端口1包括:
MISO ( P1.0 ) :
硕士时,SPI控制器从出
MOSI ( P1.1 ) :
主机输出,从机输入的SPI控制器
DIG2 ( P1.2 ) :
可编程的输出与推挽
ECI :
外部时钟的PCA
CEX0 ( P1.3 ) :
捕捉/比较外部I / O PCA模块0
CEX1 ( P1.4 ) :
捕捉/比较外部I / O PCA模块1
CEX2 ( P1.5 ) :
捕捉/比较外部I / O PCA模块2
CEX3 ( P1.6 ) :
捕捉/比较外部I / O PCA模块3
SS ( P1.7 ) :
在SPI控制器从选择输入
CEX4 :
捕捉/比较外部I / O PCA模块3
输入到振荡器反相放大器
振荡器反相放大器的输出ER
RST :
负复位输入
该引脚上出现两个机器周期的低,而振荡器运行,
重置设备。
该管脚将包括一个下拉复位电路,如果没有外部复位
电平被施加。
VPP :
高电压输入OTP编程
端口3 :
端口3是一个具有内部上拉了8位可编程I / O口。
P3.0:
可编程的输出与推挽。
P3.1:
可编程的输出与推挽。
DIG0 ( P3.2 ) :
可编程的输出与推挽。
INT0 :
外部中断0
P3.3:
可编程的输出与推挽。
INT1 :
外部中断1
DIG1 ( P3.4 ) :
可编程的输出与推挽。
T0:
定时器0外部输入
P3.5:
可编程的输出与推挽。
T1:
定时器1外部输入
SPICK ( P3.6 ) :
时钟I的SPI控制器/ O
P3.7:
可编程的输出与推挽。
端口4 :
端口4是内部上拉的3位I / O端口
P3.0 - P3.7
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
P4.0-P4.2
I / O
4
4134B–8051–06/03
时钟
该勘误表芯仅需要6每个机器周期时钟周期。此功能,
称为“X2” ,具有以下优点:
2 (便宜晶体)分频晶体,同时保持相同的CPU
力。
节省了功耗,同时保持相同的CPU功率(功率振荡器
节能) 。
在划分动态工作频率由2节省功耗
工作和空闲模式。
同时保持相同的晶振频率提高CPU处理能力2 。
为了保持原有的C51兼容性,除法乘2之间插入的
XTAL1信号和芯(相位发生器)的主时钟输入。该分频器可
由软件禁止。
描述
为整个电路和外围时钟首先被除以2正在使用的前
CPU内核和外设。这允许任何循环率要在XTAL1接受
输入。在X2模式,因为这分频器被旁路, XTAL1上的信号必须有一个循环
40 %至60%之间的比率。图1为时钟产生方框图。该X2
位在XTAL1验证
÷
2个上升沿从切换时避免毛刺
X2的STD模式。图2示出了模式切换波形。
5
4134B–8051–06/03
特点
80C51兼容的CPU内核的高速架构
X2速度改进能力( 6时钟/机器周期)
16 MHz的标准或X2方式
256字节RAM
256字节XRAM
12K字节ROM / OTP程序内存
2个16位定时器/计数器T0,T1
5通道可编程计数器阵列具有高速输出,比较/捕获,
脉冲宽度调制器和看门狗定时器功能
SPI接口(主从模式)
中断结构:
- 6个中断源
- 4个中断优先级
电源: 3 - 5.5V
温度范围:工业级(-40
o
C至85
o
C) ,汽车( -40
o
C至125
o
C)
包装: SSOP16 , SSOP24
低引脚数
8-bit
微控制器
AT87C5103
AT83C5103
描述
该AT8xC5103是一个高性能的ROM / OTP版本的8051的8位的微
控制器16和24引脚封装。
该AT8xC5103包含一个标准的C51 CPU内核, 12K字节ROM / OTP亲
克存储器, 256字节的内部RAM ,256字节的扩展的内部RAM , 5-
源4级中断系统, 2个定时器/计数器和一个SPI串行总线控制器。
该AT8xC5103还专门为模拟接口应用。对于这一点,它有一个
五个通道可编程计数器阵列。
此外, AT8xC5103实现X2速度改进机制。该
X2的功能允许保持相同的CPU能力在一个二分频振荡器
频率。
该AT8xC5103的全静态设计使得降低系统功耗
通过将时钟频率降低到任何值,即使直流,而不会丢失数据。
牧师4134C - 8051-09 / 04
1
框图
ECI
CEX0-4
(1) (1)
XTAL1
XTAL2
只读存储器
12 K *8
IB总线
MISO
MOSI
SPSCK
SS
(1)(1)(3)(1)
SPI
P4
VCC
VSS
XTAL
OSC
EXRAM
内存
256x8
256x8
PCA
C51
CORE
中央处理器
定时器0
定时器1
INT
CTRL
并行I / O端口
港口1PORT 3端口4
(3) (3)
(3) (3)
RST
INT0
INT1
T1
T0
注意事项:
端口1 1复用功能。
端口3 2.复用功能。
2
AT8xC5103
4134C–8051–09/04
P1
P3
AT8xC5103
销刀豆网络gurations
P3.2/DIG0/INT0
P3.4/DIG1/T0
P3.6/SPICK
VSS
VCC
RST / VPP
XTAL2
XTAL1
1
2
3
4
5
6
7
8
16
15
14
SSOP16
13
12
11
10
9
P1.7/CEX4/SS
P1.6/CEX3
P1.5/CEX2
P1.4/CEX1
P1.3/CEX0
P1.2/ECI/DIG2
P1.1/MOSI
P1.0/MISO
P3.2/DIG0/INT0
P3.3/INT1
P3.4/DIG1/T0
P3.5/T1
P3.6/SPICK
VSS
VCC
RST / VPP
XTAL2
9
XTAL1
10
P4.0
11
P4.1
12
1
2
3
4
5
6
7
8
SSOP24
24
23
22
21
20
19
18
17
16
15
14
13
P3.1
P3.0
P1.7/CEX4/SS
P1.6/CEX3
P1.5/CEX2
P1.4/CEX1
P3.7
P1.3/CEX0
P1.2/ECI/DIG2
P4.2
P1.1/MOSI
P1.0/MISO
3
4134C–8051–09/04
引脚说明
助记符
V
SS
V
CC
P1.0 - P1.7
TYPE
I
I
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
XTAL1
XTAL2
RST / VPP
I
I
O
名称和功能
地面:
0V参考
电源:
3.0V或5.5V
端口1 :
端口1是一个具有内部上拉的8位可编程I / O口
复用功能的端口1包括:
MISO ( P1.0 ) :
硕士时,SPI控制器从出
MOSI ( P1.1 ) :
主机输出,从机输入的SPI控制器
DIG2 ( P1.2 ) :
可编程的输出与推挽
ECI :
外部时钟的PCA
CEX0 ( P1.3 ) :
捕捉/比较外部I / O PCA模块0
CEX1 ( P1.4 ) :
捕捉/比较外部I / O PCA模块1
CEX2 ( P1.5 ) :
捕捉/比较外部I / O PCA模块2
CEX3 ( P1.6 ) :
捕捉/比较外部I / O PCA模块3
SS ( P1.7 ) :
在SPI控制器从选择输入
CEX4 :
捕捉/比较外部I / O PCA模块3
输入到振荡器反相放大器
振荡器反相放大器的输出ER
RST :
负复位输入
该引脚上出现两个机器周期的低,而振荡器运行,
重置设备。
该管脚将包括一个下拉复位电路,如果没有外部复位
电平被施加。
VPP :
高电压输入OTP编程
端口3 :
端口3是一个具有内部上拉了8位可编程I / O口。
P3.0:
可编程的输出与推挽。
P3.1:
可编程的输出与推挽。
DIG0 ( P3.2 ) :
可编程的输出与推挽。
INT0 :
外部中断0
P3.3:
可编程的输出与推挽。
INT1 :
外部中断1
DIG1 ( P3.4 ) :
可编程的输出与推挽。
T0:
定时器0外部输入
P3.5:
可编程的输出与推挽。
T1:
定时器1外部输入
SPICK ( P3.6 ) :
时钟I的SPI控制器/ O
P3.7:
可编程的输出与推挽。
端口4 :
端口4是内部上拉的3位I / O端口
P3.0 - P3.7
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
P4.0-P4.2
I / O
4
AT8xC5103
4134C–8051–09/04
AT8xC5103
时钟
该勘误表芯仅需要6每个机器周期时钟周期。此功能,
称为“X2” ,具有以下优点:
2 (便宜晶体)分频晶体,同时保持相同的CPU
力。
节省了功耗,同时保持相同的CPU功率(功率振荡器
节能) 。
在划分动态工作频率由2节省功耗
工作和空闲模式。
同时保持相同的晶振频率提高CPU处理能力2 。
为了保持原有的C51兼容性,除法乘2之间插入的
XTAL1信号和芯(相位发生器)的主时钟输入。该分频器可
由软件禁止。
描述
为整个电路和外围时钟首先被除以2正在使用的前
CPU内核和外设。这允许任何循环率要在XTAL1接受
输入。在X2模式,因为这分频器被旁路, XTAL1上的信号必须有一个循环
40 %至60%之间的比率。图1为时钟产生方框图。该X2
位在XTAL1验证
÷
2个上升沿从切换时避免毛刺
X2的STD模式。图2示出了模式切换波形。
5
4134C–8051–09/04
特点
80C51兼容的CPU内核的高速架构
X2速度改进能力( 6时钟/机器周期)
16 MHz的标准或X2方式
256字节RAM
256字节XRAM
12K字节ROM / OTP程序内存
2个16位定时器/计数器T0,T1
5通道可编程计数器阵列具有高速输出,比较/捕获,
脉冲宽度调制器和看门狗定时器功能
SPI接口(主从模式)
中断结构:
- 6个中断源
- 4个中断优先级
电源: 3 - 5.5V
温度范围:工业级(-40
o
C至85
o
C) ,汽车( -40
o
C至125
o
C)
包装: SSOP16 , SSOP24
低引脚数
8-bit
微控制器
AT87C5103
AT83C5103
描述
该AT8xC5103是一个高性能的ROM / OTP版本的8051的8位的微
控制器16和24引脚封装。
该AT8xC5103包含一个标准的C51 CPU内核, 12K字节ROM / OTP亲
克存储器, 256字节的内部RAM ,256字节的扩展的内部RAM , 5-
源4级中断系统, 2个定时器/计数器和一个SPI串行总线控制器。
该AT8xC5103还专门为模拟接口应用。对于这一点,它有一个
五个通道可编程计数器阵列。
此外, AT8xC5103实现X2速度改进机制。该
X2的功能允许保持相同的CPU能力在一个二分频振荡器
频率。
该AT8xC5103的全静态设计使得降低系统功耗
通过将时钟频率降低到任何值,即使直流,而不会丢失数据。
牧师4134D - 8051-02 / 08
1
框图
ECI
CEX0-4
(1) (1)
XTAL1
XTAL2
只读存储器
12 K *8
MISO
MOSI
SPSCK
SS
(1)(1)(3)(1)
SPI
P4
VCC
VSS
XTAL
OSC
EXRAM
256x8
内存
256x8
PCA
C51
CORE
中央处理器
IB总线
定时器0
定时器1
INT
CTRL
并行I / O端口
港口1PORT 3端口4
(3) (3)
(3) (3)
RST
INT0
INT1
T1
T0
注意事项:
端口1 1复用功能。
端口3 2.复用功能。
2
4134D–8051–02/08
P1
P3
销刀豆网络gurations
P3.2/DIG0/INT0
P3.4/DIG1/T0
P3.6/SPICK
VSS
VCC
RST / VPP
XTAL2
XTAL1
1
2
3
4
5
6
7
8
16
15
14
SSOP16
13
12
11
10
9
P1.7/CEX4/SS
P1.6/CEX3
P1.5/CEX2
P1.4/CEX1
P1.3/CEX0
P1.2/ECI/DIG2
P1.1/MOSI
P1.0/MISO
P3.2/DIG0/INT0
P3.3/INT1
P3.4/DIG1/T0
P3.5/T1
P3.6/SPICK
VSS
VCC
RST / VPP
XTAL2
9
XTAL1
10
P4.0
11
P4.1
12
1
2
3
4
5
6
7
8
24
23
22
21
20
P3.1
P3.0
P1.7/CEX4/SS
P1.6/CEX3
P1.5/CEX2
P1.4/CEX1
P3.7
P1.3/CEX0
P1.2/ECI/DIG2
P4.2
P1.1/MOSI
P1.0/MISO
SSOP24
19
18
17
16
15
14
13
3
4134D–8051–02/08
引脚说明
助记符
V
SS
V
CC
P1.0 - P1.7
TYPE
I
I
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
XTAL1
XTAL2
RST / VPP
I
I
O
名称和功能
地面:
0V参考
电源:
3.0V或5.5V
端口1 :
端口1是一个具有内部上拉的8位可编程I / O口
复用功能的端口1包括:
MISO ( P1.0 ) :
硕士时,SPI控制器从出
MOSI ( P1.1 ) :
主机输出,从机输入的SPI控制器
DIG2 ( P1.2 ) :
可编程的输出与推挽
ECI :
外部时钟的PCA
CEX0 ( P1.3 ) :
捕捉/比较外部I / O PCA模块0
CEX1 ( P1.4 ) :
捕捉/比较外部I / O PCA模块1
CEX2 ( P1.5 ) :
捕捉/比较外部I / O PCA模块2
CEX3 ( P1.6 ) :
捕捉/比较外部I / O PCA模块3
SS ( P1.7 ) :
在SPI控制器从选择输入
CEX4 :
捕捉/比较外部I / O PCA模块3
输入到振荡器反相放大器
振荡器反相放大器的输出ER
RST :
负复位输入
该引脚上出现两个机器周期的低,而振荡器运行,
重置设备。
该管脚将包括一个下拉复位电路,如果没有外部复位
电平被施加。
VPP :
高电压输入OTP编程
端口3 :
端口3是一个具有内部上拉了8位可编程I / O口。
P3.0:
可编程的输出与推挽。
P3.1:
可编程的输出与推挽。
DIG0 ( P3.2 ) :
可编程的输出与推挽。
INT0 :
外部中断0
P3.3:
可编程的输出与推挽。
INT1 :
外部中断1
DIG1 ( P3.4 ) :
可编程的输出与推挽。
T0:
定时器0外部输入
P3.5:
可编程的输出与推挽。
T1:
定时器1外部输入
SPICK ( P3.6 ) :
时钟I的SPI控制器/ O
P3.7:
可编程的输出与推挽。
端口4 :
端口4是内部上拉的3位I / O端口
P3.0 - P3.7
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
P4.0-P4.2
I / O
4
4134D–8051–02/08
时钟
该勘误表芯仅需要6每个机器周期时钟周期。此功能,
称为“X2” ,具有以下优点:
2 (便宜晶体)分频晶体,同时保持相同的CPU
力。
节省了功耗,同时保持相同的CPU功率(功率振荡器
节能) 。
在划分动态工作频率由2节省功耗
工作和空闲模式。
同时保持相同的晶振频率提高CPU处理能力2 。
为了保持原有的C51兼容性,除法乘2之间插入的
XTAL1信号和芯(相位发生器)的主时钟输入。该分频器可
由软件禁止。
描述
为整个电路和外围时钟首先被除以2正在使用的前
CPU内核和外设。这允许任何循环率要在XTAL1接受
输入。在X2模式,因为这分频器被旁路, XTAL1上的信号必须有一个循环
40 %至60%之间的比率。图1为时钟产生方框图。该X2
位在XTAL1验证
÷
2个上升沿从切换时避免毛刺
X2的STD模式。图2示出了模式切换波形。
5
4134D–8051–02/08
查看更多AT87C5103-ICSALPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AT87C5103-ICSAL
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AT87C5103-ICSAL
√ 欧美㊣品
▲10/11+
9633
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AT87C5103-ICSAL供应信息

深圳市碧威特网络技术有限公司
 复制成功!