特点
4倍频,蓄电池
40位精度
16位数据和系数
4抽头滤波器采用27 MHz的采样率
可编程放弃256水龙头采样
按比例减少至421875千赫
可编程舍入和截断成16位
8位标准微处理器接口
64引脚PQFP , 68针PGA68或68针LCC68包装
描述
该AT76C001可编程有限脉冲响应(FIR)滤波器实现了一个
4阶FIR细胞围绕4乘法累加器。它包含了一个双端口
RAM和其中用于实现高达256个抽头的FIR滤波器RAM构成。高或 -
明镜过滤器由复用所取得的第四顺序细胞和积累的间
调解结果最多为40位,所以,没有精度损失。
该AT76C001的最大频率为27兆赫。 4抽头的FIR滤波器,在 -
未来的采样率可以高达27兆赫。对于较高阶FIR滤波器,该
采样率可以高达该电路的频率由第4级小区划分mul-
路分离的因素。
可编程标准化模块允许的16显著位的选择
40位内部结果,可以通过添加0.5 LSB与符合预先四舍五入
荷兰国际集团的16显著位的位置。该AT76C001具有微处理器接口
面可以被配置为Intel或Motorola兼容。
CBIC
可编程
FIR滤波器
AT76C001
应用
数字滤波器(视频,音频等)的
相关
影像处理
AT76C001
引脚说明
名字
引脚数
QFP64封装LCC68包装PGA68包装
IN<15 : 0>
DIV
RST_X1
OUT<15 : 0>
DOV
Data<7 : 0>
CS
DS / WR
RDWR / RD
ADD<1 : 0>
RESET
时钟
34-40, 42, 44-51
33
32
18-12, 10, 8-1
19
21-24, 26, 28-30
52
53
54
63-64
31
56
27-33, 35, 37-44
26
24
9-3, 1, 67-60
10
13-16, 18, 20-22
46
47
48
57-58
23
50
55
12
K10-11 , J10-11 , H10-
11 , G10 , F10 , E10-11 ,
D10-11 , C10-11 , B11-10
L10
K9
K1 , J1-2 , H1-2 , G1-2 ,
F2 ,E2, D1-2 , C1-2 , B1
2, A2
K2
L 3 , K 4 ,L4, K5-7 ,L7 ,K8
B9
A9
B8
A4 , B3
L8
B7
A5
K3
I
I
I
O
O
I / O
I
I
I
I
I
I
I
I
输入采样
输入采样有效。低电平有效
输入采样强制为0有用的插值
履行
输出滤波样本
输出滤波样品有效。低电平有效
微处理器接口的数据总线。用于访问
内部寄存器和写的滤波器的系数
片选。低电平有效
微处理器接口数据选通( Motorola模式)或
写信号(英特尔模式) 。低电平有效
微处理器接口读/写信号(摩托罗拉
模式)或读取信号(英特尔模式)。低电平有效
微处理器接口地址总线
电路主复位。低电平有效
电路时钟( 27MHz的最大值)
供内部使用。连接到接地
供内部使用。连接到接地
电源(+ 5V)
地
无连接
TYPE
功能
CLOCK_BIST 61
test_bist
VCC
GND
NC
20
11, 27, 43, 58, 60, 2, 19, 36, 52, 54,
B4-6 ,F1, F11 ,L6
62
56
9, 25, 41, 55, 57,
17, 34, 49, 51, 53
59
11, 25, 45, 59
A6-8 ,E1, G11, L5的
A3, A10 ,L2, L9的
51
50
49
48
47
46
45
44
43
VCC
42
41
GND
40
39
38
37
36
35
34
33
DIV
RST -XI
IN5
IN0
IN1
IN2
IN3
IN4
IN6
IN7
IN8
IN9
IN14
IN10
IN11
52
53
54
55
56
57
58
59
60
61
62
63
64
IN12
IN15
IN13
CS
DS / WR
RDWR / RD
GND
时钟
GND
VCC
GND
VCC
CLOCK_BIST(0)
VCC
ADD1
添加
0
32
31
30
29
28
27
26
25
24
23
22
21
20
RESET
DATA0
DATA1
DATA2
VCC
AT76C001
QFP64
DATA3
GND
DATA4
DATA5
DATA6
DATA7
TEST_
BIST
(0)
DOV
OUT11
OUT12
OUT13
OUT14
GND
1
( 0 ) :连接到GND
2
3
4
5
6
7
8
9
10
11
VCC
12
13
14
15
16
17
18
OUT15
OUT9
OUT10
OUT1
OUT6
OUT0
OUT2
OUT3
OUT4
OUT5
OUT7
OUT8
19
AT76C001的平面图QFP64封装
2
AT76C001
AT76C001
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
NC *
GND
VCC
RST_XI
DATA0
DATA1
DATA2
DATA3
DATA4
DATA5
RESET
DATA6
DATA7
27
28
IN15
IN14
TEST_BIST(0)
DOV
NC *
DIV
OUT15
OUT14
9
8
29
30
31
32
33
34
35
36
37
38
39
IN13
IN12
IN11
IN10
IN9
GND
IN8
VCC
IN7
IN6
IN5
UT13
UT12
UT11
UT10
ü T9
VC
7
6
5
4
3
2
1
68
67
66
65
AT76C001
LCC68
UT 8
GND
ü T7
ü T6
OU T5
40
41
42
43
IN4
CLOCK_BIST(0)
UT 4
OUT3
OUT2
OUT1
OUT0
ADD1
ADD0
VCC
NC *
64
63
62
61
IN3
RDWR / RD
IN2
IN1
NC *
IN0
CS
DS / WR
时钟
GND
GND
GND
VCC
44 45
( 0 ) :连接到GND
VCC
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
*无连接
AT76C001的LCC68封装平面图
1
L
2
NC *
3
4
5
GND
6
VCC
7
8
9
NC *
10
DIV
11
DATA7 DATA5
DATA1 RESET
OUT15
DOV
TC(0)
DATA6 DATA4 DATA3 DATA2 DATA0 RST_XI
IN15
IN14
OUT14 OUT13
IN13
IN12
OUT12 OUT11
IN11
IN10
摹OUT10
OUT9
IN9
GND
F
VCC
OUT8
AT76C001
PGA68
IN8
VCC
E
GND
OUT7
IN7
IN6
D
OUT6
OUT5
IN5
IN4
C
OUT4
OUT3
RDWR /
RD
GND
IN3
IN2
B
OUT2
OUT1
ADD0
VCC
VCC
VCC
时钟
CS
IN0
IN1
A
OUT0
NC *
ADD1
CB(0)
GND
GND
DS / WR
NC *
( 0 ) :连接到GND
*无连接
AT76C001的PGA68包平面图
3
AT76C001
功能说明
该AT76C001有大约4抽头构建一个架构
非递归滤波单元。这允许一个4抽头滤波器对被立即
执行完成,例如
Y(N )= 1 (0 )×( n)的+一( 1)×( n-1个)+一( 2)×( n-2个)+一(3 )×(正 - 3)
其中,x = 16位来料来样
Y = 16位样品过滤
A = 16位系数
这种操作模式被称为“单模” 。
该AT76C001可以实现多达256个抽头滤波器由
复的第四顺序的结构,使用内部
的RAM 。 n阶FIR滤波器可分为P第四 - 或 -
明镜FIR子滤波器,其中P为( N + 3) / 4的整数部分。
因此,完整的过滤器通过累加评价
每个基本第四阶子滤波器的贡献:
Y(N ) = Y (N , 0 ) + Y(N , 1 ) + ...... + Y(N , P- 1 )
其中,y (正,j)的=一(图4j )× (正图4j )+一个(图4j + 1)× (正4j中-1)的
+一个(图4j + 2)×(正4j中-2) +一(图4j + 3 )×(正4j中-3)的
子滤波器第j =数
这种操作模式被称为“顺序方式” 。
如果第(N + 3)/ 4大于P,那么一些系数
最后的子滤波器将被设置为通过自动调零
电路。
在单模式中,输入采样率可高达
作为电路的频率(27 MHz)的。新进来的SAM-
的PLE是由一个低级别上的DIV输入信号通知和
通过对电路时钟CLOCK的上升沿计时。
如果有一个低的水平上的DIV设置,然后有低电平
上RST_XI输入设置,那么一个“零”的样品被送到互
应受入电路。
对于每个新的采样,经滤波的样本进行计算。
有效的输出滤波的样本由低电平通知
上DOV输出信号。下面illus-时序图
trates的单模工作。
在顺序模式下,一个N抽头滤波器被分成P 4抽头
过滤器。因此,输入采样率必须
至少P乘以比电路速度慢。作为单
模式中,一个新的输入采样是通过一个低级别通知
在DIV输入信号和时钟源的上升沿
CLOCK 。但在这里, DIV定义了一个时间窗口
其中,心是有效的,其宽度必须至少有一个
时钟周期,并在大多数的P- 1个时钟周期。该时序
下面荷兰国际集团的图表说明了对于一个N抽头滤波器的情况下,
其中N是大于4但小于9 ,也就是说, DIV绝
去两个输入信号之间的高的水平。
时序图的单模工作
时钟
DIV
输入有效
RST_XI
输入被迫
0
IN
X0
X1
X2=0
X3=0
X4
X5
X6
X7=0
X8
OUT
Y0
Y1
Y2
Y3
Y4
Y5
Y6
DOV
输出有效
5