***
表1中。
AT40KEL040
设备
可用ASIC逻辑门( 50 %典型值可路由)
行×列
核心单元
注册
RAM位
I / O (最大)
AT40KEL040
46K
48 x 48
2,304
3,056
18,432
384
描述
该AT40KEL040是一个完全符合PCI标准的,基于SRAM的FPGA采用分布式18纳秒
可编程同步/异步,双端口/单端口SRAM ,8个全局时钟,
高速缓冲存储器的逻辑能力(不丢失数据部分或全部重新配置),自动的COM
分量发生器和46000个ASIC门。 I / O数从129到空气动力学384
空间标准包和支持3.3V 。
该AT40KFL040是一个可承受5V的版本。
该AT40KEL040的目的是迅速实现高性能,大的门数
通过使用Windows中使用的合成和基于原理图设计工具
/
Linux的
平台。 Atmel的设计工具提供行业标准易于集成
工具,如Synplicity公司,的ModelSim和莱昂纳多频谱/精密合成。看
IDS的数据表为其他支持的工具。
该AT40KEL040可以用作一个协处理器,用于高速( DSP /处理器的
基础)设计通过实施各种计算密集型算法功能。
这些包括自适应有限脉冲响应(FIR )滤波器,快速傅里叶变换
(FFT) ,卷积器,内插器和离散余弦变换( DCT)的所需
对视频压缩和解压缩,加密,卷积和其他multime-
直径申请。
该AT40KEL040 FPGA提供了一个获得专利的分布式18 ns的SRAM能力,其中
RAM可以用作不失去逻辑资源。多个独立,同步或
异步双端口或单端口RAM功能(先进先出,便笺等)可以是
采用Atmel公司的宏生成工具创建的。
该AT40KEL040的专利有直接的水平,垂直和对角交叉8双面核心单元
最终的细胞 - 细胞连接实现超快阵列乘法器,无需使用任何巴士─
荷兰国际集团的资源。该AT40KEL040的缓存逻辑能力使大量的
设计系数和变量,以一个非常小的量的硅来实现,
使系统速度巨大的进步,在成本上比传统的要低得多
FPGA中。
该AT40KEL040能够实现缓存逻辑(动态全部/部分逻辑
重新配置,而不丢失数据,上的即时)用于构建自适应逻辑和系统。
作为新的逻辑功能是必需的,它们可以被加载到高速缓存中的逻辑而不los-
荷兰国际集团的数据已经存在或破坏芯片的其余部分的操作;更换或
补充活性逻辑。该AT40KEL040可以作为可重构共同亲
处理器。
该AT40KEL040 FPGA系列能够实现用户自定义的,自动
产生的,在多个设计中的宏;速度和功能都不受
宏取向或目标设备的密度。这使得最快,最可预测
能够高效的FPGA设计方法,并通过重复使用已减少了设计风险
快速,灵活,
高效SRAM
快速,高效的阵列和
矢量乘法
缓存逻辑设计
自动组件
发电机
2
AT40KEL040
4155I–AERO–06/06