特点
永久及可逆软件写保护了上半年的数组
- 软件程序来检查写保护状态
硬件写保护整个阵列
标准电压的操作
– 2.5 (V
CC
= 2.5V至5.5V )
内部分为256 ×8
两线串行接口
施密特触发器滤波输入抑制噪声
双向数据传输协议
400千赫( 2.5V至5.5V )的兼容性
16字节页写模式
部分页写
自定时写周期( 5 ms以下)
高可靠性
- 耐力: 100万次擦写循环
- 数据保存:100年
8引脚JEDEC SOIC和8引脚TSSOP封装
描述
该AT34C02C提供2048位的串行电可擦除和可编程
只读组织为256个字的每个字节8位存储器(EEPROM) 。前半的
该器件集成了一个永久的和可逆软件写保护功能
而通过外部引脚可用于整个阵列硬件写保护。
一旦永久软件写保护已启用,通过发送一个特殊的COM
命令到设备,它不能被逆转。然而,可逆软件写
保护使能,并且可以通过发送一个特殊命令是相反的。该硬
器的写保护控制与WP引脚,并且可以用来保护
整个阵列的软件写保护是否已启用。这
允许用户根据应用的保护不导通,第一一半,或所有阵列的
化。所述装置被用于许多工业和商业应用优化
其中,低功耗和低电压操作是必不可少的。该AT34C02C是可用
能在节省空间的8引脚JEDEC SOIC和8引脚TSSOP封装,是
通过一个两线串行接口访问。它是在2.5V可( 2.5V至5.5V ) 。
表1中。
销刀豆网络gurations
引脚名称
A0 - A2
SDA
SCL
WP
功能
地址输入
串行数据
串行时钟输入
写保护
8引脚TSSOP
A0
A1
A2
GND
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
A0
A1
A2
GND
两线制
汽车
温度
串行EEPROM
与常驻
和可逆
软件写
保护
2K ( 256 ×8 )
AT34C02C
8引脚SOIC
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
牧师5242B - SEEPR , 1月9日
绝对最大额定值*
工作温度..................................- 55 ° C至+125°C
储存温度.....................................- 65 ° C至+ 150°C
任何引脚电压
相对于地面.................................... -1.0V至+ 7.0V
最大工作电压6.25V ..........................................
直流输出电流............................................... ......... 5.0毫安
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性。
图1 。
框图
VCC
GND
WP
SCL
SDA
开始
停止
逻辑
串行
控制
逻辑
写保护
电路
负载
设备
地址
比较
A
2
A
1
A
0
COMP
负载
INC。
X月
EN
H.V.泵/时序
数据恢复
软件写
保护区
( 00H - 7FH )
读/写
数据字
ADDR /计数器
EEPROM
十二月
串行MUX
D
IN
D
OUT
/ ACK
逻辑
D
OUT
引脚说明
串行时钟( SCL ) :
在SCL输入用于上升沿时钟将数据送入EEPROM
设备和时钟的下降沿将数据从每个设备的。
串行数据( SDA ) :
SDA引脚是双向的串行数据传输。该引脚为开
漏输出,可能是线或任意数量的其他漏极开路或集电极开路
设备。
器件/页地址( A2 , A1 , A0 ) :
在A2 , A1和A0引脚器件地址输入
这是硬连接(直接到GND或VCC)与其他AT24CXX设备的兼容性。
当引脚是硬连接,多达八个2K的设备可以在一条总线上得到解决
系统。 (器件寻址详见下讨论“器件寻址”,第9页)的设备
时,选择一个对应的硬件和软件的匹配是正确的。如果这些引脚被左
悬空, A2 , A1和A0引脚在内部下拉至GND。然而,由于电容
2
AT34C02C
5242B–SEEPR–01/09
AT34C02C
可在客户应用程序出现略去耦合,爱特梅尔建议始终
将地址引脚到一个已知的状态。当使用上拉电阻,爱特梅尔建议
使用10kΩ的或更少。
写保护(WP ) :
写保护输入端,当连接到GND ,允许正常的写
操作。当WP直接连接至Vcc ,所有的写操作的存储器都是inhib-
资讯科技教育。如果引脚悬空, WP引脚在内部下拉至GND。然而,由于
可在客户应用程序出现电容耦合,爱特梅尔建议始终
将WP引脚连接到已知状态。当使用上拉电阻,爱特梅尔建议
使用10kΩ的或更少。
表2中。
AT34C02C写保护模式
WP引脚状态
V
CC
GND或浮动
GND或浮动
GND或浮动
永久写保护
注册
–
没有编程
程序
–
可逆写保护
注册
–
没有编程
–
程序
的数组写入部件
保护
全阵列( 2K )
正常的读/写
上半年阵列
( 1K : 00H - 7FH )
上半年阵列
( 1K : 00H - 7FH )
表3中。
引脚电容
(1)
适用在推荐的工作范围从T
A
= 25 ° C,F = 400千赫,V
CC
= +2.5V
符号
C
I / O
C
IN
注意:
测试条件
输入/输出电容( SDA )
输入电容(A
0
, A
1
, A
2
, SCL )
1.此参数的特点,而不是100%测试。
最大
8
6
单位
pF
pF
条件
V
I / O
= 0V
V
IN
= 0V
表4 。
DC特性
推荐参数的适用工作条件:T已
A
= -40 ° C至+ 125°C ,V
CC
= + 2.5V至+ 5.5V , (除非另有说明)
符号
V
CC
I
CC
I
CC
I
SB2
I
SB3
I
LI
I
LO
V
IL
V
IH
V
OL
注意:
参数
电源电压
电源电流V
CC
= 5.0V
电源电流V
CC
= 5.0V
待机电流V
CC
= 2.5V
待机电流V
CC
= 5.0V
输入漏电流
输出漏电流
输入低电平
(1)
输入高电平
(1)
输出低电平V
CC
= 2.5V
I
OL
= 3.0毫安
1. V
IL
分钟和V
IH
最大仅为参考,未经测试。
READ在100kHz
写在100千赫
V
IN
= V
CC
或V
SS
V
IN
= V
CC
或V
SS
V
IN
= V
CC
或V
SS
V
OUT
= V
CC
或V
SS
测试条件
民
2.5
0.4
2.0
1.6
8.0
0.10
0.05
典型值
最大
5.5
1.0
3.0
4.0
18.0
3.0
3.0
V
CC
x 0.3
V
CC
+ 0.5
0.4
单位
V
mA
mA
A
A
A
A
V
V
V
–
0.6
V
CC
x 0.7
3
5242B–SEEPR–01/09
表5 。
AC特性
适用在推荐的工作范围从T
A
= -40 ° C至+ 125°C ,V
CC
= + 2.5V至+ 5.5V ,C
L
= 1 TTL门和
100pF的(除非另有说明)
AT34C02C
符号
f
SCL
t
低
t
高
t
I
t
AA
t
BUF
t
HD.STA
t
SU.STA
t
HD.DAT
t
SU.DAT
t
R
t
F
t
SU.STO
t
DH
t
WR
耐力
(1)
注意:
参数
时钟频率, SCL
时钟脉冲宽度低
时钟脉冲宽度高
噪声抑制时间
(1)
时钟低到数据输出有效
时间的公交车必须在一个新的自由
传输开始
(1)
开始保持时间
启动建立时间
数据保持时间
数据在建立时间
输入上升时间
(1)
输入下降时间
(1)
停止建立时间
数据输出保持时间
写周期时间
25°C时,页面模式
1M
0.6
50
5
0.1
1.2
0.6
0.6
0
100
300
300
1.2
0.6
50
0.9
民
最大
400
单位
千赫
s
s
ns
s
s
s
s
s
ns
ns
ns
s
ns
ms
写
周期
1.此参数为只表征。
内存
组织
设备
手术
AT34C02C , 2K串行EEPROM :
2K的内部组织了16页,每页16字节。
随机字寻址需要一个8位的数据字的地址。
时钟及数据传输:
SDA引脚通常拉高与外部
装置。 SDA引脚上的数据可能会在SCL为低电平的时间段只能改变(见
图4
第6页) 。
在SCL为高电平期间数据变化将指示启动或停止定义的条件
下文。
启动条件:
SDA与SCL为高至低过渡是一个开始状态而
必须先于任何其他命令(参见
图5第6页) 。
停止条件:
SDA与SCL高电平低到高的转变是一个停止条件。经过
读序列,停止命令将会把待机功耗模式的EEPROM (见
图 -
URE 5第6页) 。
应答:
所有地址和数据字被串行传送,并从
EEPROM的8位字。该EEPROM发送零,以确认它已收到每
字。这发生在第九个时钟周期。
4
AT34C02C
5242B–SEEPR–01/09
AT34C02C
待机模式:
该AT34C02C功能是启用了低功耗的待机模式: (一)
一旦接收到停止位和结束所有的内部的上电后或(b )
操作。
2 - Wire软件复位:
在协议中,断电或系统复位,所有中断后
2线部分可以协议复位按照以下步骤(一)建立一个起始位条件, (二)
时钟9个周期, (三)创建另一个起始位后跟一个停止位条件,如下图所示。该
设备准备下一次的沟通上面的步骤完成后。
开始
位
模拟时钟周期
开始
位
停止
位
SCL
1
2
3
8
9
SDA
图2中。
总线时序SCL :串行时钟SDA :串行数据I / O
网络连接gure 3 。
写周期时序SCL :串行时钟SDA :串行数据I / O
SCL
SDA
第8位
wordn
确认
t
wr
(1)
停止
条件
开始
条件
注意:
1.写周期时间t
WR
是从一个写序列的内部擦/写周期结束的一个有效停止的时间。
5
5242B–SEEPR–01/09