特点
快速读取访问时间 - 150纳秒
自动页写操作
- 内部地址和数据锁存为64字节
快速写周期时间
- 页写周期时间: 10 ms最大
- 1到64字节页写操作
低功耗
- 40毫安工作电流
- 100 μA CMOS待机电流
硬件和软件数据保护
数据轮询和切换位写检测结束
高可靠性的CMOS技术
- 耐力: 100,000次
- 数据保存:10年
单5V
±
10 %供应
CMOS和TTL兼容输入和输出
JEDEC批准字节宽引脚
商用和工业温度范围
描述
该AT28C64B是一个高性能的电可擦除和可编程读
只读存储器( EEPROM)中。它的内存64K是由8位, 8,192字。
与Atmel先进的非易失性CMOS技术,该器件还提供制造
访问时间为150 ns的只有220毫瓦的功耗。当该装置是
取消选择,在CMOS待机电流小于100微安。
(续)
64K ( 8K ×8 )
并行
与EEPROM
页写和
软件数据
保护
AT28C64B
销刀豆网络gurations
引脚名称
A0 - A12
CE
OE
WE
I / O0 - I / O7
NC
DC
功能
地址
芯片使能
OUTPUT ENABLE
写使能
数据输入/输出
无连接
不连接
PLCC
顶视图
A7
A12
NC
DC
VCC
WE
NC
PDIP , SOIC
顶视图
NC
A12
A7
A6
A5
A4
A3
A2
A1
A0
I/O0
I/O1
I/O2
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VCC
WE
NC
A8
A9
A11
OE
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
TSOP
顶视图
OE
A11
A9
A8
NC
WE
VCC
NC
A12
A7
A6
A5
A4
A3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
GND
I/O2
I/O1
I/O0
A0
A1
A2
I/O1
I/O2
GND
DC
I/O3
I/O4
I/O5
14
15
16
17
18
19
20
A6
A5
A4
A3
A2
A1
A0
NC
I/O0
5
6
7
8
9
10
11
12
13
4
3
2
1
32
31
30
29
28
27
26
25
24
23
22
21
A8
A9
A11
NC
OE
A10
CE
I/O7
I/O6
牧师0270H -九十九分之一十二
注意:
PLCC封装引脚1和17
不要连接。
1
该AT28C64B就像在读一个静态RAM访问
或写周期,而无需外部元件。
该器件包含一个64字节页寄存器允许写入
多达64个字节同时进行。在写周期期间,在
地址和数据的164个字节被内部地锁存,
释放地址和数据总线,用于其它操作。跟着
降脂的写周期开始,该设备将automat-
ically使用一个内部控制计时器写锁存的数据。
在写入周期结束时可以通过数据POLL-来检测
我ING / O
7
。一旦写周期结束时一直
检测到的,对于一个读或写一个新的访问就可以开始。
爱特梅尔AT28C64B有额外的功能,以确保高
质量和可制造性。该器件采用内部
延长耐力和改进的数据纠错
保持特性。一个可选的软件数据保护
化机制,可以防止无意
写道。该装置还包括一个额外的64个字节的
EEPROM设备识别或跟踪。
框图
绝对最大额定值*
高温下偏置................................ -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
所有输入电压
(包括NC引脚)
相对于地面...................................- 0.6V至+ 6.25V
所有输出电压
相对于地面.............................- 0.6V至V
CC
+ 0.6V
在OE和A9电压
相对于地面...................................- 0.6V至+ 13.5V
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性
2
AT28C64B
AT28C64B
设备操作
阅读:
AT28C64B的访问就像一个静态RAM 。
当CE和OE为低电平和WE是高电平时,数据存储
在由地址引脚确定的存储位置是
上认定的输出。的输出被放置在高
阻抗状态时,无论CE或OE为高电平。这种双
线控制为设计人员提供灵活性,防止总线CON-
张力在他们的系统中。
写字节:
在WE或CE输入与CE的低脉冲
或WE低(分别地)和OE高启动一个写周期。
的地址被锁存的CE或WE的下降沿,
为准过去。该数据由第一崛起锁存
CE或WE的边缘。一旦一个字节写入已经启动,它
会自动时间本身来完成。一旦亲
编程操作已启动,该时间
的t
W C
,一个读操作将有效是轮询
操作。
页写:
该AT28C64B的页写操作
允许数据的164个字节被写入到器件
在一个单一的内部编程周期。页写
开始以相同的方式作为一个字节的写操作;
第一个字节被写入后,它然后可以后跟1到
63的附加字节。每个连续的字节必须被加载
在150微秒(T
BLC
)前一字节。如果T
BLC
极限
超过, AT28C64B将停止接受数据,并
开始内部编程操作。所有字节
一个页中的写操作必须驻留在同一个
由A6的状态至A12输入所定义的页面。为
每次我们前高后低过渡时期页写操作
灰,A6至A12必须是相同的。
在A0到A5输入指定的页面都在哪些字节
被写入。该字节可以以任何顺序被加载和
可在相同的负载周期内改变。只有字节
这是用于编写规定将被写入;不必要
不会发生的页面中的其它字节循环。
数据查询:
该AT28C64B特性数据查询来
表示一个写周期的结束。在一个字节或页
写周期的最后一个字节写入遗嘱试图读
结果,在写入数据的补码被呈现
在I / O
7
。一旦写周期已经完成,真
数据是对所有的输出有效,并且在下一个写周期可以
开始。数据轮询可能在写操作期间随时开始
周期。
触发位:
除了数据投票时, AT28C64B
提供了另一种方法,用于确定写操作的结束
周期。在写操作中,连续尝试
从设备中读取数据会导致I / O
6
切换
间为1和0 。一旦写入完成后, I / O的
6
将停止切换,以及有效的数据将被读取。触发位
读数可以在写周期开始,在任何时间。
数据保护:
如果不采取预防措施, inad-
vertent写在主机的转换,可能会发生系
统供电。爱特梅尔已经将硬件
和软件功能,将防止内存
意外写入。
硬件数据保护:
硬件特性
防止意外写入AT28C64B在
以下方式:(1 )V
CC
感 - 如果V
CC
低于3.8V (典型
CAL ) ,写功能受到抑制; (二)V
CC
上电延时
- 一旦V
CC
已达到3.8V时,设备会自动
时间5毫秒(典型值)允许写入前; (三)写
抑制 - 控股OE低,CE中的任何一人多高,还是我们高
禁止写周期;及(d )噪声滤波器 - 少脉冲
超过15纳秒(典型值)的WE或CE的投入,将不会启动
一个写周期。
软件数据保护:
软件控制
数据保护功能已在实施
AT28C64B 。当启用时,该软件的数据保护
( SDP ) ,将防止意外写入。在SDP功能
可以启用或由用户禁用;该AT28C64B是
爱特梅尔随SDP禁用。
SDP是通过发出一系列的三个写用户启用
在其中的数据的三个特定字节写入命令
三个特定地址(参见“软件数据
保护算法本数据表“图)。令状后
荷兰国际集团的3字节的命令序列,并且等待吨
WC
中,
整个AT28C64B将受到保护,防止意外
写道。但是应当注意的是,即使在被启用SDP中
用户可能仍然执行字节或页写入到所述
AT28C64B由数据前要被写入由同一
3个字节的命令序列,用于使能的SDP 。
一旦设定, SDP仍然有效,除非禁用命令
顺序发出。电源转换不禁SDP ,
和SDP在上电期间保护AT28C64B和
掉电条件。所有的命令序列必须
顺应页写时序规范。在数据
的启用和禁用命令序列是不实际
写入设备;它们的地址可能仍然写
以在任一字节或页写操作的用户数据。
SDP设置后,任何试图写入设备,不
3字节的命令序列将启动内部写
定时器。将没有数据被写入到该设备。然而,对于
吨的持续时间
WC
,读操作将有效地成为poll-
荷兰国际集团的操作。
设备标识:
一个额外的64字节的EEPROM
存储器可用来对装置标识该用户。
通过提高A9至12V
±
0.5V和使用地址位置
1FC0H至1FFFH ,额外的字节可以被写入或
从以相同的方式读出作为常规存储器
数组。
3
特点
快速读取访问时间 - 150纳秒
自动页写操作
- 内部地址和数据锁存为64字节
快速写周期时间
- 页写周期时间: 10 ms最大
- 1到64字节页写操作
低功耗
- 40毫安工作电流
- 100 μA CMOS待机电流
硬件和软件数据保护
数据轮询和切换位写检测结束
高可靠性的CMOS技术
- 耐力: 100,000次
- 数据保存:10年
单5V
±
10 %供应
CMOS和TTL兼容输入和输出
JEDEC批准字节宽引脚
商用和工业温度范围
描述
该AT28C64B是一个高性能的电可擦除和可编程读
只读存储器( EEPROM)中。它的内存64K是由8位, 8,192字。
与Atmel先进的非易失性CMOS技术,该器件还提供制造
访问时间为150 ns的只有220毫瓦的功耗。当该装置是
取消选择,在CMOS待机电流小于100微安。
(续)
64K ( 8K ×8 )
并行
与EEPROM
页写和
软件数据
保护
AT28C64B
销刀豆网络gurations
引脚名称
A0 - A12
CE
OE
WE
I / O0 - I / O7
NC
DC
功能
地址
芯片使能
OUTPUT ENABLE
写使能
数据输入/输出
无连接
不连接
PLCC
顶视图
A7
A12
NC
DC
VCC
WE
NC
PDIP , SOIC
顶视图
NC
A12
A7
A6
A5
A4
A3
A2
A1
A0
I/O0
I/O1
I/O2
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VCC
WE
NC
A8
A9
A11
OE
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
TSOP
顶视图
OE
A11
A9
A8
NC
WE
VCC
NC
A12
A7
A6
A5
A4
A3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
GND
I/O2
I/O1
I/O0
A0
A1
A2
I/O1
I/O2
GND
DC
I/O3
I/O4
I/O5
14
15
16
17
18
19
20
A6
A5
A4
A3
A2
A1
A0
NC
I/O0
5
6
7
8
9
10
11
12
13
4
3
2
1
32
31
30
29
28
27
26
25
24
23
22
21
A8
A9
A11
NC
OE
A10
CE
I/O7
I/O6
牧师0270H -九十九分之一十二
注意:
PLCC封装引脚1和17
不要连接。
1
该AT28C64B就像在读一个静态RAM访问
或写周期,而无需外部元件。
该器件包含一个64字节页寄存器允许写入
多达64个字节同时进行。在写周期期间,在
地址和数据的164个字节被内部地锁存,
释放地址和数据总线,用于其它操作。跟着
降脂的写周期开始,该设备将automat-
ically使用一个内部控制计时器写锁存的数据。
在写入周期结束时可以通过数据POLL-来检测
我ING / O
7
。一旦写周期结束时一直
检测到的,对于一个读或写一个新的访问就可以开始。
爱特梅尔AT28C64B有额外的功能,以确保高
质量和可制造性。该器件采用内部
延长耐力和改进的数据纠错
保持特性。一个可选的软件数据保护
化机制,可以防止无意
写道。该装置还包括一个额外的64个字节的
EEPROM设备识别或跟踪。
框图
绝对最大额定值*
高温下偏置................................ -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
所有输入电压
(包括NC引脚)
相对于地面...................................- 0.6V至+ 6.25V
所有输出电压
相对于地面.............................- 0.6V至V
CC
+ 0.6V
在OE和A9电压
相对于地面...................................- 0.6V至+ 13.5V
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性
2
AT28C64B
AT28C64B
设备操作
阅读:
AT28C64B的访问就像一个静态RAM 。
当CE和OE为低电平和WE是高电平时,数据存储
在由地址引脚确定的存储位置是
上认定的输出。的输出被放置在高
阻抗状态时,无论CE或OE为高电平。这种双
线控制为设计人员提供灵活性,防止总线CON-
张力在他们的系统中。
写字节:
在WE或CE输入与CE的低脉冲
或WE低(分别地)和OE高启动一个写周期。
的地址被锁存的CE或WE的下降沿,
为准过去。该数据由第一崛起锁存
CE或WE的边缘。一旦一个字节写入已经启动,它
会自动时间本身来完成。一旦亲
编程操作已启动,该时间
的t
W C
,一个读操作将有效是轮询
操作。
页写:
该AT28C64B的页写操作
允许数据的164个字节被写入到器件
在一个单一的内部编程周期。页写
开始以相同的方式作为一个字节的写操作;
第一个字节被写入后,它然后可以后跟1到
63的附加字节。每个连续的字节必须被加载
在150微秒(T
BLC
)前一字节。如果T
BLC
极限
超过, AT28C64B将停止接受数据,并
开始内部编程操作。所有字节
一个页中的写操作必须驻留在同一个
由A6的状态至A12输入所定义的页面。为
每次我们前高后低过渡时期页写操作
灰,A6至A12必须是相同的。
在A0到A5输入指定的页面都在哪些字节
被写入。该字节可以以任何顺序被加载和
可在相同的负载周期内改变。只有字节
这是用于编写规定将被写入;不必要
不会发生的页面中的其它字节循环。
数据查询:
该AT28C64B特性数据查询来
表示一个写周期的结束。在一个字节或页
写周期的最后一个字节写入遗嘱试图读
结果,在写入数据的补码被呈现
在I / O
7
。一旦写周期已经完成,真
数据是对所有的输出有效,并且在下一个写周期可以
开始。数据轮询可能在写操作期间随时开始
周期。
触发位:
除了数据投票时, AT28C64B
提供了另一种方法,用于确定写操作的结束
周期。在写操作中,连续尝试
从设备中读取数据会导致I / O
6
切换
间为1和0 。一旦写入完成后, I / O的
6
将停止切换,以及有效的数据将被读取。触发位
读数可以在写周期开始,在任何时间。
数据保护:
如果不采取预防措施, inad-
vertent写在主机的转换,可能会发生系
统供电。爱特梅尔已经将硬件
和软件功能,将防止内存
意外写入。
硬件数据保护:
硬件特性
防止意外写入AT28C64B在
以下方式:(1 )V
CC
感 - 如果V
CC
低于3.8V (典型
CAL ) ,写功能受到抑制; (二)V
CC
上电延时
- 一旦V
CC
已达到3.8V时,设备会自动
时间5毫秒(典型值)允许写入前; (三)写
抑制 - 控股OE低,CE中的任何一人多高,还是我们高
禁止写周期;及(d )噪声滤波器 - 少脉冲
超过15纳秒(典型值)的WE或CE的投入,将不会启动
一个写周期。
软件数据保护:
软件控制
数据保护功能已在实施
AT28C64B 。当启用时,该软件的数据保护
( SDP ) ,将防止意外写入。在SDP功能
可以启用或由用户禁用;该AT28C64B是
爱特梅尔随SDP禁用。
SDP是通过发出一系列的三个写用户启用
在其中的数据的三个特定字节写入命令
三个特定地址(参见“软件数据
保护算法本数据表“图)。令状后
荷兰国际集团的3字节的命令序列,并且等待吨
WC
中,
整个AT28C64B将受到保护,防止意外
写道。但是应当注意的是,即使在被启用SDP中
用户可能仍然执行字节或页写入到所述
AT28C64B由数据前要被写入由同一
3个字节的命令序列,用于使能的SDP 。
一旦设定, SDP仍然有效,除非禁用命令
顺序发出。电源转换不禁SDP ,
和SDP在上电期间保护AT28C64B和
掉电条件。所有的命令序列必须
顺应页写时序规范。在数据
的启用和禁用命令序列是不实际
写入设备;它们的地址可能仍然写
以在任一字节或页写操作的用户数据。
SDP设置后,任何试图写入设备,不
3字节的命令序列将启动内部写
定时器。将没有数据被写入到该设备。然而,对于
吨的持续时间
WC
,读操作将有效地成为poll-
荷兰国际集团的操作。
设备标识:
一个额外的64字节的EEPROM
存储器可用来对装置标识该用户。
通过提高A9至12V
±
0.5V和使用地址位置
1FC0H至1FFFH ,额外的字节可以被写入或
从以相同的方式读出作为常规存储器
数组。
3
特点
快速读取访问时间 - 150纳秒
自动页写操作
- 内部地址和数据锁存为64字节
快速写周期时间
- 页写周期时间: 10 ms最大
- 1到64字节页写操作
低功耗
- 40毫安工作电流
- 100 μA CMOS待机电流
硬件和软件数据保护
数据轮询和切换位写检测结束
高可靠性的CMOS技术
- 耐力: 100,000次
- 数据保存:10年
单5V
±
10 %供应
CMOS和TTL兼容输入和输出
JEDEC批准字节宽引脚
商用和工业温度范围
描述
该AT28C64B是一个高性能的电可擦除和可编程读
只读存储器( EEPROM)中。它的内存64K是由8位, 8,192字。
与Atmel先进的非易失性CMOS技术,该器件还提供制造
访问时间为150 ns的只有220毫瓦的功耗。当该装置是
取消选择,在CMOS待机电流小于100微安。
(续)
64K ( 8K ×8 )
并行
与EEPROM
页写和
软件数据
保护
AT28C64B
销刀豆网络gurations
引脚名称
A0 - A12
CE
OE
WE
I / O0 - I / O7
NC
DC
功能
地址
芯片使能
OUTPUT ENABLE
写使能
数据输入/输出
无连接
不连接
PLCC
顶视图
A7
A12
NC
DC
VCC
WE
NC
PDIP , SOIC
顶视图
NC
A12
A7
A6
A5
A4
A3
A2
A1
A0
I/O0
I/O1
I/O2
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VCC
WE
NC
A8
A9
A11
OE
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
TSOP
顶视图
OE
A11
A9
A8
NC
WE
VCC
NC
A12
A7
A6
A5
A4
A3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
GND
I/O2
I/O1
I/O0
A0
A1
A2
I/O1
I/O2
GND
DC
I/O3
I/O4
I/O5
14
15
16
17
18
19
20
A6
A5
A4
A3
A2
A1
A0
NC
I/O0
5
6
7
8
9
10
11
12
13
4
3
2
1
32
31
30
29
28
27
26
25
24
23
22
21
A8
A9
A11
NC
OE
A10
CE
I/O7
I/O6
牧师0270H -九十九分之一十二
注意:
PLCC封装引脚1和17
不要连接。
1
该AT28C64B就像在读一个静态RAM访问
或写周期,而无需外部元件。
该器件包含一个64字节页寄存器允许写入
多达64个字节同时进行。在写周期期间,在
地址和数据的164个字节被内部地锁存,
释放地址和数据总线,用于其它操作。跟着
降脂的写周期开始,该设备将automat-
ically使用一个内部控制计时器写锁存的数据。
在写入周期结束时可以通过数据POLL-来检测
我ING / O
7
。一旦写周期结束时一直
检测到的,对于一个读或写一个新的访问就可以开始。
爱特梅尔AT28C64B有额外的功能,以确保高
质量和可制造性。该器件采用内部
延长耐力和改进的数据纠错
保持特性。一个可选的软件数据保护
化机制,可以防止无意
写道。该装置还包括一个额外的64个字节的
EEPROM设备识别或跟踪。
框图
绝对最大额定值*
高温下偏置................................ -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
所有输入电压
(包括NC引脚)
相对于地面...................................- 0.6V至+ 6.25V
所有输出电压
相对于地面.............................- 0.6V至V
CC
+ 0.6V
在OE和A9电压
相对于地面...................................- 0.6V至+ 13.5V
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性
2
AT28C64B
AT28C64B
设备操作
阅读:
AT28C64B的访问就像一个静态RAM 。
当CE和OE为低电平和WE是高电平时,数据存储
在由地址引脚确定的存储位置是
上认定的输出。的输出被放置在高
阻抗状态时,无论CE或OE为高电平。这种双
线控制为设计人员提供灵活性,防止总线CON-
张力在他们的系统中。
写字节:
在WE或CE输入与CE的低脉冲
或WE低(分别地)和OE高启动一个写周期。
的地址被锁存的CE或WE的下降沿,
为准过去。该数据由第一崛起锁存
CE或WE的边缘。一旦一个字节写入已经启动,它
会自动时间本身来完成。一旦亲
编程操作已启动,该时间
的t
W C
,一个读操作将有效是轮询
操作。
页写:
该AT28C64B的页写操作
允许数据的164个字节被写入到器件
在一个单一的内部编程周期。页写
开始以相同的方式作为一个字节的写操作;
第一个字节被写入后,它然后可以后跟1到
63的附加字节。每个连续的字节必须被加载
在150微秒(T
BLC
)前一字节。如果T
BLC
极限
超过, AT28C64B将停止接受数据,并
开始内部编程操作。所有字节
一个页中的写操作必须驻留在同一个
由A6的状态至A12输入所定义的页面。为
每次我们前高后低过渡时期页写操作
灰,A6至A12必须是相同的。
在A0到A5输入指定的页面都在哪些字节
被写入。该字节可以以任何顺序被加载和
可在相同的负载周期内改变。只有字节
这是用于编写规定将被写入;不必要
不会发生的页面中的其它字节循环。
数据查询:
该AT28C64B特性数据查询来
表示一个写周期的结束。在一个字节或页
写周期的最后一个字节写入遗嘱试图读
结果,在写入数据的补码被呈现
在I / O
7
。一旦写周期已经完成,真
数据是对所有的输出有效,并且在下一个写周期可以
开始。数据轮询可能在写操作期间随时开始
周期。
触发位:
除了数据投票时, AT28C64B
提供了另一种方法,用于确定写操作的结束
周期。在写操作中,连续尝试
从设备中读取数据会导致I / O
6
切换
间为1和0 。一旦写入完成后, I / O的
6
将停止切换,以及有效的数据将被读取。触发位
读数可以在写周期开始,在任何时间。
数据保护:
如果不采取预防措施, inad-
vertent写在主机的转换,可能会发生系
统供电。爱特梅尔已经将硬件
和软件功能,将防止内存
意外写入。
硬件数据保护:
硬件特性
防止意外写入AT28C64B在
以下方式:(1 )V
CC
感 - 如果V
CC
低于3.8V (典型
CAL ) ,写功能受到抑制; (二)V
CC
上电延时
- 一旦V
CC
已达到3.8V时,设备会自动
时间5毫秒(典型值)允许写入前; (三)写
抑制 - 控股OE低,CE中的任何一人多高,还是我们高
禁止写周期;及(d )噪声滤波器 - 少脉冲
超过15纳秒(典型值)的WE或CE的投入,将不会启动
一个写周期。
软件数据保护:
软件控制
数据保护功能已在实施
AT28C64B 。当启用时,该软件的数据保护
( SDP ) ,将防止意外写入。在SDP功能
可以启用或由用户禁用;该AT28C64B是
爱特梅尔随SDP禁用。
SDP是通过发出一系列的三个写用户启用
在其中的数据的三个特定字节写入命令
三个特定地址(参见“软件数据
保护算法本数据表“图)。令状后
荷兰国际集团的3字节的命令序列,并且等待吨
WC
中,
整个AT28C64B将受到保护,防止意外
写道。但是应当注意的是,即使在被启用SDP中
用户可能仍然执行字节或页写入到所述
AT28C64B由数据前要被写入由同一
3个字节的命令序列,用于使能的SDP 。
一旦设定, SDP仍然有效,除非禁用命令
顺序发出。电源转换不禁SDP ,
和SDP在上电期间保护AT28C64B和
掉电条件。所有的命令序列必须
顺应页写时序规范。在数据
的启用和禁用命令序列是不实际
写入设备;它们的地址可能仍然写
以在任一字节或页写操作的用户数据。
SDP设置后,任何试图写入设备,不
3字节的命令序列将启动内部写
定时器。将没有数据被写入到该设备。然而,对于
吨的持续时间
WC
,读操作将有效地成为poll-
荷兰国际集团的操作。
设备标识:
一个额外的64字节的EEPROM
存储器可用来对装置标识该用户。
通过提高A9至12V
±
0.5V和使用地址位置
1FC0H至1FFFH ,额外的字节可以被写入或
从以相同的方式读出作为常规存储器
数组。
3
特点
快速读取访问时间 - 150纳秒
自动页写操作
- 内部地址和数据锁存为64字节
快速写周期时间
- 页写周期时间: 10 ms最大
- 1到64字节页写操作
低功耗
- 40毫安工作电流
- 100 μA CMOS待机电流
硬件和软件数据保护
数据轮询和切换位写检测结束
高可靠性的CMOS技术
- 耐力: 100,000次
- 数据保存:10年
单5V
±
10 %供应
CMOS和TTL兼容输入和输出
JEDEC批准字节宽引脚
商用和工业温度范围
描述
该AT28C64B是一个高性能的电可擦除和可编程读
只读存储器( EEPROM)中。它的内存64K是由8位, 8,192字。
与Atmel先进的非易失性CMOS技术,该器件还提供制造
访问时间为150 ns的只有220毫瓦的功耗。当该装置是
取消选择,在CMOS待机电流小于100微安。
(续)
64K ( 8K ×8 )
并行
与EEPROM
页写和
软件数据
保护
AT28C64B
销刀豆网络gurations
引脚名称
A0 - A12
CE
OE
WE
I / O0 - I / O7
NC
DC
功能
地址
芯片使能
OUTPUT ENABLE
写使能
数据输入/输出
无连接
不连接
PLCC
顶视图
A7
A12
NC
DC
VCC
WE
NC
PDIP , SOIC
顶视图
NC
A12
A7
A6
A5
A4
A3
A2
A1
A0
I/O0
I/O1
I/O2
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VCC
WE
NC
A8
A9
A11
OE
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
TSOP
顶视图
OE
A11
A9
A8
NC
WE
VCC
NC
A12
A7
A6
A5
A4
A3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
GND
I/O2
I/O1
I/O0
A0
A1
A2
I/O1
I/O2
GND
DC
I/O3
I/O4
I/O5
14
15
16
17
18
19
20
A6
A5
A4
A3
A2
A1
A0
NC
I/O0
5
6
7
8
9
10
11
12
13
4
3
2
1
32
31
30
29
28
27
26
25
24
23
22
21
A8
A9
A11
NC
OE
A10
CE
I/O7
I/O6
牧师0270H -九十九分之一十二
注意:
PLCC封装引脚1和17
不要连接。
1
该AT28C64B就像在读一个静态RAM访问
或写周期,而无需外部元件。
该器件包含一个64字节页寄存器允许写入
多达64个字节同时进行。在写周期期间,在
地址和数据的164个字节被内部地锁存,
释放地址和数据总线,用于其它操作。跟着
降脂的写周期开始,该设备将automat-
ically使用一个内部控制计时器写锁存的数据。
在写入周期结束时可以通过数据POLL-来检测
我ING / O
7
。一旦写周期结束时一直
检测到的,对于一个读或写一个新的访问就可以开始。
爱特梅尔AT28C64B有额外的功能,以确保高
质量和可制造性。该器件采用内部
延长耐力和改进的数据纠错
保持特性。一个可选的软件数据保护
化机制,可以防止无意
写道。该装置还包括一个额外的64个字节的
EEPROM设备识别或跟踪。
框图
绝对最大额定值*
高温下偏置................................ -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
所有输入电压
(包括NC引脚)
相对于地面...................................- 0.6V至+ 6.25V
所有输出电压
相对于地面.............................- 0.6V至V
CC
+ 0.6V
在OE和A9电压
相对于地面...................................- 0.6V至+ 13.5V
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性
2
AT28C64B
AT28C64B
设备操作
阅读:
AT28C64B的访问就像一个静态RAM 。
当CE和OE为低电平和WE是高电平时,数据存储
在由地址引脚确定的存储位置是
上认定的输出。的输出被放置在高
阻抗状态时,无论CE或OE为高电平。这种双
线控制为设计人员提供灵活性,防止总线CON-
张力在他们的系统中。
写字节:
在WE或CE输入与CE的低脉冲
或WE低(分别地)和OE高启动一个写周期。
的地址被锁存的CE或WE的下降沿,
为准过去。该数据由第一崛起锁存
CE或WE的边缘。一旦一个字节写入已经启动,它
会自动时间本身来完成。一旦亲
编程操作已启动,该时间
的t
W C
,一个读操作将有效是轮询
操作。
页写:
该AT28C64B的页写操作
允许数据的164个字节被写入到器件
在一个单一的内部编程周期。页写
开始以相同的方式作为一个字节的写操作;
第一个字节被写入后,它然后可以后跟1到
63的附加字节。每个连续的字节必须被加载
在150微秒(T
BLC
)前一字节。如果T
BLC
极限
超过, AT28C64B将停止接受数据,并
开始内部编程操作。所有字节
一个页中的写操作必须驻留在同一个
由A6的状态至A12输入所定义的页面。为
每次我们前高后低过渡时期页写操作
灰,A6至A12必须是相同的。
在A0到A5输入指定的页面都在哪些字节
被写入。该字节可以以任何顺序被加载和
可在相同的负载周期内改变。只有字节
这是用于编写规定将被写入;不必要
不会发生的页面中的其它字节循环。
数据查询:
该AT28C64B特性数据查询来
表示一个写周期的结束。在一个字节或页
写周期的最后一个字节写入遗嘱试图读
结果,在写入数据的补码被呈现
在I / O
7
。一旦写周期已经完成,真
数据是对所有的输出有效,并且在下一个写周期可以
开始。数据轮询可能在写操作期间随时开始
周期。
触发位:
除了数据投票时, AT28C64B
提供了另一种方法,用于确定写操作的结束
周期。在写操作中,连续尝试
从设备中读取数据会导致I / O
6
切换
间为1和0 。一旦写入完成后, I / O的
6
将停止切换,以及有效的数据将被读取。触发位
读数可以在写周期开始,在任何时间。
数据保护:
如果不采取预防措施, inad-
vertent写在主机的转换,可能会发生系
统供电。爱特梅尔已经将硬件
和软件功能,将防止内存
意外写入。
硬件数据保护:
硬件特性
防止意外写入AT28C64B在
以下方式:(1 )V
CC
感 - 如果V
CC
低于3.8V (典型
CAL ) ,写功能受到抑制; (二)V
CC
上电延时
- 一旦V
CC
已达到3.8V时,设备会自动
时间5毫秒(典型值)允许写入前; (三)写
抑制 - 控股OE低,CE中的任何一人多高,还是我们高
禁止写周期;及(d )噪声滤波器 - 少脉冲
超过15纳秒(典型值)的WE或CE的投入,将不会启动
一个写周期。
软件数据保护:
软件控制
数据保护功能已在实施
AT28C64B 。当启用时,该软件的数据保护
( SDP ) ,将防止意外写入。在SDP功能
可以启用或由用户禁用;该AT28C64B是
爱特梅尔随SDP禁用。
SDP是通过发出一系列的三个写用户启用
在其中的数据的三个特定字节写入命令
三个特定地址(参见“软件数据
保护算法本数据表“图)。令状后
荷兰国际集团的3字节的命令序列,并且等待吨
WC
中,
整个AT28C64B将受到保护,防止意外
写道。但是应当注意的是,即使在被启用SDP中
用户可能仍然执行字节或页写入到所述
AT28C64B由数据前要被写入由同一
3个字节的命令序列,用于使能的SDP 。
一旦设定, SDP仍然有效,除非禁用命令
顺序发出。电源转换不禁SDP ,
和SDP在上电期间保护AT28C64B和
掉电条件。所有的命令序列必须
顺应页写时序规范。在数据
的启用和禁用命令序列是不实际
写入设备;它们的地址可能仍然写
以在任一字节或页写操作的用户数据。
SDP设置后,任何试图写入设备,不
3字节的命令序列将启动内部写
定时器。将没有数据被写入到该设备。然而,对于
吨的持续时间
WC
,读操作将有效地成为poll-
荷兰国际集团的操作。
设备标识:
一个额外的64字节的EEPROM
存储器可用来对装置标识该用户。
通过提高A9至12V
±
0.5V和使用地址位置
1FC0H至1FFFH ,额外的字节可以被写入或
从以相同的方式读出作为常规存储器
数组。
3
特点
快速读取访问时间 - 150纳秒
自动页写操作
- 内部地址和数据锁存为64字节
快速写周期时间
- 页写周期时间: 10 ms最大
- 1到64字节页写操作
低功耗
- 40毫安工作电流
- 100 μA CMOS待机电流
硬件和软件数据保护
数据轮询和切换位写检测结束
高可靠性的CMOS技术
- 耐力: 100,000次
- 数据保存:10年
单5V
±
10 %供应
CMOS和TTL兼容输入和输出
JEDEC批准字节宽引脚
商用和工业温度范围
描述
该AT28C64B是一个高性能的电可擦除和可编程读
只读存储器( EEPROM)中。它的内存64K是由8位, 8,192字。
与Atmel先进的非易失性CMOS技术,该器件还提供制造
访问时间为150 ns的只有220毫瓦的功耗。当该装置是
取消选择,在CMOS待机电流小于100微安。
(续)
64K ( 8K ×8 )
并行
与EEPROM
页写和
软件数据
保护
AT28C64B
销刀豆网络gurations
引脚名称
A0 - A12
CE
OE
WE
I / O0 - I / O7
NC
DC
功能
地址
芯片使能
OUTPUT ENABLE
写使能
数据输入/输出
无连接
不连接
PLCC
顶视图
A7
A12
NC
DC
VCC
WE
NC
PDIP , SOIC
顶视图
NC
A12
A7
A6
A5
A4
A3
A2
A1
A0
I/O0
I/O1
I/O2
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VCC
WE
NC
A8
A9
A11
OE
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
TSOP
顶视图
OE
A11
A9
A8
NC
WE
VCC
NC
A12
A7
A6
A5
A4
A3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
A10
CE
I/O7
I/O6
I/O5
I/O4
I/O3
GND
I/O2
I/O1
I/O0
A0
A1
A2
I/O1
I/O2
GND
DC
I/O3
I/O4
I/O5
14
15
16
17
18
19
20
A6
A5
A4
A3
A2
A1
A0
NC
I/O0
5
6
7
8
9
10
11
12
13
4
3
2
1
32
31
30
29
28
27
26
25
24
23
22
21
A8
A9
A11
NC
OE
A10
CE
I/O7
I/O6
牧师0270H -九十九分之一十二
注意:
PLCC封装引脚1和17
不要连接。
1
该AT28C64B就像在读一个静态RAM访问
或写周期,而无需外部元件。
该器件包含一个64字节页寄存器允许写入
多达64个字节同时进行。在写周期期间,在
地址和数据的164个字节被内部地锁存,
释放地址和数据总线,用于其它操作。跟着
降脂的写周期开始,该设备将automat-
ically使用一个内部控制计时器写锁存的数据。
在写入周期结束时可以通过数据POLL-来检测
我ING / O
7
。一旦写周期结束时一直
检测到的,对于一个读或写一个新的访问就可以开始。
爱特梅尔AT28C64B有额外的功能,以确保高
质量和可制造性。该器件采用内部
延长耐力和改进的数据纠错
保持特性。一个可选的软件数据保护
化机制,可以防止无意
写道。该装置还包括一个额外的64个字节的
EEPROM设备识别或跟踪。
框图
绝对最大额定值*
高温下偏置................................ -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
所有输入电压
(包括NC引脚)
相对于地面...................................- 0.6V至+ 6.25V
所有输出电压
相对于地面.............................- 0.6V至V
CC
+ 0.6V
在OE和A9电压
相对于地面...................................- 0.6V至+ 13.5V
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性
2
AT28C64B
AT28C64B
设备操作
阅读:
AT28C64B的访问就像一个静态RAM 。
当CE和OE为低电平和WE是高电平时,数据存储
在由地址引脚确定的存储位置是
上认定的输出。的输出被放置在高
阻抗状态时,无论CE或OE为高电平。这种双
线控制为设计人员提供灵活性,防止总线CON-
张力在他们的系统中。
写字节:
在WE或CE输入与CE的低脉冲
或WE低(分别地)和OE高启动一个写周期。
的地址被锁存的CE或WE的下降沿,
为准过去。该数据由第一崛起锁存
CE或WE的边缘。一旦一个字节写入已经启动,它
会自动时间本身来完成。一旦亲
编程操作已启动,该时间
的t
W C
,一个读操作将有效是轮询
操作。
页写:
该AT28C64B的页写操作
允许数据的164个字节被写入到器件
在一个单一的内部编程周期。页写
开始以相同的方式作为一个字节的写操作;
第一个字节被写入后,它然后可以后跟1到
63的附加字节。每个连续的字节必须被加载
在150微秒(T
BLC
)前一字节。如果T
BLC
极限
超过, AT28C64B将停止接受数据,并
开始内部编程操作。所有字节
一个页中的写操作必须驻留在同一个
由A6的状态至A12输入所定义的页面。为
每次我们前高后低过渡时期页写操作
灰,A6至A12必须是相同的。
在A0到A5输入指定的页面都在哪些字节
被写入。该字节可以以任何顺序被加载和
可在相同的负载周期内改变。只有字节
这是用于编写规定将被写入;不必要
不会发生的页面中的其它字节循环。
数据查询:
该AT28C64B特性数据查询来
表示一个写周期的结束。在一个字节或页
写周期的最后一个字节写入遗嘱试图读
结果,在写入数据的补码被呈现
在I / O
7
。一旦写周期已经完成,真
数据是对所有的输出有效,并且在下一个写周期可以
开始。数据轮询可能在写操作期间随时开始
周期。
触发位:
除了数据投票时, AT28C64B
提供了另一种方法,用于确定写操作的结束
周期。在写操作中,连续尝试
从设备中读取数据会导致I / O
6
切换
间为1和0 。一旦写入完成后, I / O的
6
将停止切换,以及有效的数据将被读取。触发位
读数可以在写周期开始,在任何时间。
数据保护:
如果不采取预防措施, inad-
vertent写在主机的转换,可能会发生系
统供电。爱特梅尔已经将硬件
和软件功能,将防止内存
意外写入。
硬件数据保护:
硬件特性
防止意外写入AT28C64B在
以下方式:(1 )V
CC
感 - 如果V
CC
低于3.8V (典型
CAL ) ,写功能受到抑制; (二)V
CC
上电延时
- 一旦V
CC
已达到3.8V时,设备会自动
时间5毫秒(典型值)允许写入前; (三)写
抑制 - 控股OE低,CE中的任何一人多高,还是我们高
禁止写周期;及(d )噪声滤波器 - 少脉冲
超过15纳秒(典型值)的WE或CE的投入,将不会启动
一个写周期。
软件数据保护:
软件控制
数据保护功能已在实施
AT28C64B 。当启用时,该软件的数据保护
( SDP ) ,将防止意外写入。在SDP功能
可以启用或由用户禁用;该AT28C64B是
爱特梅尔随SDP禁用。
SDP是通过发出一系列的三个写用户启用
在其中的数据的三个特定字节写入命令
三个特定地址(参见“软件数据
保护算法本数据表“图)。令状后
荷兰国际集团的3字节的命令序列,并且等待吨
WC
中,
整个AT28C64B将受到保护,防止意外
写道。但是应当注意的是,即使在被启用SDP中
用户可能仍然执行字节或页写入到所述
AT28C64B由数据前要被写入由同一
3个字节的命令序列,用于使能的SDP 。
一旦设定, SDP仍然有效,除非禁用命令
顺序发出。电源转换不禁SDP ,
和SDP在上电期间保护AT28C64B和
掉电条件。所有的命令序列必须
顺应页写时序规范。在数据
的启用和禁用命令序列是不实际
写入设备;它们的地址可能仍然写
以在任一字节或页写操作的用户数据。
SDP设置后,任何试图写入设备,不
3字节的命令序列将启动内部写
定时器。将没有数据被写入到该设备。然而,对于
吨的持续时间
WC
,读操作将有效地成为poll-
荷兰国际集团的操作。
设备标识:
一个额外的64字节的EEPROM
存储器可用来对装置标识该用户。
通过提高A9至12V
±
0.5V和使用地址位置
1FC0H至1FFFH ,额外的字节可以被写入或
从以相同的方式读出作为常规存储器
数组。
3