添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第313页 > AT26DF161_06
特点
单2.7V - 3.6V电源
串行外设接口(SPI )兼容
- 支持SPI模式0和3
66 MHz的最大时钟频率
灵活的统一架构擦除
- 4千字节块
- 32千字节块
- 64千字节块
- 整片擦除
单个扇区保护与全球保护/撤消功能
- 16个128字节的物理扇区
保护部门的硬件控制锁
灵活的编程
- 字节/页编程( 1到256字节)
自动检查和擦除/编程故障报告
JEDEC标准制造商和设备ID阅读方法
低功耗
- 7毫安读操作工作电流(典型值)
- 4 μA深度掉电电流(典型值)
耐力:100,000编程/擦除周期
数据保存时间:20年
符合工业温度范围内
行业标准的绿色(无铅/无卤化物/ RoHS标准)封装选择
- 8引脚SOIC ( 200密耳宽)
- 8-接触MLF (5毫米× 6毫米)
16-megabit
2.7伏只
串口固件
数据闪存
内存
AT26DF161
1.描述
该AT26DF161是在宽的设计使用一个串行接口的闪存设备
各种大批量消费类应用程序中,程序代码是shad-
从闪存到欠执行嵌入式或外部RAM 。灵活
删除AT26DF161的架构,其擦除粒度小至4千字节,
使得它非常适合用于数据存储为好,省去了额外的数据存储
EEPROM器件。
物理的部门划分和AT26DF161的擦除块的大小已经opti-
而得到优化,以满足当今的代码和数据存储应用的需要。通过优化
的物理扇区的大小和擦除的块中,存储空间可用于
更有效。因为某些代码模块和数据存储段
必须在自己的保护部门驻留自己的浪费和闲置
发生大扇形和大的块擦除闪存的存储空间
设备可以大大减小。这增加的内存空间利用率允许额外
要添加tional代码例程和数据存储段,同时仍保持了
相同的整体器件密度。
请参阅适用勘误表
第17节。
3599F–DFLASH–09/06
该AT26DF161还提供了一个先进的方法,用于保护单个部门打击
错误的或恶意的编程和擦除操作。通过提供单独亲的能力
TECT和取消保护部门,一个系统可以解除对某个特定行业,以修改其内容,而
保持在存储器阵列的剩余扇区进行安全保护。这是在应用程序有用
系统蒸发散为程序代码打补丁或更新一个子程序或模块的基础上,或在
应用,数据存储段需要不运行的错误的风险改性
修改的程序代码段。除个别行业的保护capabili-
联系, AT26DF161采用了全球保护和全球撤消功能,使
整个存储器阵列可以被保护或未被保护的一次。这将减少开销
期间由于扇区制造过程不必是不受保护的一个接一个先前
初始编程。
专为3伏系统中使用时, AT26DF161支持读取,程序,
擦除操作与2.7V至3.6V的电源电压范围。没有单独的电压所需的
编程和擦除。
2.引脚说明和引脚
表2-1 。
符号
引脚说明
名称和功能
片选:
断言CS引脚选择设备。当CS引脚置为无效时,
设备都将被取消,通常被置于待机模式(而不是深度掉电模式) ,
而SO引脚将处于高阻抗状态。当设备被取消,数据也不会
接受SI引脚上。
在CS引脚从高电平到低电平的转换才能启动的操作,以及由低到高的转变
结束的操作是必需的。当结束一个内部自定时操作,例如节目
或擦除周期,该设备将不会进入待机模式,直到操作完成。
串行时钟:
该引脚用于提供一个时钟的装置和用于控制流
数据和从该装置。目前SI引脚上的命令,地址和数据的输入始终是
锁定在SCK的上升沿,而在SO引脚输出数据总是同步输出
SCK的下降沿。
串行输入:
SI引脚被用于将数据转移到器件中。 SI引脚用于所有的数据输入
包括命令和地址序列。 SI引脚上的数据总是锁定在上升
SCK的边缘。
串行输出:
SO引脚用来转移数据从设备。 SO引脚数据
总是同步输出SCK的下降沿。
写保护:
在WP引脚控制设备的硬件锁定功能。请参阅
“保护命令和功能”第11页
关于保护功能和更多细节
WP引脚。
WP引脚在内部上拉,高,可能会悬空,如果硬件控制保护将
不能被使用。但是,我们建议在WP引脚也可以从外部连接到V
CC
只要有可能。
器件电源:
在V
CC
销是用来提供电源电压的装置。
在无效的V操作
CC
电压可能产生虚假的结果,不应该试图。
地面:
用于电源的接地参考。接地应连接到系统
地面上。
断言
状态
TYPE
CS
输入
SCK
输入
SI
输入
SO
产量
WP
输入
V
CC
GND
动力
动力
2
AT26DF161
3599F–DFLASH–09/06
AT26DF161
图2-1 。
8 - SOIC顶视图
图2-2 。
8 - MLF顶视图
CS
SO
WP
GND
1
2
3
4
8
7
6
5
VCC
NC
SCK
SI
CS
SO
WP
GND
1
2
3
4
VCC
7
NC
6
SCK
5
SI
8
3.框图
CS
控制和
保护逻辑
I / O缓冲器
和锁存器
SCK
SI
SO
SRAM
数据缓冲区
接口
控制
逻辑
地址锁存
y解码器
Y型GATING
WP
X解码器
FL灰
内存
ARRAY
4.内存阵列
提供了最大的灵活性, AT26DF161的存储器阵列可在4列弗被擦除
粒度ELS包括整片擦除。此外,该阵列被划分成物理
其中,大小均匀,各部门各部门可以单独保护程序,并
擦除操作。的物理扇区的尺寸被用于代码和数据的存储优化
应用程序,从而允许代码和数据段,以驻留在其自己的分离的
地区。
图4-1第4页
示出每个擦除电平的击穿以及突破性
下每个物理扇区。
3
3599F–DFLASH–09/06
图4-1 。
内存架构图
块擦除详细
页面编程详细
1-256字节
页编程
( 02H命令)
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
国内
部门划分
扇形
保护
功能
64KB
32KB
块擦除
块擦除
( D8H命令) ( 52H命令)
4KB
块擦除
( 20H命令)
4KB
块地址
范围
1FFFFFH - 1FF000h
页面地址
范围
1FFFFFh
1FFEFFh
1FFDFFh
1FFCFFh
1FFBFFh
1FFAFFh
1FF9FFh
1FF8FFh
1FF7FFh
1FF6FFh
1FF5FFh
1FF4FFh
1FF3FFh
1FF2FFh
1FF1FFh
1FF0FFh
1FEFFFh
1FEEFFh
1FEDFFh
1FECFFh
1FEBFFh
1FEAFFh
1FE9FFh
1FE8FFh
- 1FFF00h
- 1FFE00h
- 1FFD00h
- 1FFC00h
- 1FFB00h
- 1FFA00h
- 1FF900h
- 1FF800h
- 1FF700h
- 1FF600h
- 1FF500h
- 1FF400h
- 1FF300h
- 1FF200h
- 1FF100h
- 1FF000h
- 1FEF00h
- 1FEE00h
- 1FED00h
- 1FEC00h
- 1FEB00h
- 1FEA00h
- 1FE900h
- 1FE800h
32KB
64KB
32KB
128KB
(扇区15 )
32KB
64KB
32KB
4KB
4KB
1F8FFFh - 1F8000h
1F7FFFh - 1F7000h
4KB
4KB
1F0FFFh - 1F0000h
1EFFFFh - 1EF000h
4KB
4KB
1E8FFFh - 1E8000h
1E7FFFh - 1E7000h
4KB
4KB
32KB
64KB
32KB
128KB
(扇区14 )
32KB
64KB
32KB
1E0FFFh - 1E0000h
1DFFFFh - 1DF000h
4KB
4KB
1D8FFFh - 1D8000h
1D7FFFh - 1D7000h
4KB
4KB
1D0FFFh - 1D0000h
1CFFFFh - 1CF000h
4KB
4KB
1C8FFFh - 1C8000h
1C7FFFh - 1C7000h
4KB
1C0FFFh - 1C0000h
4KB
32KB
64KB
32KB
128KB
(扇区0)的
32KB
64KB
32KB
01FFFFh - 01F000h
4KB
4KB
018FFFh - 018000h
017FFFh - 017000h
4KB
4KB
010FFFh - 010000h
00FFFFh - 00F000h
4KB
4KB
008FFFh - 008000h
007FFFh - 007000h
4KB
000FFFh - 000000
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
256字节
0017FFh
0016FFh
0015FFh
0014FFh
0013FFh
0012FFh
0011FFh
0010FFh
000FFFh
000EFFh
000DFFh
000CFFh
000BFFh
000AFFh
0009FFh
0008FFh
0007FFh
0006FFh
0005FFh
0004FFh
0003FFh
0002FFh
0001FFh
0000FFh
– 001700h
– 001600h
– 001500h
– 001400h
– 001300h
– 001200h
– 001100h
– 001000h
- 000F00h
- 000E00h
- 000D00h
- 000C00h
- 000B00h
- 000A00h
– 000900h
– 000800h
– 000700h
– 000600h
– 000500h
– 000400h
– 000300h
– 000200h
– 000100h
– 000000h
4
AT26DF161
3599F–DFLASH–09/06
AT26DF161
5.设备操作
该AT26DF161由一组指令被从主机控制器发送的,COM的控制
monly简称SPI主控。 SPI主控制器通过了该AT26DF161通信
SPI总线它由四根信号线:片选(CS ) ,串行时钟(SCK ),串行
输入( SI )和串行输出( SO ) 。
SPI协议共有四种操作模式(模式0,1 ,2或3)的定义与每个模式
就不同的SCK极性和相位,以及如何极性和相位控制
SPI总线上的数据流量。该AT26DF161支持两种最常见的方式,SPI
模式0和3的SPI模式0和3之间的唯一区别是SCK信号的极性
在非活动状态时(当SPI主是在待机模式下,不传输任何
数据)。带有SPI模式0和3 ,数据总是在SCK信号和始终的上升沿
输出在SCK的下降沿。
图5-1 。
CS
SPI模式0和3
SCK
SI
最高位
最低位
SO
最高位
最低位
6.指令和寻址
有效的指令或操作必须首先断言CS引脚启动。在CS
脚已经断言,SPI主控制器必须接时钟出有效的8位操作码的SPI总线上。
下面的操作码,指令有关的信息,如地址和数据字节将
然后通过SPI主控可以同步输出。所有的指令,地址和数据字节传输带
最显著位( MSB)开始。操作是通过拉高CS引脚结束。
不支持的AT26DF161操作码将被设备忽略和没有操作将是
开始。该设备将继续忽略任何从SI引脚,直到开始数据
接下来的操作( CS引脚被拉高,然后重新生效) 。此外,如果CS引脚被拉高
完整的操作码和地址的信息被发送到设备之前牢固插入,则没有任何操作
将被执行,并且该设备将简单地返回到空闲状态,等待下一个
操作。
寻址的装置的需要共3个字节的信息要发送,较
地址位A23- A0 。由于AT26DF161存储器阵列的上地址限制为
1FFFFFH ,地址位A23- A21是被忽略的设备。
5
3599F–DFLASH–09/06
查看更多AT26DF161_06PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AT26DF161_06
    -
    -
    -
    -
    终端采购配单精选

查询更多AT26DF161_06供应信息

深圳市碧威特网络技术有限公司
 复制成功!