特点
串行外设接口(SPI )兼容
支持SPI模式0 (0,0)和3 (1,1)的
数据表描述模式0操作
低电压和标准电压工作
– 2.7 (V
CC
= 2.7V至5.5V )
– 1.8 (V
CC
= 1.8V至5.5V )
20 MHz的时钟速率( 5V )
64字节页模式和字节写操作
块写保护
- 保护1/4,1/2 ,或整个阵列
写保护( WP )引脚和写禁止说明
硬件和软件数据保护
自定时写周期( 5 ms以下)
高可靠性
- 耐力: 100万次擦写循环
- 数据保存: >100年
汽车级,扩展级温度和无铅/无卤
可用设备
8引脚PDIP , 8引脚SOIC EIAJ , 8引脚SOIC JEDEC , 8引脚TSSOP , 8球和dBGA2
8引脚SAP软件包
模具销售:晶圆形式,松饼包,和凸点芯片
SPI串行
EEPROM的
128K ( 16,384 ×8 )
256K ( 32,768 ×8 )
描述
该AT25128A / 256A提供131,072 / 262,144位的串行电可擦除
可编程只读存储器(EEPROM)组织
as
16,384 / 32,768字
8
每个位。该装置被用在许多工业优化
和
广告
应用程序
的阳离子,其中低功率
和
低电压操作
是
必不可少的。该器件
是
可用的
在节省空间
8-lead
PDIP ,
8-lead
EIAJ
SOIC , 8引脚
JEDEC
SOIC ,8
引脚TSSOP ,
8-ball
dBGA2
和8引线的SAP
包。在
此外,
整个家庭
可用的
在2.7V ( 2.7V至5.5V )
和
1.8V ( 1.8V至5.5V )版本。
该AT25128A / 256A通过芯片启用
SELECT
销(CS)的
与访问
通过
3线
接口包括
串行
数据输入( SI ) ,
串行
数据输出( SO )
和
串行
时钟( SCK ) 。所有的编程周期
是
完全自定时,
和
没有另行
写入速度前擦除周期是必需的。
8引脚PDIP
8引脚SOIC
VCC
HOLD
SCK
SI
CS
SO
WP
GND
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
AT25128A
AT25256A
表1中。
销刀豆网络gurations
引脚名称
CS
SCK
SI
SO
GND
VCC
WP
HOLD
NC
功能
芯片
SELECT
串行
数据时钟
串行
数据输入
串行
数据输出
地
动力
供应
写保护
暂停串行
输入
无连接
CS
SO
WP
GND
1
2
3
4
8
7
6
5
8引脚TSSOP
CS
SO
WP
GND
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
VCC
HOLD
SCK
SI
8引脚SAP
8
7
6
5
1
2
3
4
CS
SO
WP
GND
8球dBGA2
VCC
HOLD
SCK
SI
8
7
6
5
1
2
3
4
底部视图
CS
SO
WP
GND
底部视图
3368H–SEEPR–8/05
1
Block Write protection is enabled by programming the status register with top , top ½
或者整个
ARRAY
写保护。
另
项目启用
和
程序禁用
说明
是
为
另外
数据保护。硬件数据保护是亲
通过WP引脚保护vided
针对
无意写
尝试
状态寄存器。
HOLD引脚可用来暂停
任何
无需复位串行通信
串行序列。
绝对最大额定值*
工作温度......................................- 55 ° C至+ 125°C
存储
温度
.........................................65°C
至+ 150°C
任何引脚电压
相对于地面
........................................ 1.0V
至+ 7.0V
最大工作电压6.25V ..........................................
直流输出电流............................................... ......... 5.0毫安
*注意:
讲
超出绝对马克西在“上市
妈妈额定值“,可能会造成永久性损坏
装置。这是
a
只有额定值
和
实用
该装置的操作
at
这些或
任何
其他条件
超越那些在运营仲表示系统蒸发散
本规范的系统蒸发散是不是暗示。接触
绝对
最大额定条件下,其
期可能
影响
器件的可靠性。
图1 。
框图
16384/32768 x 8
表2中。
引脚电容
(1)
适用在推荐的工作范围从T
A
= 25 ° C,F = 1.0兆赫,V
CC
= + 5.0V (除非另有说明)
符号
C
OUT
C
IN
注意:
测试条件
输出电容( SO )
输入电容( CS ,
SCK , SI ,
WP , HOLD )
1.此参数为特征
和
是不是100 %测试。
最大
8
6
单位
pF
pF
条件
V
OUT
= 0V
V
IN
= 0V
2
AT25128A/256A
3368H–SEEPR–8/05
AT25128A/256A
串行接口
描述
法师:
产生串行时钟的装置。
从站:
因为串行时钟引脚(SCK)是
总是
输入时, AT25128A / 256A
总是
操作
作为
奴隶。
发射机/接收机:
该AT25128A / 256A有指定独立的引脚
数据传输(SO)
和
接收( SI ) 。
MSB :
最
显著
位(MSB)是第一个比特发送
和
收到。
SERIAL OP -CODE :
该设备后,选择与CS变低时,第一个字节
被接收。这个字节包含操作码,它定义将要执行的操作。
无效OP -CODE :
If
an
收到无效的操作码,数据不会被移入
AT25128A/256A,
和
串行输出引脚(SO )将保持在
a
高阻抗状态
直到CS的下降沿被检测到
再次。
这将重新初始化串口
通信。
片选:
该AT25128A / 256A被选中当CS引脚为低电平。当
装置没有被选中,数据也不会
接受
通过
SI
销,
和
串行输出引脚
(SO)将保持在
a
高阻抗状态。
HOLD :
HOLD引脚配合使用CS引脚来选择
AT25128A / 256A 。当选择器
AND A
串行序列正在进行,
HOLD可用来暂停与主设备的串行通信,而不
复位串行序列。暂停时, HOLD引脚必须拉低,而
SCK
引脚为低。要恢复串行通信, HOLD引脚拉高,而
SCK
引脚为低电平( SCK可能持有期间仍进行切换) 。输入到
SI
引脚将被忽略
而
SO
引脚处于高阻抗状态。
写保护:
写保护引脚( WP )将
允许
正常的读/写操作
当高举。当WP引脚被拉低
和
WPEN位为“1” ,
所有
写操作
系统蒸发散的状态寄存器
是
抑制。 WP变低而CS仍然偏低会中断
a
写状态寄存器。如果内部写周期
已
已经开始, WP
变低会不会影响
任何
写操作状态寄存器。 WP引脚
功能被阻断时,在状态寄存器中的WPEN位为“0” 。这将
允许
该
用户安装AT25128A / 256A中
a
系统与WP引脚连接到地
和
还是
ABLE
写状态寄存器。所有的WP引脚功能
是
当启用WPEN位
被设置为“1”。
5
3368H–SEEPR–8/05