特点
低电压和标准电压工作
– 5.0 (V
CC
= 4.5V至5.5V )
– 2.7 (V
CC
= 2.7V至5.5V )
– 1.8 (V
CC
= 1.8V至3.6V )
内部分为65,536 ×8
2线串行接口
施密特触发器输入滤波抑制噪声
双向数据传输协议
1兆赫(5V) , 400千赫(2.7V )和100千赫(1.8V)的兼容性
写保护引脚用于硬件和软件数据保护
128字节页写模式(部分页写允许)
自定时写周期( 5毫秒典型值)
高可靠性
- 耐力:100,000写周期
- 数据保存: 40年
- ESD保护: >4000V
提供汽车级和扩展级温度装置
8引脚PDIP和20引脚SOIC JEDEC , 8引脚的大腿上, 8球dBGA
TM
套餐
2线串行
EEPROM
512K ( 65,536 ×8 )
AT24C512
描述
该AT24C512提供524288位串行电可擦除和可编程
只读组织为每8位65536字存储器(EEPROM) 。该设备的
级联功能允许最多4个设备共享一个共同的2线总线。该装置
是用于优化在许多工业和商业应用中,低功率
和低电压操作是必不可少的。该器件采用节省空间的
8引脚PDIP , 20引脚SOIC JEDEC , 8引脚无引线阵列( LAP ) ,和8球dBGA封装
老少皆宜。此外,整个系列提供5.0V ( 4.5V至5.5V ) , 2.7V ( 2.7V至
5.5V )和1.8V ( 1.8V至3.6V )版本。
销刀豆网络gurations
引脚名称
A0 - A1
SDA
SCL
WP
NC
功能
地址输入
串行数据
串行时钟输入
写保护
无连接
20引脚SOIC
A0
A1
NC
NC
NC
NC
NC
NC
NC
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VCC
WP
NC
NC
NC
NC
NC
NC
SCL
SDA
A0
A1
NC
GND
8引脚PDIP
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
8引脚无引线阵列
VCC
WP
SCL
SDA
8
7
6
5
1
2
3
4
A0
A1
NC
GND
底部视图
8球dBGA
VCC
WP
SCL
SDA
8
7
6
5
1
2
3
4
A0
A1
NC
GND
牧师1116D -07 / 00
底部视图
1
绝对最大额定值*
工作温度.................................. -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
任何引脚电压
相对于地面.....................................- 1.0V至+ 7.0V
最大工作电压6.25V ..........................................
直流输出电流............................................... ......... 5.0毫安
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间会影响器件的条件
可靠性。
框图
引脚说明
串行时钟( SCL ) :
在SCL输入用于正
边缘时钟将数据送入EEPROM器件,负
边缘时钟数据从每个设备的。
串行数据( SDA ) :
SDA引脚是双向的
串行数据传输。该引脚为开漏输出,可
是线或任意数量的其他漏极开路或开
集热设备。
器件/页地址( A1 , A0 ) :
A1和A0
销是硬还是不留器件地址输入
连接,用于与AT24C128 / 256硬件兼容性。
当引脚是硬连接,多达四个512K
设备可以在一个单一的总线系统处理(设备
寻址详见器件中讨论
针对部分) 。当该引脚不硬连接,在
默认A1和A0是零。
2
写保护(WP ) :
写保护输入,绑的时候
到GND ,允许正常的写操作。当WP绑
高到V
CC
,所有的写操作的存储器都是inhib-
资讯科技教育。如果悬空, WP在内部上拉下来
GND 。 WP切换到V
CC
前一个写操作cre-
阿泰软件写保护功能。
存储器组织
AT24C512 , 512K串行EEPROM :
在512K的接口
应受组织为512页,每页128字节。随机
字寻址需要一个16位的数据字的地址。
AT24C512
AT24C512
引脚电容
(1)
适用在推荐的工作范围从T
A
= 25
°
C,F = 1.0兆赫,V
CC
= +1.8V.
符号
C
I / O
C
IN
注意:
测试条件
输入/输出电容( SDA )
输入电容(A
0
, A
1
, SCL )
1.此参数的特点,而不是100%测试。
最大
8
6
单位
pF
pF
条件
V
I / O
= 0V
V
IN
= 0V
DC特性
推荐参数的适用工作条件:T已
AI
= -40
°
C至+ 85
°
C,V
CC
= + 1.8V至+ 5.5V ,T
AC
= 0
°
C至+70
°
C,
V
CC
= + 1.8V至+ 5.5V (除非另有说明) 。
符号
V
CC1
V
CC2
V
CC3
I
CC1
I
CC2
I
SB1
参数
电源电压
电源电压
电源电压
电源电流
电源电流
待机电流
( 1.8V选项)
待机电流
( 2.7V选项)
待机电流
( 5.0V选项)
输入漏电流
输出漏
当前
输入低电平
(1)
输入高电平
(1)
输出低电平
输出低电平
1.
V
CC
= 3.0V
V
CC
= 1.8V
I
OL
= 2.1毫安
I
OL
= 0.15毫安
V
CC
= 5.0V
V
CC
= 5.0V
V
CC
= 1.8V
V
CC
= 3.6V
V
CC
= 2.7V
V
CC
= 5.5V
V
CC
= 4.5 - 5.5V
V
IN
= V
CC
或V
SS
V
OUT
= V
CC
或V
SS
-0.6
V
CC
x 0.7
READ ,在400千赫兹
写在400千赫
V
IN
= V
CC
或V
SS
测试条件
民
1.8
2.7
4.5
1.0
2.0
典型值
最大
3.6
5.5
5.5
2.0
3.0
0.2
2.0
0.6
V
IN
= V
CC
或V
SS
V
IN
= V
CC
或V
SS
0.10
0.05
6.0
6.0
3.0
3.0
V
CC
x 0.3
V
CC
+ 0.5
0.4
0.2
单位
V
V
V
mA
mA
A
A
I
SB2
I
SB3
I
LI
I
LO
V
IL
V
IH
V
OL2
V
OL1
注意:
A
A
A
V
V
V
V
V
IL
分钟和V
IH
最大仅为参考,未经测试。
3
AC特性
适用在推荐的工作范围从T
A
= -40
°
C至+ 85
°
C,V
CC
= + 1.8V至+ 5.5V ,C
L
= 100 pF的(除非oth-
erwise说明) 。试验条件列于附注2 。
1.8-volt
符号
f
SCL
t
低
t
高
t
AA
t
BUF
t
HD.STA
t
SU.STA
t
HD.DAT
t
SU.DAT
t
R
t
F
t
SU.STO
t
DH
t
WR
耐力
(1)
注意事项:
参数
时钟频率, SCL
时钟脉冲宽度低
时钟脉冲宽度高
时钟低到数据输出有效
时间的公交车必须在一个新的自由
传输开始
(1)
开始保持时间
启动建立时间
数据保持时间
数据在建立时间
输入上升时间
(1)
输入下降时间
(1)
停止建立时间
数据输出保持时间
写周期时间
5.0V , 25°C时,页面模式
100K
4.7
100
20
100K
4.7
4.0
0.1
4.7
4.0
4.7
0
200
1.0
300
0.6
50
10
100K
4.5
民
最大
100
1.3
1.0
0.05
1.3
0.6
0.6
0
100
0.3
300
0.25
50
10
0.9
2.7-volt
民
最大
400
0.6
0.4
0.05
0.5
0.25
0.25
0
100
0.3
100
0.55
5.0-volt
民
最大
1000
单位
千赫
s
s
s
s
s
s
s
ns
s
ns
s
ns
ms
写周期
1.此参数的特点,而不是100%测试。
2.交流参数测试条件:
R
L
(连接到V
CC
) : 1.3KΩ ( 2.7V , 5V ) , 10KΩ ( 1.8V )
输入脉冲电压: 0.3V
CC
到0.7V
CC
输入上升和下降时间:
≤50ns
输入和输出时序参考电压: 0.5V
CC
设备操作
时钟及数据传输:
SDA引脚属于正常
马利拉高与外部装置。在SDA数据
针可以在SCL为低电平的时间段只能改变(参见
数据有效性时序图) 。 SCL期间的数据变动
高时会显示一个启动或停止定义的条件
下文。
启动条件:
SDA的有高到低的过渡
SCL为高电平是一个启动条件,必须先于任何其它
命令(参见启动和停止定义时序dia-
克) 。
停止条件:
SDA与由低到高的转变
SCL高是一个停止条件。后的读出顺序,对
停止命令会使EEPROM的备用电源
模式(请参阅启动和停止定义时序图) 。
应答:
所有的地址和数据字seri-
同盟发送到和来自于8位字的EEPROM中。
在EEPROM中的第九个时钟周期发送一个零
承认,它已收到每一个字。
待机模式:
该AT24C512具有低功耗
待机模式,该模式被使能:1)在上电时,和b)
在收到停止位和完成后的任何
内部操作。
存储器复位:
后在协议中断,电力
或系统复位,任何2线部分可以通过后续进行复位
荷兰国际集团按照下列步骤操作:
(一)时钟多达9个循环, (二)寻找SDA高在每个周期中
当SCL为高电平,然后(三)建立一个起始条件
SDA为高。
4
AT24C512
AT24C512
总线时序( SCL :串行时钟, SDA :串行数据I / O)
写周期时序( SCL :串行时钟, SDA :串行数据I / O)
(1)
注意:
1.
写周期时间t
WR
是指一个写序列的内部清楚到底的有效停止时间/写
周期。
5