2005年7月
修订版0.4
2.5V和3.3V LVCMOS时钟分配缓冲区
特点
CON连接可配置
10
输出
LVCMOS
时钟
分布BUFFER
兼容于单,双和混合3.3V / 2.5V
电源
宽范围的输出时钟频率高达250MHz
专为中档高性能
电信,网络和计算机应用
需要支持时钟冗余应用
马克斯。 200PS的输出偏移( 1 150PS内
银行)
每个输出银行可选择的输出配置
三态输出
32引脚LQFP & TQFP封装
的环境工作温度范围
-40到85°C
-
ASM2I99446
被指定为-40 ℃至该温度范围
85°C.
该ASM2I99446是一个完整的静态扇出缓冲器设计
支持时钟频率高达250MHz 。信号
生成和重新定时的片上,以确保最小的歪斜
之间的三个输出银行。两个独立的
LVCMOS兼容的时钟输入。这
功能支持冗余时钟源或加
测试时钟到系统设计。每三个
输出银行可以通过2.5V或3.3V单独提供
支持混合电压应用。该FSELx销
输入参考频率的划分与选择
由一个或两个。分频器可以单独设置
对于每三个输出银行。该ASM2I99446可以
被复位,输出被拉高禁用
MR / OE引脚(高电平状态) 。主张MR / OE将使
的输出。
功能说明
该ASM2I99446是2.5V和3.3V兼容1:10钟
分配缓冲器设计用于低电压中档到
高性能的电信,网络和计算
应用程序。在3.3V , 2.5V和双电源电压
支持混合电压应用。该ASM2I99446
提供10低抖动输出和2个可选的输入时钟
冗余。的输出是可配置的,并支持1:1
和1:2的输出到输入频率比。该ASM2I99446
所有的输入接受LVCMOS信号,同时输出
提供LVCMOS兼容水平与能力
驱动终止50
传输线。详情请咨询
ASM2I99456规范1:10混合电压缓冲器
与LVPECL兼容输入。串联端接
传输线,每个ASM2I99446输出能
驱动一个或两个迹线给出了器件的有效
扇出1:20 。该装置被装在一个
32引脚LQFP和TQFP封装。
7x7mm
2
半导体联盟
2575 ,奥古斯丁驱动器
加利福尼亚州圣克拉拉
联系电话: 408.855.4900
传真: 408.855.4999
www.alsc.com
注意:本文档中的信息如有更改,恕不另行通知。
2005年7月
修订版0.4
表1 :引脚配置
引脚数
3,4
5,6,7
32
8,11,15,20,24,27,31
25,29
18,22
9,13,17
2
30,28, 26
23,21,19
10,12,14,16
ASM2I99446
针
CCLK0 , CCLK1
FSELA , FSELB , FSELC
MR / OE
GND
V
CCA
,
V
建行
,
V
CCC
V
CC
QA0 - QA2
QB0 - QB2
QC0 - QC3
I / O
输入
输入
输入
-
-
-
产量
产量
产量
TYPE
LVCMOS
LVCMOS
LVCMOS
供应
供应
供应
LVCMOS
LVCMOS
LVCMOS
功能
LVCMOS时钟输入
输出组鸿沟选择输入
内部复位输出(高阻抗)
控制
负电源电压( GND )
正电压电源输出银行
正电源电压核心(V
CC
)
银行A输出
B组输出
C银行输出
注: V
建行
在内部连接到V
CC
.
表2 :支持单,双电源配置
电源电压CON组fi guration
3.3V
混合电源电压
2.5V
V
CC1
3.3V
3.3V
2.5V
V
CCA2
3.3V
3.3V或2.5V
2.5V
V
CCB3
3.3V
3.3V
2.5V
V
CCC4
3.3V
3.3V或2.5V
2.5V
V
CC
.
GND
0V
0V
0V
注: 1 V
CC
是该装置的核心和输入电路的正电源。 V
CC
电压定义输入阈值和水平
2 V
CCA
是银行A输出电源的正极。 V
CCA
电压定义了A银行的产出水平
3 V
建行
是的,银行B输出电源的正极。 V
建行
电压定义了B银行的输出电平。 V
建行
内部连接到
4 V
CCC
是的,银行B输出电源的正极。 V
CCC
电压定义了C银行的产出水平。
表3 :功能表(对照组)
控制
CCLK_SEL
fsela
fselb
fselc
MR / OE
默认
0
0
0
0
0
CCLK0
f
QA0 : 2
= f
REF
F
QBO : 2
= f
REF
F
QCO : 3
= f
REF
输出启用
0
CCLK1
f
QA0 : 2
= f
REF
÷2
f
QBO : 2
= f
REF
÷2
f
QCO : 3
= f
REF
÷2
1
禁止内部复位输出(三态)
表4 :绝对最大额定值
1
符号
V
CC
V
IN
V
OUT
I
IN
I
OUT
T
S
电源电压
直流输入电压
直流输出电压
DC输入电流
直流输出电流
储存温度
-65
特征
民
-0.3
-0.3
-0.3
最大
3.6
V
CC
+0.3
V
CC
+0.3
±20
±50
125
单位
V
V
V
mA
mA
°C
条件
注: 1 ,这些仅仅是极限,不意味着对功能用途。暴露在绝对最大额定值为长时间可能会影响
器件的可靠性。
2.5V和3.3V LVCMOS时钟分配缓冲区
注意:本文档中的信息如有更改,恕不另行通知。
3 14
2005年7月
修订版0.4
表5 :常规规格
符号
V
TT
MM
HBM
LU
C
PD
C
IN
ASM2I99446
特征
输出端接电压
ESD保护(机器型号)
ESD保护(人体模型)
闭锁抗扰度
功率耗散电容
输入电容
民
200
2000
200
典型值
V
CC
÷2
最大
单位
V
V
V
mA
条件
10
4.0
pF
pF
每路输出
表6 :直流特性
(V
CC
= V
CCA
= V
建行
= V
CCC
= 3.3V ±5% ,T
A
= -40 ° C至+ 85°C )
符号
V
IH
V
IL
I
IN
V
OH
V
OL
Z
OUT
I
CCQ3
特征
输入高电压
输入低电压
输入电流
1
输出高电压
输出低电压
输出阻抗
最大静态电源电流
14 - 17
2.0
2.4
0.55
0.30
民
2.0
-0.3
典型值
最大
V
CC
+ 0.3
0.8
200
单位
V
V
A
V
V
V
mA
条件
LVCMOS
LVCMOS
V
IN
= GND或V
IN
=V
CC
I
OH
= -24毫安
2
3
I
OL
= 24毫安
I
OL
= 12毫安
所有V
CC
引脚
输电线路
注: 1输入上拉/下拉电阻影响的输入电流。
2 ASM2I99446可驱动50Ω传输线对这一事件边缘。每路输出驱动器并行1 50Ω端接
到V的终止电压
TT
。或者,装置可驱动多达2 50Ω串联端接的传输线。
3 I
CCQ
是设备与所有输出打开,输入在默认状态下或打开的DC电流消耗。
2.5V和3.3V LVCMOS时钟分配缓冲区
注意:本文档中的信息如有更改,恕不另行通知。
4 14
2005年7月
修订版0.4
表7 :交流特性
(V
CC
= V
CCA
= V
建行
= V
CCC
= 3.3V ±5% ,T
A
= -40 ° C至+ 85°C )
1
符号
f
REF
f
最大
t
P
,
REF
t
r
, t
f
t
PLH
t
PHL
t
PLZ , HZ
t
PZL , LZ
t
SK ( O)
t
SK (PP)的
t
SK (p)的
DC
Q
t
r
, t
f
输入频率
最大输出频率
参考输入脉冲宽度
CCLK输入上升/下降时间
传播延迟
输出禁止时间
输出使能时间
输出至输出扭曲
在一家银行
任何输出的银行,同样的输出分频器
任何输出,所有输出分频器
设备到设备斜
输出脉冲偏斜
4
÷ 1输出
输出占空比
÷ 2输出
输出上升/下降时间
CCLK0,1任何Q
CCLK0,1任何Q
2.2
2.2
2.8
2.8
÷ 1输出
÷ 2输出
ASM2I99446
特征
民
0
0
0
1.4
典型值
最大
250
2
250
125
1.0
3
4.45
4.2
10
10
150
200
350
2.25
200
53
55
1.0
2
单位
兆赫
兆赫
兆赫
nS
nS
nS
nS
nS
nS
pS
pS
pS
nS
pS
%
%
nS
条件
FSELx=0
FSELx=1
0.8 2.0V
47
45
0.1
50
50
DC
REF
= 50%
DC
REF
= 25%-75%
0.55 2.4V
注: 1 AC特点,适用于50Ω到V并行输出端接
TT
2 ASM2I99446是官能高达350MHz的的输入和输出时钟频率,并且其特征在于高达250MHz 。
3冲突的1.0nS最大输入上升和下降时间的限制会影响器件的传播延迟,设备到设备歪斜,参考输入脉冲宽度
输出占空比和最大频率的规格。
4输出脉冲偏斜的传播延迟时间的绝对差|吨
PLH
- t
PHL
|.
表8 :直流特性
(V
CC
= V
CCA
= V
建行
= V
CCC
= 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
符号
V
IH
V
IL
V
OH
V
OL
Z
OUT
I
IN
I
CCQ3
特征
输入高电压
输入低电压
输出高电压
输出低电压
输出阻抗
输入电流
最大静态电源电流
2
民
1.7
-0.3
1.8
典型值
最大
V
CC
+ 0.3
0.7
0.6
单位
V
V
V
V
A
mA
条件
LVCMOS
LVCMOS
I
OH
= -15毫安
1
I
OL
= 15毫安
V
IN
= GND或V
IN
=V
CC
所有V
CC
引脚
17 - 20
2
±200
2.0
注: 1 ASM2I99446可驱动50Ω的
在入射边的传输线。每路输出驱动器1 50Ω
并行端接的传输线,以
V的终止电压
TT
。或者,装置可驱动多达2 50Ω
系列终止每个输出传输线。
2输入上拉/下拉电阻影响的输入电流。
3 I
CCQ
是设备与所有输出打开,输入在默认状态下或打开的DC电流消耗。
2.5V和3.3V LVCMOS时钟分配缓冲区
注意:本文档中的信息如有更改,恕不另行通知。
5 14