添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第405页 > ASM2I9940LG-32-ET
2007年4月
修订版1.2
低电压1:18时钟分配芯片
特点
ASM2I9940L
具有低输出阻抗( ≈20Ω ) ,同时在高和
LVPECL或LVCMOS时钟输入
2.5V LVCMOS输出的奔腾II
微处理器支持*
150ps的最大输出至输出扭曲
250MHz的最大输出频率
32引脚LQFP & TQFP封装
双或单电源设备
双V
CC
电源电压, 3.3V核心和2.5V
产量
3.3V单电源V
CC
电源电压为3.3V输出
单2.5V V
CC
电源电压为2.5V的I / O
引脚和功能兼容MPC940L ,
MPC9109 , CY29940和CY29940-1
低逻辑状态,该ASM2I9940L的输出缓冲器
非常适合用于驱动串联端接传输线。
与20Ω输出阻抗的ASM2I9940L具有
驱动两个串联的能力终止的每个线
输出。这提供设备的1点36的有效的扇出。
该ASM2I9940L的差分LVPECL输入允许
该设备可直接与LVPECL扇出缓冲器接口
打造一个高非常广泛的时钟扇出树木或情侣
频率的时钟源。该LVCMOS输入提供了一个
只需要一个应用程序的更多标准接口
在相对较低的频率下单时钟分配芯片。在
此外,这两个时钟源可以被用来提供一种用于
测试时钟接口,以及作为主系统时钟。一
在LVCMOS_CLK_Sel引脚的逻辑高电平将选择
LVCMOS电平时钟输入。在ASM2I9940L的所有输入
有内部
开放,如果未使用。
该ASM2I9940L是单电源或双电源装置。该
装置的电源提供的高度灵活性。该
设备可以采用3.3V核心和3.3V输出,一个操作
3.3V核心和2.5V输出,以及一个2.5V核心,
2.5V输出。 32引脚LQFP和TQFP封装
被选为最佳性能,电路板空间和
该装置的成本。 32引脚LQFP和TQFP封装
有一个7x7毫米
2
车身尺寸与保守0.8毫米销
间距。
上拉/下拉电阻,使他们可以留
功能说明
该ASM2I9940L是一个1:18的低电压时钟分配
芯片具有2.5V或3.3V LVCMOS输出功能。该
设备功能的能力,选择一个差
LVPECL或LVCMOS兼容的输入。 18个输出
2.5V或3.3V LVCMOS兼容,并配备硬盘
力量驱动50Ω串联或并联终止
传输线。随着150PS的输出至输出歪曲率,
该ASM2I9940L是一个理想的时钟分配芯片为
最苛刻的同步系统。在2.5V
输出也使该器件非常适合用于提供时钟
高性能微处理器为基础的设计。
*奔腾II是英特尔公司的注册商标
PulseCore半导体公司
1715 S.巴斯科姆大道套房200 ,坎贝尔,CA 95008
联系电话: 408-879-9077
传真: 408-879-9018
www.pulsecoresemi.com
注意:本文档中的信息如有更改,恕不另行通知。
2007年4月
修订版1.2
框图
PECL_CLK
PECL_CLK
0
ASM2I9940L
Q0
LVCMOS_CLK
LVCMOS_CLK_Sel
(内部下拉)
Q17
1
16
Q1-Q16
引脚图
GNDO
17
16
15
14
ASM2I9940L
13
12
11
10
9
1
2
3
4
5
6
7
8
V
CCO
Q12
Q13
Q14
GNDO
Q15
Q16
Q17
V
CCO
Q10
19
PECL_CLK
Q6
Q7
GNDO
Q5
Q4
Q3
V
CC0
Q2
Q1
Q0
24
25
26
27
28
29
30
31
32
23
22
Q8
21
20
18
GNDO
GNDI
LVCMOS_CLK
表1.功能表
LVCMOS_CLK_Sel
0
1
输入
PECL_CLK
LVCMOS_CLK
LVCMOS_CLK_S
l
PECL_CLK
表2.电源电压
电源引脚
V
CCI
V
CCO
V
CCI
Q11
V
CCI
Q9
电压等级
2.5V或3.3V ± 5%的
2.5V或3.3V ± 5%的
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
2 13
2007年4月
修订版1.2
表3.引脚配置
针#
5
6
3
4
32,31,30,28,27,26,24,23,22,
20,19,18,15,14,13,11,10,9
2
1,12,17,25
7,21
8, 16,29
ASM2I9940L
引脚名称
PECL_CLK
PECL_CLK
LVCMOS_CLK
LVCMOS_CLK_Sel
Q0–Q17
GNDI
GNDO
V
CCI
V
CCO
I / O
输入
输入
输入
产量
TYPE
LVPECL
LVCMOS
LVCMOS
LVCMOS
供应
供应
供应
供应
功能
LVPECL时钟输入
LVCMOS时钟输入
选择相应的LVPECL或
LVCMOS输入作为时钟源
时钟输出
核心负电源
输出负电源
核心正电源
输出正电源
表4.绝对最大额定值
1
符号
V
CC
V
I
I
IN
T
STOR
T
s
T
DV
电源电压
输入电压
输入电流
存储温度范围
马克斯。焊接温度( 10秒)
静电放电电压
(按照JEDEC STD22- A114 -B )
-40
参数
-0.3
-0.3
最大
3.6
V
CC
+ 0.3
±20
125
260
2
单位
V
V
mA
°C
°C
KV
注: 1 。这些仅仅是极限,并不意味着对使用功能。暴露在绝对最大额定值为长时间可能会影响
器件的可靠性。
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
3 13
2007年4月
修订版1.2
表5. DC特性
(T
A
= -40 °至+ 85°C ,V
CCI
= 3.3V ± 5%, V
CCO
= 3.3V ± 5%)
符号
V
IH
V
IL
V
PP
V
CMR
V
OH
V
OL
I
IN
C
IN
C
pd
Z
OUT
I
CC
ASM2I9940L
特征
输入高电压
输入低电压
峰 - 峰值输入
电压
共模范围
输出高电压
输出低电压
输入电流
输入电容
功率耗散电容
输出阻抗
最大静态电源电流
CMOS_CLK
CMOS_CLK
PECL_CLK
PECL_CLK
2.0
典型值
最大
V
CCI
0.8
单位
V
V
mV
V
V
条件
500
V
CC-
1.4
2.4
1000
V
CC-
0.6
I
OH
= -20mA
I
OH
= 20mA下
0.5
±200
4.0
10
18
23
0.5
28
1.0
V
A
pF
pF
mA
每路输出
表6. AC特性
(T
A
= -40 °至+ 85°C ,V
CCI
= 3.3V ± 5%, V
CCO
= 3.3V ± 5%)
符号
F
最大
t
PLH
t
PLH
t
SK ( O)
t
SK (PP)的
t
SK (PP)的
t
SK (PP)的
DC
t
r
, t
f
特征
最大输入频率
传播延迟
传播延迟
输出至输出扭曲
部分到部分斜
部分到部分斜
部分到部分斜
输出占空比
输出上升/下降时间
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK
CMOS_CLK
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK CMOS_CLK
f
CLK
< 134兆赫
f
CLK
<250兆赫
典型值
最大
250
单位
兆赫
nS
nS
pS
nS
nS
pS
%
%
nS
条件
2.0
1.7
2.0
1.8
2.7
2.5
2.9
2.5
3.4
3.0
3.7
3.2
150
150
1.5
1.3
1.8
1.5
850
750
1
.
1
注。
笔记
1,2
笔记
笔记
1,2
1,3
45
40
0.3
50
50
55
60
1.1
输入DC = 50%的
输入DC = 50%的
0.5 – 2.4 V
注:1,使用标准的输入电平测试,生产测试@ 150MHz的。
2.在整个温度和电压范围,包括输出偏斜。
3.对于特定的温度和电压,包括输出偏斜。
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
4 13
2007年4月
修订版1.2
表7.直流特性
(T
A
= -40 °至+ 85°C ,V
CCI
= 3.3V ± 5%, V
CCO
= 2.5V ± 5%)
符号
V
IH
V
IL
V
PP
V
CMR
V
OH
V
OL
I
IN
C
IN
C
pd
Z
OUT
I
CC
ASM2I9940L
特征
输入高电压
输入低电压
峰 - 峰值输入
电压
共模范围
输出高电压
输出低电压
输入电流
输入电容
功率耗散电容
输出阻抗
最大静态电源电流
CMOS_CLK
CMOS_CLK
PECL_CLK
PECL_CLK
2.0
典型值
最大
V
CCI
0.8
单位
V
V
mV
V
V
条件
500
V
CC-
1.4
1.8
1000
V
CC-
0.6
I
OH
= -20mA
I
OH
= 20mA下
0.5
±200
4.0
10
23
0.5
1.0
V
A
pF
pF
mA
每路输出
表8. AC特性
(T
A
= -40 °至+ 85°C ,V
CCI
= 3.3V ± 5%, V
CCO
= 2.5V ± 5%)
符号
F
最大
t
PLH
t
PLH
t
SK ( O)
t
SK (PP)的
t
SK (PP)的
t
SK (PP)的
DC
t
r
, t
f
特征
最大输入频率
传播延迟
传播延迟
输出至输出扭曲
部分到部分斜
部分到部分斜
部分到部分斜
输出占空比
输出上升/下降时间
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK
CMOS_CLK
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK CMOS_CLK
f
CLK
< 134兆赫
f
CLK
<250兆赫
2.0
1.7
2.0
1.8
典型值
2.8
2.5
2.9
2.5
最大
250
3.5
3.0
3.8
3.3
150
150
1.5
1.3
1.8
1.5
850
750
55
60
1.2
单位
兆赫
nS
nS
pS
nS
nS
pS
%
%
nS
条件
1
.
1
笔记
1,2
笔记
1,2
笔记
1,3
45
40
0.3
50
50
输入DC = 50%的
输入DC = 50%的
0.5 - 1.8 V
注意:在使用1.Tested标准输入电平,生产测试@ 150MHz的。
2.在整个温度和电压范围,包括输出偏斜。
3.对于特定的温度和电压,包括输出偏斜。
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
5 13
2005年6月
1.0版
低电压1:18时钟分配芯片
特点
ASM2I9940L
具有低输出阻抗( ≈20Ω ) ,同时在高和
LVPECL或LVCMOS时钟输入
2.5V LVCMOS输出的奔腾II
微处理器支持*
150ps的最大输出至输出扭曲
250MHz的最大输出频率
32引脚LQFP & TQFP封装
双或单电源设备:
双V
CC
电源电压, 3.3V核心和
2.5V输出
3.3V单电源V
CC
电源电压为3.3V
输出
单2.5V V
CC
电源电压为2.5V的I / O
引脚和功能兼容MPC940L ,
MPC9109 , CY29940和CY29940-1
低逻辑状态,该ASM2I9940L的输出缓冲器
非常适合用于驱动串联端接传输线。
用20Ω输出阻抗ASM2I9940L有
驱动两个串联的能力终止的每个线
输出。这提供设备的1点36的有效的扇出。
该ASM2I9940L的差分LVPECL输入允许
该设备可直接与LVPECL扇出缓冲器接口
打造一个高非常广泛的时钟扇出树木或情侣
频率的时钟源。该LVCMOS输入提供了一个
只需要一个应用程序的更多标准接口
在相对较低的频率下单时钟分配芯片。在
此外,这两个时钟源可以被用来提供一种用于
测试时钟接口,以及作为主系统时钟。一
在LVCMOS_CLK_Sel引脚的逻辑高电平将选择
LVCMOS电平时钟输入。在ASM2I9940L的所有输入
有内部
上拉/下拉电阻,使他们可以留
开放,如果未使用。
该ASM2I9940L是单电源或双电源装置。该
装置的电源提供的高度灵活性。该
设备可以采用3.3V核心和3.3V输出,一个操作
3.3V核心和2.5V输出,以及一个2.5V核心,
2.5V输出。 32引脚LQFP和TQFP封装
被选为最佳性能,电路板空间和
该装置的成本。 32引脚LQFP和TQFP封装
有一个7x7毫米
2
车身尺寸与保守0.8毫米销
间距。
功能说明
该ASM2I9940L是一个1:18的低电压时钟分配
芯片具有2.5V或3.3V LVCMOS输出功能。该
设备功能的能力,选择一个差
LVPECL或LVCMOS兼容的输入。 18个输出
2.5V或3.3V LVCMOS兼容,并配备硬盘
力量驱动50Ω串联或并联终止
传输线。随着150PS的输出至输出歪曲率,
该ASM2I9940L是一个理想的时钟分配芯片为
最苛刻的同步系统。在2.5V
输出也使该器件非常适合用于提供时钟
高性能微处理器为基础的设计。
*奔腾II是英特尔公司的注册商标
半导体联盟
2575 ,奥古斯丁驱动器
加利福尼亚州圣克拉拉
联系电话: 408.855.4900
传真: 408.855.4999
www.alsc.com
注意:本文档中的信息如有更改,恕不另行通知。
2005年6月
1.0版
框图
PECL_CLK
PECL_CLK
0
ASM2I9940L
Q0
LVCMOS_CLK
LVCMOS_CLK_Sel
(内部下拉)
Q17
1
16
Q1-Q16
引脚图
GNDO
17
16
15
14
V
CCO
Q12
Q13
Q14
GNDO
Q15
Q16
Q17
13
12
11
10
9
1
2
3
4
5
6
7
8
V
CCO
Q10
19
PECL_CLK
24
GNDO
Q5
Q4
Q3
V
CC0
Q2
Q1
Q0
25
26
27
28
29
30
31
32
23
22
21
20
ASM2I9940L
LVCMOS_CLK_Sel
GNDO
LVCMOS_CLK
PECL_CLK
GNDI
表1.功能表
LVCMOS_CLK_Sel
0
1
表2.电源电压
输入
PECL_CLK
LVCMOS_CLK
电源引脚
V
CCI
V
CCO
V
CCI
Q11
18
V
CCI
Q6
Q7
Q8
Q9
电压等级
2.5V或3.3V ± 5%的
2.5V或3.3V ± 5%的
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
2 13
2005年6月
1.0版
表3.引脚配置
针#
5
6
3
4
32,31,30,28,27,26,24,23,22,
20,19,18,15,14,13,11,10,9
2
1,12,17,25
7,21
8, 16,29
ASM2I9940L
引脚名称
PECL_CLK
PECL_CLK
LVCMOS_CLK
LVCMOS_CLK_Sel
Q0–Q17
GNDI
GNDO
V
CCI
V
CCO
I / O
输入
输入
输入
产量
TYPE
LVPECL
LVCMOS
LVCMOS
LVCMOS
供应
供应
供应
供应
功能
LVPECL时钟输入
LVCMOS时钟输入
选择相应的LVPECL或
LVCMOS输入作为时钟源
时钟输出
核心负电源
输出负电源
核心正电源
输出正电源
表4.绝对最大额定值
1
符号
V
CC
V
I
I
IN
T
STOR
T
s
T
DV
电源电压
输入电压
输入电流
存储温度范围
马克斯。焊接温度( 10秒)
静电放电电压
(按照JEDEC STD22- A114 -B )
参数
–0.3
–0.3
–40
最大
3.6
V
CC
+ 0.3
±20
125
260
2
单位
V
V
mA
°C
°C
KV
注: 1 。这些仅仅是极限,并不意味着对使用功能。暴露在绝对最大额定值为长时间可能会影响
器件的可靠性。
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
3 13
2005年6月
1.0版
表5. DC特性
(T
A
= 0 °至70° C,V
CCI
= 3.3V ± 5%, V
CCO
= 3.3V ± 5%
符号
V
IH
V
IL
V
PP
V
CMR
V
OH
V
OL
I
IN
C
IN
C
pd
Z
OUT
I
CC
)
ASM2I9940L
特征
输入高电压
输入低电压
峰 - 峰值输入
电压
共模范围
输出高电压
输出低电压
输入电流
输入电容
功率耗散电容
输出阻抗
最大静态电源电流
CMOS_CLK
CMOS_CLK
PECL_CLK
PECL_CLK
2.4
500
V
CC
–1.4
2.4
典型值
最大
V
CCI
0.8
1000
V
CC
–0.6
0.5
±200
单位
V
V
mV
V
V
V
A
pF
pF
条件
I
OH
= -20mA
I
OH
= 20mA下
4.0
10
18
23
0.5
28
1.0
每路输出
mA
表6. AC特性
(T
A
= 0 °至70° C,V
CCI
= 3.3V ± 5%, V
CCO
= 3.3V ± 5%)
符号
F
最大
t
PLH
t
PLH
t
SK ( O)
t
SK (PP)的
t
SK (PP)的
t
SK (PP)的
DC
t
r
, t
f
部分到部分斜
部分到部分斜
部分到部分斜
输出占空比
输出上升/下降时间
特征
最大输入频率
传播延迟
传播延迟
输出至输出扭曲
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK
CMOS_CLK
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK CMOS_CLK
f
CLK
< 134兆赫
f
CLK
<250兆赫
2.0
1.7
2.0
1.8
典型值
2.7
2.5
2.9
2.5
最大
250
3.4
3.0
3.7
3.2
150
150
1.5
1.3
1.8
1.5
850
750
55
60
1.1
单位
兆赫
nS
nS
pS
nS
nS
pS
%
%
nS
条件
1
.
1
.
笔记
1,2
笔记
1,2
笔记
1,3
45
40
0.3
50
50
输入DC = 50%的
输入DC = 50%的
0.5 – 2.4 V
注:1,使用标准的输入电平测试,生产测试@ 150MHz的。
2.在整个温度和电压范围,包括输出偏斜。
3.对于特定的温度和电压,包括输出偏斜。
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
4 13
2005年6月
1.0版
表7.直流特性
(T
A
= 0 °至70° C,V
CCI
= 3.3V ± 5%, V
CCO
= 2.5V ± 5%)
符号
V
IH
V
IL
V
PP
V
CMR
V
OH
V
OL
I
IN
C
IN
C
pd
Z
OUT
I
CC
ASM2I9940L
特征
输入高电压
输入低电压
峰 - 峰值输入
电压
共模范围
输出高电压
输出低电压
输入电流
输入电容
功率耗散电容
输出阻抗
最大静态电源电流
CMOS_CLK
CMOS_CLK
PECL_CLK
PECL_CLK
2.4
500
V
CC
–1.4
1.8
典型值
最大
V
CCI
0.8
1000
V
CC
–0.6
0.5
±200
单位
V
V
mV
V
V
V
A
pF
pF
条件
I
OH
= -20mA
I
OH
= 20mA下
4.0
10
23
0.5
1.0
每路输出
mA
表8. AC特性
(T
A
= 0 °至70° C,V
CCI
= 3.3V ± 5%, V
CCO
= 2.5V ± 5% )
符号
F
最大
t
PLH
t
PLH
t
SK ( O)
t
SK (PP)的
t
SK (PP)的
t
SK (PP)的
DC
t
r
, t
f
部分到部分斜
部分到部分斜
部分到部分斜
输出占空比
输出上升/下降时间
特征
最大输入频率
传播延迟
传播延迟
输出至输出扭曲
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK
CMOS_CLK
PECL_CLK < 150MHz的
CMOS_CLK < 150MHz的
PECL_CLK > 150MHz的
CMOS_CLK > 150MHz的
PECL_CLK CMOS_CLK
f
CLK
< 134兆赫
f
CLK
<250兆赫
2.0
1.7
2.0
1.8
典型值
2.8
2.5
2.9
2.5
最大
250
3.5
3.0
3.8
3.3
150
150
1.5
1.3
1.8
1.5
850
750
55
60
1.2
单位
兆赫
nS
nS
pS
nS
nS
pS
%
%
nS
条件
1
.
1
笔记
1,2
笔记
1,2
笔记
1,3
45
40
0.3
50
50
输入DC = 50%的
输入DC = 50%的
0.5 – 1.8 V
注意:在使用1.Tested标准输入电平,生产测试@ 150MHz的。
2.在整个温度和电压范围,包括输出偏斜。
3.对于特定的温度和电压,包括输出偏斜。
低电压1:18时钟分配芯片
注意:本文档中的信息如有更改,恕不另行通知。
5 13
查看更多ASM2I9940LG-32-ETPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:800888908 复制
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    ASM2I9940LG-32-ET
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ASM2I9940LG-32-ET
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ASM2I9940LG-32-ET
√ 欧美㊣品
▲10/11+
9732
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ASM2I9940LG-32-ET供应信息

深圳市碧威特网络技术有限公司
 复制成功!