2005年2月
AS7C33256NTD18B
3.3V 256K × 18的SRAM流水线与NTD
TM
特点
组织: 262,144字× 18位
NTD
架构,高效的总线操作
快速的时钟速度为200 MHz的
快速时钟到数据存取: 3.0 / 3.5 / 4.0纳秒
快速OE访问时间: 3.0 / 3.5 / 4.0纳秒
完全同步操作
异步输出使能控制
提供100引脚TQFP封装
字节写使能
时钟使能保持操作
逻辑框图
A[17:0]
18
D
多芯片能够很容易地扩展
3.3V核心供电
2.5V或3.3V的I /带独立V O操作
DDQ
自定时写周期
交错或线性脉冲模式
贪睡模式,待机操作
地址
注册
突发的逻辑
Q
18
CLK
CE0
CE1
CE2
读/写
BWA
BWB
ADV / LD
LBO
ZZ
DQ [ A:B ]
18
写入延迟
地址。注册
CLK
D
Q
18
控制
逻辑
CLK
CLK
写缓冲器
256K ×18
SRAM
ARRAY
D
数据
Q
输入
注册
CLK
18
18
18
18
CLK
CEN
CLK
OE
产量
注册
18
OE
DQ [ A:B ]
选购指南
-200
最小周期时间
最大时钟频率
最大时钟存取时间
最大工作电流
最大待机电流
最大的CMOS待机电流(DC)的
5
200
3.0
375
135
30
-166
6
166
3.5
350
120
-133
7.5
133
4
325
110
单位
ns
兆赫
ns
mA
mA
mA
30
30
2/8/05;
v.1.5
半导体联盟
18 P. 1
版权所有联半导体公司。版权所有。
AS7C33256NTD18B
4 Mb的同步SRAM产品列表
1,2
ORG
256KX18
128KX32
128KX36
256KX18
128KX32
128KX36
256KX18
128KX32
128KX36
256KX18
128KX32
128KX36
256KX18
128KX32
128KX36
产品型号
AS7C33256PFS18B
AS7C33128PFS32B
AS7C33128PFS36B
AS7C33256PFD18B
AS7C33128PFD32B
AS7C33128PFD36B
AS7C33256FT18B
AS7C33128FT32B
AS7C33128FT36B
AS7C33256NTD18B
AS7C33128NTD32B
AS7C33128NTD36B
AS7C33256NTF18B
AS7C33128NTF32B
AS7C33128NTF36B
模式
PL- SCD
PL- SCD
PL- SCD
PL- DCD
PL- DCD
PL- DCD
FT
FT
FT
NTD -PL
NTD -PL
NTD -PL
NTD -FT
NTD -FT
NTD -FT
速度
200/166/133 MHz的
200/166/133 MHz的
200/166/133 MHz的
200/166/133 MHz的
200/166/133 MHz的
200/166/133 MHz的
6.5 / 7.5 / 8.0 / 10纳秒
6.5 / 7.5 / 8.0 / 10纳秒
6.5 / 7.5 / 8.0 / 10纳秒
200/166/133 MHz的
200/166/133 MHz的
200/166/133 MHz的
6.5 / 7.5 / 8.0 / 10纳秒
6.5 / 7.5 / 8.0 / 10纳秒
6.5 / 7.5 / 8.0 / 10纳秒
1内核电源: VDD = 3.3V + 0.165V
2 I / O电源电压: VDDQ = 3.3V + 0.165V的3.3VI / O
VDDQ = 2.5V + 0.125V为2.5V的I / O
PL- SCD
PL- DCD
FT
新台币
1
-pl
NTD -FT
:
:
:
:
:
流水线突发同步SRAM - 单周期取消
流水线突发同步SRAM - 双循环取消
流过突发同步SRAM
流水线突发同步SRAM与NTD
TM
流过突发同步SRAM与NTD
TM
1NTD :没有周转时间。新台币
TM
是联盟半导体公司的商标。本文档中提及的所有商标都归
其各自所有者。
2/8/05;
v.1.5
半导体联盟
18 P. 2
AS7C33256NTD18B
功能说明
该AS7C33256NTD18B家族是一个高性能的CMOS 4兆位同步静态随机存取存储器(SRAM)
组织为262,144字× 18位,并采用了晚晚写。
4MB的sychronous SRAM的这种变化采用了无周转时间( NTD
)架构,具有增强型
写操作是通过管道爆裂装置提高了带宽。在一个正常的流水线脉冲串装置,写入数据,
命令,地址都加到器件上的相同的时钟沿。如果读命令如下这样写命令,
该系统必须等待两个“死”周期为有效的数据变得可用。这些死循环可显著降低
总体带宽要求的随机存取或读 - 修改 - 写操作的应用程序。
新台币
设备使用的存储器总线更有效地通过引入一个写'潜伏'相匹配的2 ( 1 )周期
管道(流穿)读取延迟。写数据加到两个周期之后的写入命令和地址,允许的读
管道疏通。与NTD
写和读操作可以用任何顺序,而不产生死总线周期。
断言R / W的低执行写周期。字节写使能控制写访问特定的字节数,或者可连接低全
18位的写操作。写使能信号,以及写地址,被登记在时钟的上升沿。写入数据
施加到器件上的两个时钟周期之后。不像某些异步SRAM ,输出使能OE不需要进行切换
对于写操作;它可以连接到低电平的正常运营。输出变为高阻抗状态时,该设备是DE-
通过任何三个芯片的选择使能输入端(参见同步真值表第6页) 。在管道模式, 2个周期
取消延时允许挂起的读或写操作完成。
用ADV (突发提前)输入来执行突发读取,写入和取消操作。当ADV高,外部地址,芯片
选择, R / W引脚被忽略,内部地址计数器增量由LBO控制指定的计数序列。任何
设备操作,包括连拍,可以使用CEN = 1的时钟使能输入停滞不前。
该AS7C33256NTD18B与设备核心3.3V ± 5 %电源供电(V
DD
) 。 DQ的电路使用一个独立的
电源(V
DDQ
) ,经营横跨3.3V或2.5V的范围。这些器件采用100引脚14 × 20毫米TQFP封装
封装。
TQFP电容
参数
输入电容
I / O容量
*存在保证未测试
符号
C
以*
C
I / O *
测试条件
V
in
= 0V
V
in
= V
OUT
= 0V
民
-
-
最大
5
7
单位
pF
pF
TQFP封装热阻
描述
热阻
(结到环境)
1
热阻
(结到外壳顶部的)
1
1 ,该参数被采样
条件
1–layer
测试条件遵循的标准试验方法和
用于测量热阻抗程序,
按照EIA / JESD51
4–layer
符号
θ
JA
θ
JA
θ
JC
典型
40
22
8
单位
° C / W
° C / W
° C / W
2/8/05;
v.1.5
半导体联盟
18第4页
AS7C33256NTD18B
信号说明
信号
CLK
CEN
A, A0, A1
DQ [ A,B]
CE0 , CE1 ,
CE2
ADV / LD
读/写
BW [ A,B]
OE
LBO
ZZ
NC
I / O性能说明
I
I
I
I / O
I
I
I
I
I
I
I
-
时钟
SYNC
SYNC
SYNC
SYNC
SYNC
SYNC
SYNC
ASYNC
STATIC
ASYNC
-
时钟。除了OE , LBO和ZZ所有的输入是同步的这个时钟。
时钟使能。当解除断言高,时钟输入信号被屏蔽。
地址。采样时,所有的芯片都能够主动和ADV / LD为有效。
数据。当芯片被使能和OE激活驱动作为输出。
同步芯片使。采样在CLK的上升沿,当ADV / LD被断言。
被忽略时, ADV / LD高。
提前或负载。当采样为高电平,内部突发地址计数器将递增
在由LBO输入值定义的顺序。低电平时,一个新的地址被加载。
LOAD期间HIGH启动一个读操作。负载在低启动
WRITE操作。被忽略时, ADV / LD为高电平。
字节写使能。用于控制单个字节写入。随着WRITE采样
指挥和突发写入。
异步输出使能。当OE是无效的I / O引脚不被驱动。
选择连拍模式。当连接到V
DD
或悬空,设备遵循交错突发
顺序。当驱动为低电平,器件如下的线性突发顺序。
这个信号在内部上拉
高。
贪睡。放置器件进入低功耗模式;数据将被保留。连接至GND ,如果未使用。
未连接。
贪睡模式
暂停模式是低电流,其中,所述装置被取消和电流掉电模式减少到我
SB2
。的持续时间
暂停模式是由时间的长短ZZ处于高状态所决定的。
该ZZ引脚是异步的,积极的高投入,导致设备进入暂停模式。
当ZZ引脚变为逻辑高电平,我
SB2
经过时间t可保证
ZZI
得到满足。进入暂停模式,所有输入除ZZ后
被禁止,所有输出到高阻。任何操作进入暂停模式时挂起,不能保证成功完成。
因此,暂停模式(读或写)不能启动,直到有效的未决操作完成。同样,在退出的时候
吨在暂停模式
PUS
只有取消选定或读周期,而SRAM被转换了贪睡应给予
模式。
突发订单
交错突发顺序( LBO = 1 )
A1 A0
起始地址
第一个增量
第二个增量
三是增量
0 0
0 1
1 0
1 1
A1 A0
0 1
0 0
1 1
1 0
A1 A0
1 0
1 1
0 0
0 1
A1 A0
1 1
1 0
0 1
00
起始地址
第一个增量
第二个增量
三是增量
线性突发顺序( LBO = 0 )
A1 A0
0 0
0 1
1 0
1 1
A1 A0
0 1
1 0
1 1
0 0
A1 A0
1 0
1 1
0 0
0 1
A1 A0
1 1
0 0
0 1
1 0
2/8/05;
v.1.5
半导体联盟
18第5页