AMIS-42770
双高速CAN
收发器
概述
控制器区域网络( CAN )是一种串行通信协议,
它支持分布式实时控制和复用高
安全等级。基于CAN网络的典型应用,可以发现
在汽车和工业环境。
在AMIS- 42770双CAN收发器之间的接口
最多两个物理总线和协议控制器和将
用于在不同电子设备之间的串行数据交换
多于一个总线等等。它可以被用于两个12伏和24伏系统。
该电路由以下部分构成:
两个差分线变送器
两个差动线路接收器
接口CAN协议处理程序
接口扩展CAN总线的数
包括中继器的功能和反馈抑制逻辑块
热关断电路( TSD )
由于接收器输入端的宽共模电压范围,
在AMIS- 42770是能够达到的电磁优秀水平
敏感性(EMS ) 。同样,极低的电磁
辐射(EME )是由输出的优良匹配实现
信号。
主要特点
http://onsemi.com
SOIC 20
IC后缀
CASE 751AQ
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第2页。
完全兼容于ISO 11898-2标准
认证的“关于CAN收发器一致性( D1.1 )认证”
总线通信速度范围宽(高达1 Mbit / s中
总线拓扑的功能)
允许低传输数据速率的网络为哪般1公里
非常适合用于12 V和24 V工业和汽车
应用
低EME :共模扼流圈不再需要
差分接收器,宽共模范围( ± 35 V)的
高EMS
公交线路的任何干扰与无电节点
长期主导的超时功能允许交流
速度下降到1千比特/秒
热保护
总线引脚保护免受瞬态电压
防短路到电源电压与地
这是一个Pb - Free设备*
*有关我们的无铅战略和焊接细节,更多的信息请
下载安森美半导体焊接与安装技术
参考手册, SOLDERRM / D 。
半导体元件工业有限责任公司, 2009年
2009年1月
第3版
1
出版订单号:
AMIS42770/D
AMIS42770
表2.引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
名字
NC
ENB2
文本
Tx0
GND
GND
Rx0
V
REF1
RINT
ENB1
NC
VCC
CANH1
CANL1
GND
GND
GND
CANL2
CANH2
NC
没有连接
使能输入,总线系统2 ;内部上拉
多系统发射器输入;内部上拉
变送器的输入;内部上拉
接地连接(注2 )
接地连接(注2 )
接收器输出
参考电压
多系统接收器输出
使能输入,总线系统1 ;内部上拉
没有连接
正电源电压
CANH收发器的I / O总线系统1
CANL收发器的I / O总线系统1
接地连接(注2 )
接地连接(注2 )
接地连接(注2 )
CANL收发器的I / O总线系统2
CANH收发器的I / O总线系统2
没有连接
描述
2.为了保证芯片的性能,所有这些引脚需要连接到GND的PCB上。
功能说明
总体功能描述
AMIS- 42770是专门设计用来提供链接
协议IC ( CAN控制器)和两个物理之间
公交线路。这两种总线之间的数据交换是
通过在芯片内的逻辑单元来实现的。提供一种
独立的关断的收发器单元为总线
由第三设备的系统(例如
°C),
让-输入的
提供相应的驱动和接收部分。
只要这两条线被启用时,显示为一个逻辑
总线连接到任何一方的所有节点。
公交线路可以有两种逻辑状态,显性或
隐性。总线是隐性状态时,驱动
连接到总线上的所有收发信机部分是被动的。
在两线之间的差分电压是
大致为零。如果至少一个驱动器被激活时,所述总线
转变为显性状态。该状态由下式表示
差分电压大于最小阈值和
因此,通过一个电流流过的终端电阻
的总线线路。隐性状态是由覆盖
显性状态。
万一发生故障(如短路)存在于所述一个
公交线路,它仍然局限于在那里发生的公交线路。
从协议IC数据交换到另一条总线
系统并在此总线系统本身可以继续。
AMIS- 42770 ,也可以使用只有一个总线系统。如果
对于第二总线系统的连接简单地留
开它作为一种用于电子单元的单个收发器。
对于正确的操作,就必须终止打开
公交车通过适当的端接电阻。
逻辑单元和CAN控制器接口
里面的AMIS- 42770的逻辑单元提供数据传输
从/到来自两条总线和从数字接口向/
1路公交车到另一条总线。的逻辑的详细功能
单元在表3中描述。
所有数字输入引脚,包括ENBx ,有一个内部
上拉电阻,以确保隐性状态时的输入是
未连接或意外中断。显性状态
总线上由一个低级别的数字表示
接口;隐性状态是由一个高级别表示。
收到的任何总线显性状态(如果已启用)引起
在两个总线,引脚RINT和引脚RX0显性状态。
对任何输入的占主导地位的信号引脚Tx0上文本的原因
显性的两根线传输(如果启用) 。
数字输入Tx0上,文本被用于连接所述
内部逻辑电路的多个IC的,以获得更多的版本
超过两总线输出(见图4) 。他们还直接
到管脚RX0和RINT独立地对EN1x逻辑链路
引脚 - 上占主导地位的Tx0上被直接传送到两个RX0
和RINT引脚,占主导地位的文本上只传送到RX0 。
http://onsemi.com
5