AM1806
SPRS658B - 2010年2月 - 修订2010年5月
www.ti.com
1.3
描述
该设备是基于ARM926EJ -S 的低功耗应用处理器。
该设备使OEM和ODM能够快速向市场设备具有强大的操作系统
系统支持,丰富的用户界面,并通过最大限度的高处理性能的生命
一个完全集成的混合处理器解决方案的灵活性。
的ARM926EJ-S是执行32位或16位指令和32位的RISC处理器内核
处理32位, 16位,或8位的数据。芯使用管道,使得该处理器的所有的份数和
存储器系统可以连续工作。
ARM内核有一个协处理器15 ( CP15 ) ,保护模块,以及数据和程序存储器
管理单元(MMU )与台后备缓冲区。它有独立的16K字节的指令和
16K字节的数据高速缓存。两者都是4路关联虚拟索引虚拟标签( VIVT ) 。 ARM核
也有一个8KB的RAM (向量表)和64KB的ROM 。
外设集包括: 1个USB2.0 OTG接口; 2内部集成电路(I2C)总线接口;
1多通道音频串行端口(的McASP )与16串行和FIFO缓冲区; 2多
缓冲串行端口( McBSP的)与FIFO缓冲区;两个SPI接口与多芯片选择; 4个64位
通用定时器每个配置(一个可配置的看门狗) ;一个可配置的16位主机端口
接口(HPI ) ;的16管脚的通用输入/输出(GPIO ),具有可编程的多达9银行
中断/事件生成模式,复用等外设; 3 UART接口(每
RTS和CTS ) ; 2增强高分辨率脉宽调制器( eHRPWM )外设; 3 32位
增强型捕捉( ECAP ),它可以被配置为3个捕获输入和3个辅助模块外设
脉冲宽度调制器( APWM )输出;和2个外部存储器接口:异步和SDRAM
外部存储器接口( EMIFA )为较慢的存储器或外围设备,并以较高的速度的DDR2 /移动
DDR控制器。
通用并行端口( UPP)提供一个高速接口,多种类型的数据转换器,
的FPGA或其它并行设备。该UPP支持8之间的可编程的数据宽度为16位的
在每两个信道。单日率和双倍数据传输率支持,以及START ,
ENABLE和WAIT信号以提供控制,适用于各种的数据转换器。
甲视频端口接口( VPIF )被包括提供一个灵活的视频输入/输出端口。
丰富的外设集提供了控制外围设备,并与沟通的能力
外部处理器。对于每个外设的详细信息,请参阅下文文档中的相关章节
以及相关的外设参考指南。
该器件具有一套完整的开发工具为ARM 。这些措施包括C编译器,和
调度,并在Windows 调试器界面的可视性源代码执行。
超前信息
4
AM1806 ARM微处理器
提交文档反馈
产品文件夹链接( S) :
AM1806
2010 ,德州仪器