添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1279页 > AL2007LA
为20MHz 170MHz的FSPLL
概述
该AL2007LA是一个锁相环(PLL)的
频率合成器构建在CMOS上
单片结构。
该PLL宏功能提供频率
乘法功能。
输出时钟频率Fout为相关
到参考输入时钟频率
翅片由下面的等式:
S
的F out = (米*翅片) / (对* 2)
其中,
Fout为输出时钟频率。
Fin为输入参考时钟频率。
米, p和s是可编程分频器的值。
AL2007LA由一个相位/频率检测器的器(PFD ) ,
一个电荷泵外部环路滤波器,电压
控制振荡器( VCO)一个6bit的预分频器,
一个8位主要分和2位后缩放器
如示于图1 。
AL2007LA
1998年12月1.0版
特点
0.35微米CMOS器件技术
3.3伏单电源
输出频率范围: 20 170 MHz的
抖动± 150ps的
占空比40 %到170MHz的60 %
频率由可编程分频器改变
·掉电模式
重要通知
- 请联系SEC应用工程师,以确认正确的选择M,P , S值。
功能框图
预分频器
P
PFD
收费
滤波器
(外部)
VCO
FOUT
后缩放器
S
主分频器
M
图1.相门锁配套回路框图
三星电子有限公司
20MHZ 170MHz的FSPLL
CORE引脚说明
名字
VDD
VSS
VDDA
VSSA
VBB
滤波器
I / O
TYPE
DP
DG
AP
AG
AB / DB
DI
AO
I / O焊盘
VD DD
V固态硬盘
VDDA
VSSA
vbba
picc_ BB
poar50_bb
引脚说明
数字电源增刊LY
数字groun
一个考勤PO WER供应
一个考勤地面
一个考勤/数字亚偏置电源
PLL时钟INP UT
。泵出的conn将ected滤镜
。一个电容器之间CONN ected
销和考勤地面
为20MHz 170MHz的时钟安输出
FSPLL时钟功率D自己。
-PWRDN是高, PLL不工作
此条件。
- 如果不使用该引脚,连接到VSS 。
对于6位的值
可编程的预分频器。
对于8位的值
可编程的主分频器。
对于2位的值
可编程分频器后。
AL2007LA
I / O型缩位。
AI :模拟量输入
DI :数字输入
AO :模拟量输出
DO :模拟输出
AP
AG
AB
DP
DG
-DB
:模拟电源
:模拟地
:模拟子系统偏置
:数字电源
:数字地
:数字亚通孔
FOUT
PWRDN
DO
DI
pot12 _bb
picc_ BB
BD :双向端口
P[5:0]
M[7:0]
S[1:0]
DI
DI
DI
picc_ BB
picc_ BB
picc_ BB
核心配置
PWRDN
M[7:0]
M[0 ]
M[1 ]
M[2 ]
M[3 ]
M[4 ]
M[5 ]
M[6 ]
M[7 ]
P[0]
P[1]
P[2]
P[3]
P[4]
P[5]
S[0]
S[1]
FOUT
滤波器
al2007la
P[5:0]
S[1:0]
美国证券交易委员会ASIC
1
/11
类似物
20MHZ 170MHz的FSPLL
绝对最大额定值
特征
电源电压
符号
VDD
VDDA
任何数字引脚上的电压
储存温度
VIN
TSTG
VSS - 0.3 VDD + 0.3
-45to 125
V
°C
价值
-0.3 3.8
单位
V
AL2007LA
适用针
VDD , VDDA , VSS , VSSA
P [ 5:0] , M [ 7:0] , S [1 :0]的
PWRDN
-
笔记
1.绝对M AXIMUM打分指定超出该设备可以被永久地损坏的值。
暴露在绝对MAXIM UM条件下,其时间可能在ffect可靠性。每
状态值被施加保持以下操作采用的C onditions和功能中的其他值
在任何这些条件的操作,是不是暗示。
2.所有沃尔GES测量相对于VSS除非另有规定。
3. 100pF的电容通过一个1.5K电阻(人体模型)进行放电
推荐工作条件
特征
电源电压差分
振荡器频率
外部环路滤波器电容
工作温度
符号
VDD - VDDA
FOSC
L
F
TOPR
0
-0.1
10
820
70
典型值
0
最大
+0.1
40
单位
V
兆赫
pF
°C
笔记
1.强烈建议所有的电源引脚( VDDA , VDD)从同一电源供电
以避免电源闭锁。
美国证券交易委员会ASIC
2
/11
类似物
20MHZ 170MHz的FSPLL
AL2007LA
DC电气特性
特征
工作电压
数字输入电压高
数字输入电压低
动态电流
(核心层不带I / O单元)
掉电电流
符号
VDD / VDDA
VIH
VIL
国际直拨电话
IPD
3.15
2.0
0.8
3.5
120
典型值
3.3
最大
3.45
单位
V
V
V
mA
uA
AC电气特性
特征
输入频率
输出时钟频率
输入时钟的占空比
输出时钟占空比
输入干扰脉冲宽度
锁定时间
循环周期抖动
符号
F
IN
F
OU牛逼
T
ID
T
O D用
T
IGP
T
LT
T
CC
-150
2
20
40
40
1
150
+150
典型值
14.318
最大
40
170
60
60
单位
兆赫
兆赫
%
%
ns
us
ps
美国证券交易委员会ASIC
3
/11
类似物
20MHZ 170MHz的FSPLL
功能说明
的PLL的电路与基准同步的输出信号(由一个压控振荡器产生的)
或在频率以及相位的输入信号。
在本申请中,它包括以下几个基本块。
。电压控制振荡器产生的输出频率
。分压器P devides用p的基准频率
。除法M devides VCO的输出频率由米
。除法S除以压控振荡器的输出频率由s
。相位频率检测器检测的基准频率之间的相位差
和输出频率(分裂后) ,并控制电荷泵电压。
。环路滤波器消除在电荷泵电压的高频分量并执行
VCO的平整光洁控制
的米,P,S的值可以由16位数字数据从外部编程的
可以锁定在所需的频率。
FOUT = M * FIN / P * S
如果翅片= 14.318MHz ,且m = M + 8 ,p值= P + 2,S = 2 2 -S
数字数据格式:
主分频器
M7,M6,M5,M4,M3,M2,M1,M0
预分频器
P5,P4,P3,P2,P1,P0
AL2007LA
源。因此, PLL
后缩放器
S0,S1
笔记
。 S [ 1] - S [ 0]:输出频率定标器
。 M [ 7 ] - M [ 0 ] : VCO分频器
。 P [ 5 ] - P [ 0] :参考频率输入分
输出频率方程&表
(M+8)
F
OU牛逼
=
频率公式:
S
(P + 2)× 2
的分频比表1实施例
M7
0
M6
1
M5
0
M4
1
M3
0
M2
1
M1
0
M0
1
M
85
m
(M+8)
93
P6
0
P5
1
P4
0
架F
IN
P3
1
P2
0
P1
1
P0
0
P
p
(P+2)
S1
0
S0
0
2
S
42
44
1
重要通知
- 请联系SEC应用工程师,以确认正确的选择M,P , S值。
美国证券交易委员会ASIC
4
/11
类似物
0.35微米20MHZ - 170MHz的FSPLL
AL2007LA
概述
该AL2007LA是一个锁相环(PLL)频率上的单个单片构造的CMOS合成
结构。该PLL宏功能提供倍频功能。
所述输出时钟频率的F out是与参考输入时钟频率翅片由下面的等式:
FOUT = (M *翅) / ( P * 2S )
其中, Fout为输出时钟频率。 Fin为输入参考时钟频率。米, p和s是数值
可编程分频器。 AL2007LA由相位/频率检测器( PFD ) ,电荷泵外部
环路滤波器,压控振荡器( VCO ) ,一个6位预分频器,一个8位主要分和2位后缩放器的
在图1所示。
特点
0.35微米CMOS器件技术
3.3伏单电源
- VCO频率范围: 60 170MHz的
- 输出频率范围: 20 170MHz的
抖动± 150ps的
占空比40 %到170MHz的60 %
频率由可编程分频器改变
·掉电模式
重要通知
请联系美国证券交易委员会应用工程师,以确认正确的选择M,P , S值。
功能框图
预分频器
P
PFD
收费
滤波器
(外部)
VCO
后缩放器
S
FOUT
主分频器
M
图1.相门锁配套回路框图
1
AL2007LA
0.35微米20MHZ - 170MHz的FSPLL
CORE引脚说明
名字
VDD
VSS
VDDA
VSSA
VBB
滤波器
FOUT
PWRDN
I / O类型
DP
DG
AP
AG
AB / DB
DI
AO
DO
DI
I / O焊盘
VDDD
VSSD
VDDA
VSSA
vbba
picc_bb
poar50_bb
pot12_bb
picc_bb
数字电源
数字地
模拟电源
模拟地
模拟/数字亚偏置电源
PLL时钟输入
- 泵出已连接到过滤器
- 电容器连接引脚和模拟地之间
20MHZ 170MHz的时钟输出
FSPLL时钟断电。
- PWRDN为高电平时, PLL不要在此条件下运行。
- 如果不使用该引脚,连接到VSS 。
对于6位可编程预分频器的值。
对于8位可编程分频器的主要价值观。
对于2位可编程后分频器的值。
引脚说明
P[5:0]
M[7:0]
S[1:0]
I / O型缩位。
- AI:模拟量输入
- DI :数字输入
- AO :模拟输出
- DO :数字输出
DI
DI
DI
picc_bb
picc_bb
picc_bb
- AB :模拟双向
- DB :数字双向
- 美联社:模拟电源
- DP :数字电源
- AG :模拟地
- DG :数字地
2
0.35微米20MHZ - 170MHz的FSPLL
AL2007LA
核心配置
PWRDN
M[7:0]
M[0]
M[1]
M[2]
M[3]
M[4]
M[5]
M[6]
M[7]
P[0]
P[1]
P[2]
P[3]
P[4]
P[5]
S[0]
S[1]
FOUT
滤波器
al2007la
P[5:0]
S[1:0]
3
AL2007LA
0.35微米20MHZ - 170MHz的FSPLL
绝对最大额定值
特征
电源电压
任何数字引脚上的电压
储存温度
符号
VDD
VDDA
VIN
TSTG
价值
-0.3 3.8
VSS - 0.3 VDD + 0.3
-45至125
单位
V
V
°C
适用针
VDD , VDDA , VSS , VSSA
P [ 5:0] , M [ 7:0] , S [1 :0]的
PWRDN
-
注意事项:
1.绝对最大额定值指定超出该设备可以被永久地损坏的值。
长期在绝对最大额定值条件下工作会影响其可靠性。每个条件
值施加在任何的保持在以下操作条件和功能操作内的其他值
这些条件是不是暗示。
2.所有电压都相对于VSS除非另有规定。
3. 100pF的电容通过一个1.5K电阻(人体模型)进行放电
推荐工作条件
特征
电源电压差分
外部环路滤波器电容
工作温度
符号
VDD - VDDA
L
F
TOPR
0
-0.1
典型值
0
820
70
最大
+0.1
单位
V
pF
°C
注意:
我们强烈建议所有的电源引脚( VDDA , VDD)从同一电源供电,避免电源
闭锁。
4
0.35微米20MHZ - 170MHz的FSPLL
AL2007LA
DC电气特性
特征
工作电压
数字输入电压高
数字输入电压低
动态电流
(核心层不带I / O单元)
掉电电流
符号
VDD / VDDA
VIH
VIL
国际直拨电话
IPD
3.15
2.0
0.8
3.5
120
典型值
3.3
最大
3.45
单位
V
V
V
mA
uA
AC电气特性
特征
输入频率
输出时钟频率
VCO输出的时钟频率
输入时钟的占空比
输出时钟占空比
锁定时间
循环周期抖动
符号
F
IN
F
OUT
FVCO
T
ID
T
OD
T
LT
T
JCC
-150
3
20
20
40
40
典型值
14.318
最大
40
170
170
60
60
150
+150
单位
兆赫
兆赫
兆赫
%
%
us
ps
5
查看更多AL2007LAPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AL2007LA
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AL2007LA
√ 欧美㊣品
▲10/11+
8054
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AL2007LA供应信息

深圳市碧威特网络技术有限公司
 复制成功!