概述
该AL1401A OptoGen界面
旨在接受四个立体声双
音频数据和产生的数据流
适用于Alesis的ADAT光纤
格式,美国专利号5297181 。
使用本产品需要许可证
制造商之间的协议
Alesis的电子工作室。详情及
协议的信息可应
从爱丽斯半导体或要求
Alesis的电子工作室。
特点
兼容的ADAT I型和II
格式
4对立体声的输入采用标准
DAC格式
4位用户输入的传输时间
码, MIDI数据,等等。
内部PLL产生所需的时钟
从字时钟。
应用
GND
N / C
N / C
WDCLK
RESET
WDCLKNEG
FMT0
FMT1
FMT2
FMT3
图A 24引脚SOIC
VDD
OPDIGOUT
USER3
USER2
USER1
USER0
IN 7/8
5/6
3/4
IN 1/2
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780
传真:( 310 ) 306-1551
www.alesis-semi.com
eerf elpoep evitaerc TES taht带EHT ekam EW
发送
信息
兼容设备
G
G
G
G
G
to
ADAT
表1.电气特性和操作条件
符号
描述
民
典型值
最大
单位
电特性和操作条件
V
DD
I
DD
GND
Fs
温度
V
OH
V
OL
I
OH
I
OL
电源电压
电源电流
地
采样率
温度
逻辑'1'
电压
逻辑'0'
电压
逻辑'1'
当前
逻辑'0'
当前
产量
产量
产量
产量
4.5
-
-
30
0
0.9 V
DD
-
-
-
5.0
1.5
0.0
48
25
-
-
-
-
5.5
-
-
55
70
-
0.1 V
DD
-8
8
V
mA
V
千赫
°C
V
DD
V
DD
mA
mA
输出
( OPDIGOUT )
输入
( WDCLK , WDCLKNEG , FMT ,IN , USER , RESET )
V
IH
V
IL
I
IH
I
IL
C
IN
逻辑“1”的输入
电压
逻辑“0”输入
电压
逻辑“1”的输入
当前
逻辑“0”输入
当前
逻辑输入
电容
0.75 V
DD
-
-
-
-
-
-
-
-
5
-
0.25 V
DD
1
1
-
V
DD
V
DD
uA
uA
pF
表2.引脚说明
针#
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
名字
GND
N / C
N / C
WDCLK
RESET
WDCLKNEG
FMT0
FMT1
FMT2
FMT3
IN 1/2
3/4
5/6
IN 7/8
USER0
USER1
USER2
USER3
OPDIGOUT
V
DD
PIN TYPE
动力
-
-
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
产量
动力
接地引脚
无连接
无连接
描述
字时钟。等于采样频率(FS )
低电平有效复位
设置字时钟的相位
Format0 ,设置数据格式
格式1 。设置数据格式
FORMAT2 。设置数据格式
Format3 。设置数据格式
通道1和2的数据输入
通道3和4的数据输入
通道5和6的数据输入
通道7和8的数据输入
用户0数据位输入。用来传输时间码。
用户1位数据输入。用于传输MIDI数据。
用户2的数据位的输入端。保留,配合低。
用户3个数据位输入。保留,配合低。
输出到光盘驱动器
+ 5V电源引脚
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-2-
表3.格式
Format0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Format1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
Format2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
Format3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
模式
16位右对齐
18位右对齐
20位右对齐
22位右对齐
16位左对齐
18位左对齐
20位左对齐
22位左对齐
版权所有
版权所有
版权所有
版权所有
24位右对齐
24位左对齐
版权所有
MUTE(静音)
一个周期的字时钟, WordNeg低
WORDCLOCK
右只是16
右只是18
右只是20
右只是22
只剩16
只剩18
只剩20
只剩22
右只是24
只剩24
23
最高位
15
最高位
17
最高位
19
最高位
21
最高位
23
最高位
0
0
0
0
0
0
23
最高位
21
最高位
19
最高位
17
最高位
15
最高位
0
0
0
0
15
最高位
17
最高位
19
最高位
21
最高位
23
最高位
0
0
0
0
0
0
21
最高位
19
最高位
17
最高位
15
最高位
0
0
0
0
图B.格式时序
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-3-
图C /表4.输入时序
符号
t
SI
相对于持有以比特周期的中心
t
HI
相对用户安装程序的右声道WDCLK时间结束
t
SU
相关用户保持到右声道WDCLK时间结束
t
HU
( 2000年后WDCLK次以上规格持有)
描述
相对的设置,以比特周期的中心
民
-
-
-
-
典型值
10
10
-
-
最大
30
30
100
100
单位
纳秒
纳秒
纳秒
纳秒
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-4-
利用
该AL1401A OptoGen接口
被设计为易于使用的和
在设计系统的灵活性
接口到ADAT协议。它
同时支持左和右对齐
16,18 ,20,22和24位数据
格式易于集成到
现有设备,以及新
设备。这些格式允许它
并行操作与许多
标准的DAC 。
设计师使用了WDCLKNEG ,
Format0 ,格式1 ,格式2和
Format3引脚选择所需的
格式。
如果WDCLKNEG为高时,下降
WDCLK边缘信号的开始
新的采样周期。如果为低电平,上升
WDCLK边缘信号的开始
新的采样周期。在这两种情况下,
发送的第一个样本数据是奇数
编号(左)信道。第二个
是偶数(右)信道。
格式标签汇总于
表3. AL1401A提供
同时为ADAT I型支持
格式( 16位)和ADAT类型
二格式(20位) 。
用户0被用于发送所述的ADAT
格式的32位时间码。为USER1
用于传输MIDI数据。 USER2
和用户3为保留位,
绑低。用户比特采样
该WDCLK边缘,指示
的右声道的数据端。
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-5-
概述
该AL1401A OptoGen界面
旨在接受四个立体声双
音频数据和产生的数据流
适用于Alesis的ADAT光纤
格式,美国专利号5297181 。
使用本产品需要许可证
制造商之间的协议
Alesis的电子工作室。详情及
协议的信息可应
从爱丽斯半导体或要求
Alesis的电子工作室。
特点
兼容的ADAT I型和II
格式
4对立体声的输入采用标准
DAC格式
4位用户输入的传输时间
码, MIDI数据,等等。
内部PLL产生所需的时钟
从字时钟。
应用
GND
N / C
N / C
WDCLK
RESET
WDCLKNEG
FMT0
FMT1
FMT2
FMT3
图A 24引脚SOIC
VDD
OPDIGOUT
USER3
USER2
USER1
USER0
IN 7/8
5/6
3/4
IN 1/2
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780
传真:( 310 ) 306-1551
www.alesis-semi.com
eerf elpoep evitaerc TES taht带EHT ekam EW
发送
信息
兼容设备
G
G
G
G
G
to
ADAT
表1.电气特性和操作条件
符号
描述
民
典型值
最大
单位
电特性和操作条件
V
DD
I
DD
GND
Fs
温度
V
OH
V
OL
I
OH
I
OL
电源电压
电源电流
地
采样率
温度
逻辑'1'
电压
逻辑'0'
电压
逻辑'1'
当前
逻辑'0'
当前
产量
产量
产量
产量
4.5
-
-
30
0
0.9 V
DD
-
-
-
5.0
1.5
0.0
48
25
-
-
-
-
5.5
-
-
55
70
-
0.1 V
DD
-8
8
V
mA
V
千赫
°C
V
DD
V
DD
mA
mA
输出
( OPDIGOUT )
输入
( WDCLK , WDCLKNEG , FMT ,IN , USER , RESET )
V
IH
V
IL
I
IH
I
IL
C
IN
逻辑“1”的输入
电压
逻辑“0”输入
电压
逻辑“1”的输入
当前
逻辑“0”输入
当前
逻辑输入
电容
0.75 V
DD
-
-
-
-
-
-
-
-
5
-
0.25 V
DD
1
1
-
V
DD
V
DD
uA
uA
pF
表2.引脚说明
针#
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
名字
GND
N / C
N / C
WDCLK
RESET
WDCLKNEG
FMT0
FMT1
FMT2
FMT3
IN 1/2
3/4
5/6
IN 7/8
USER0
USER1
USER2
USER3
OPDIGOUT
V
DD
PIN TYPE
动力
-
-
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
产量
动力
接地引脚
无连接
无连接
描述
字时钟。等于采样频率(FS )
低电平有效复位
设置字时钟的相位
Format0 ,设置数据格式
格式1 。设置数据格式
FORMAT2 。设置数据格式
Format3 。设置数据格式
通道1和2的数据输入
通道3和4的数据输入
通道5和6的数据输入
通道7和8的数据输入
用户0数据位输入。用来传输时间码。
用户1位数据输入。用于传输MIDI数据。
用户2的数据位的输入端。保留,配合低。
用户3个数据位输入。保留,配合低。
输出到光盘驱动器
+ 5V电源引脚
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-2-
表3.格式
Format0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Format1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
Format2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
Format3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
模式
16位右对齐
18位右对齐
20位右对齐
22位右对齐
16位左对齐
18位左对齐
20位左对齐
22位左对齐
版权所有
版权所有
版权所有
版权所有
24位右对齐
24位左对齐
版权所有
MUTE(静音)
一个周期的字时钟, WordNeg低
WORDCLOCK
右只是16
右只是18
右只是20
右只是22
只剩16
只剩18
只剩20
只剩22
右只是24
只剩24
23
最高位
15
最高位
17
最高位
19
最高位
21
最高位
23
最高位
0
0
0
0
0
0
23
最高位
21
最高位
19
最高位
17
最高位
15
最高位
0
0
0
0
15
最高位
17
最高位
19
最高位
21
最高位
23
最高位
0
0
0
0
0
0
21
最高位
19
最高位
17
最高位
15
最高位
0
0
0
0
图B.格式时序
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-3-
图C /表4.输入时序
符号
t
SI
相对于持有以比特周期的中心
t
HI
相对用户安装程序的右声道WDCLK时间结束
t
SU
相关用户保持到右声道WDCLK时间结束
t
HU
( 2000年后WDCLK次以上规格持有)
描述
相对的设置,以比特周期的中心
民
-
-
-
-
典型值
10
10
-
-
最大
30
30
100
100
单位
纳秒
纳秒
纳秒
纳秒
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-4-
利用
该AL1401A OptoGen接口
被设计为易于使用的和
在设计系统的灵活性
接口到ADAT协议。它
同时支持左和右对齐
16,18 ,20,22和24位数据
格式易于集成到
现有设备,以及新
设备。这些格式允许它
并行操作与许多
标准的DAC 。
设计师使用了WDCLKNEG ,
Format0 ,格式1 ,格式2和
Format3引脚选择所需的
格式。
如果WDCLKNEG为高时,下降
WDCLK边缘信号的开始
新的采样周期。如果为低电平,上升
WDCLK边缘信号的开始
新的采样周期。在这两种情况下,
发送的第一个样本数据是奇数
编号(左)信道。第二个
是偶数(右)信道。
格式标签汇总于
表3. AL1401A提供
同时为ADAT I型支持
格式( 16位)和ADAT类型
二格式(20位) 。
用户0被用于发送所述的ADAT
格式的32位时间码。为USER1
用于传输MIDI数据。 USER2
和用户3为保留位,
绑低。用户比特采样
该WDCLK边缘,指示
的右声道的数据端。
Alesis的半导体
DS1401A-0702
12555杰弗逊大道, Suite285
洛杉矶,加利福尼亚90066
电话( 310 ) 301-0780传真:( 310 ) 306-1551 www.alesis-semi.com
-5-