[AK8158A]
AK8158A
多时钟发生器与VCXO
AK8158Aは、VCXO及びPLLを内蔵したクロックジェネレータICです。27MHzの水晶振動子から周波数の異な
る高精度のクロックを同時に出力することができます。
特
□ 電源電圧
) & frac12 ;为响应,
□ マスタクロック
□ 生成クロック
REFOUT
CLK1
CLK2
CLK3
CLK4
□
□
VCXOレンジ
出力負荷
REFOUT
CLK1-4
□
½ジッタ出力
周期抖动
CLK1-4
长期抖动
REFOUT
74.1758MHz
:
:
25pF
15pF
:
:
:
:
:
:
:
:
:
2.85V – 3.6V
16.5毫安典型。
27.000MHz
長
27.000MHz (マスタクロック)
74.250/74.1758MHz
25.000MHz/Off
4.9152/12.000/24.000/24.576MHz
33.333MHz
±110
ppm以上(½用する振動子により異なります)
:
:
:
30PS (典型值) 。 ( 1σ )
30PS (典型值) 。 ( 1σ )
150ps的典型值( 1σ )
□ パッケージ:
20ピンQFN (铅フリー,ハロゲンフリー)
■用途
HDTV ,机顶盒,PCカードなど各种デ& frac12 ;& frac12 ;タル放送受信机
MS1335-J-00
- 1 -
2011/10
[AK8158A]
2-2)端子機½説明
端子番号
端子名
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
S0
S1
VIN
VDD1
GND1
CLK1
CLK2
GND
REFOUT
CLK3
CLK4
GND2
VDD2
S2
VDD3
X2
GND
GND
GND
X1
説明
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部½½
360k
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部½½
360 k
VCXO制御电圧入力端子
固定周波数で½用する場合はVDDに接続してください。
電源端子1
接地端子1
½½½出力端子1
74.25MHzまたは74.1758MHzを出力します。
½½½出力端子2
25.00MHzを出力します。
设定により出力停止状态になります内部プルダ& frac12 ;ン
510k
GND
に接続して下さい。
27.000MHzを出力します。
½½½出力端子3
12.000MHz,24.000MHz,4.9152MHzまたは24.576MHzを
出力します。
½½½出力端子4
33.333MHZを出力します。
接地端子2
電源端子2
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部½½
360k
電源端子3
水晶振動子接続端子
外部クロック入力端子
GND
に接続して下さい。
GND
に接続して下さい。
GND
に接続して下さい。
水晶振動子接続端子
外部クロック入力は開放にしてください。
注意:パッケージ里面の露出パッドは, GND接続またはオープンにして下さい。
2-3)周波数設定テーブル
S2
(引脚14)的
L
L
L
L
H
H
H
H
S1
( 2脚)
L
L
H
H
L
L
H
H
S0
(引脚1)
L
H
L
H
L
H
L
H
CLK1
(引脚6 )
74.250MHz
74.250MHz
74.1758MHz
74.1758MHz
74.250MHz
74.250MHz
74.1758MHz
74.1758MHz
CLK2
(引脚7 )
25.000MHz
25.000MHz
25.000MHz
25.000MHz
25.000MHz
关闭
25.000MHz
25.000MHz
CLK3
(引脚10 )
24.000MHz
12.000MHz
24.000MHz
12.000MHz
24.576MHz
24.000MHz
24.576MHz
4.9152MHz
CLK4
(引脚11 )
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
MS1335-J-00
- 4 -
2011/10
[AK8158A]
3.電気的特性
3-1)絶対最大定格
項
電源電圧
グランドレベル
入力端子電圧
入力電流
保存温度
目
端子
VDD
VSS
VIN
IIN
TSTG
民
-0.3
0
VSS-0.3
-10
-55
最大
4.6
0
VDD+0.3
10
130
単½
V
V
V
mA
℃
備
考
注意:この値を超えた条件で\u0026frac12;用した場合デバイスを破壊することがあります。
また、通常の動½は保証されません。
3-2)動½条件
項
動½温度
電源電圧
目
端子
Ta
VDD
CPL
出力端子負荷容量
Cp2
25
pF
REFOUT
民
-20
2.85
3.3
最大
最大
85
3.6
15
単½
℃
V
pF
*1
CLK1-4
備
考
* 1 VDD1-3は同じの电源を& frac12 ;用し,各端子とGND间に0.1μF程度のコンデンサを插入してくだ
さい。
3-3)消費電流
項
目
端子
民
最大
18.0
消費電流
国际直拨电话
16.5
*1 出力端子無負荷時
* 2 S0 = H, S1 = L ,S2 = L
* 2 S0 = H, S1 = L ,S2 = H
最大
VDD=2.85½3.6V,Ta=-20½85℃
単½
mA
mA
備
*1 *2
*1 *3
考
MS1335-J-00
- 5 -
2011/10