[AK8131C]
AK8131C
多时钟发生器与VCXO
AK8131Cは、VCXO及びPLLを内蔵したクロックジェネレータICです。27MHzの水晶振動子から27.0MHz
と33.000MHzを同時に出力することができます。
特
□
□
□
□
電源電圧:
½消費電流:
マスタクロック:
生成クロック
REFOUT :
CLK1:
CLK2:
CLK3:
CLK4:
3.0V
–
3.6V
10.0毫安典型。
27.000MHz
27.000MHz (マスタクロック)
33.000MHz
33.000MHz
27.000MHz
27.000MHz
長
□
□
VCXOレンジ:
出力負荷
REFOUT :
CLK1-4:
+/- 100 ppm的以上
25pF
15pF
□
½ジッタ出力
REFOUT / CLK3 / 4 : 150ps的典型值。 (长期)
CLK1/2:
120ps (典型值) 。 (周期抖动)
パッケージ:
16ピンSSOP (
鉛フリー)
□
■用途
HDTV,STB,PCカードなど各種½½放送受信機
MS0944-J-00
- 1 -
2008/3
[AK8131C]
-2)端子機½説明
端子番号
端子名
(端子タイプ)
説明
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
X1
S0
S1
VIN
VDD1
GND1
CLK1
CLK2
REFOUT
CLK3
CLK4
GND2
VDD2
S2
VDD3
X2
27.0MHz水晶振動子接続端子
CLK1/CLK2/CLK3出力設定端子(周波数設定表を参照)
内部½½
360kΩ
CLK1/CLK2/CLK3出力設定端子(周波数設定表を参照)
内部½½
360 kΩ
VCXO制御电圧入力端子
電源端子1
接地端子1
& frac12 ;ロ& frac12 ;& frac12 ;出力端子1 (周波数设定表を参照)
内部½
510kΩ
& frac12 ;ロ& frac12 ;& frac12 ;出力端子2 (周波数设定表を参照)
内部½
510kΩ
27.000MHzを出力します。
& frac12 ;ロ& frac12 ;& frac12 ;出力端子3 (周波数设定表を参照)
& frac12 ;ロ& frac12 ;& frac12 ;出力端子4 (周波数设定表を参照)
接地端子2
電源端子2
CLK1/CLK2/CLK3出力設定端子(周波数設定表を参照)
内部½½
360kΩ
電源端子3
27.0MHz水晶振動子接続端子.
2-3)周波数設定テーブル
S2
L
L
L
L
H
H
H
H
*
*
S1
L
L
H
H
L
L
H
H
S0
L
H
L
H
L
H
L
H
CLK1
关闭
关闭
关闭
关闭
关闭
33.000MHz
33.000MHz
33.000MHz
CLK2
关闭
关闭
33.000MHz
33.000MHz
关闭
33.000MHz
33.000MHz
33.000MHz
CLK3
关闭
关闭
关闭
关闭
27.000MHz
关闭
关闭
27.000MHz
CLK4
关闭
27.000MHz
关闭
27.000MHz
27.000MHz
关闭
27.000MHz
27.000MHz
S2,S1,S1を開放にすると“H/H/H”の設定となります。
CLK3.4は、REFOUTと同じ信号が出力されます。
MS0944-J-00
- 3 -
2008/3
[AK8131C]
3.
電気的特性
3-1)絶対最大定格
項
目
記号
VDD
VSS
VIN
IIN
TSTG
民
-0.3
0
VSS-0.3
-10
-55
最大
4.6
0
VDD+0.3
10
130
単½
V
V
V
mA
℃
備考
電源電圧
グランドレベル
入端子電圧
入力電流
保存温度
注意:この値を超えた条件で½用した場合デバイスを破壊することがあります。
また、通常の動½は保証されません。
3-2)動½条件
項
目
記号
Ta
VDD
民
-20
3.0
典型值
最大
85
単½
℃
V
備考
動½温度
電源電圧
出力端子
負荷容量
3.3
3.6
CPL
Cp2
15
25
pF
CLK1-4
REFOUT
*VDD1-3
は同じ電源を½用し、各端子と
GND
間に
0.1μF
程度のコンデンサを
挿入してください。
3-3)消費電流
VDD=3.3V,
Ta=25℃
項
目
記号
国际直拨电话
民
典型值
10.0mA
最大
単½
mA
*1
備考
消費電流
*1
出力端子無負荷、S2,S1,S0 は開放
MS0944-J-00
- 4 -
2008/3