[AK7752]
AK7752
音频/免提DSP与立体声编解码器
概述
的AK7752是一个集成的立体声编解码器的数字信号处理器。该数字信号处理器
(DSP),可以执行高品质的免提算法,只使用内部存储器。微调是
可用于改进的免提功能的语音质量在实际用户环境中。该
AK7752包括延迟RAM中,一个集成的锁相环, 4数字音频输入和8的数字音频输出
端口。该AK7752可以为语音识别,音量控制进行前处理和后处理
调整和参量均衡,由程序执行通过微处理器下载
界面。
特点
[ ADC模块]
采样率: 8kHz的 48kHz的
24位立体声
S / (N + D ) : 86分贝
DR ,S / N : 89分贝( FS = 8千赫) , 91分贝( FS = 48kHz的)
集成DC偏移消除高通滤波器
[ DAC块]
采样率: 8kHz的 48kHz的
18位立体声
S / (N + D) : 90分贝( FS = 8kHz的) , 88分贝( FS = 48kHz的)
DR ,S / N : 95分贝( FS = 8kHz的) , 95分贝( FS = 48kHz的)
[输入/输出数字接口]
4通道串行数据输入
8通道串行输出
[一般]
集成PLL
EEPROM ( AK6514C )接口
微处理器接口: IC总线或AKM原模式
电源:单电源3.3V ± 0.3V
工作温度范围: -40 ° C 85°C
64引脚LQFP
MS0578-E-01-PB
- 1 -
2007/09
[AK7752]
框图
VCOM VREFH
ALINE_IN
拆毁
高阻
漏极开路
ANE_IN
VREFL
ANE_OUT
ALINE_OUT
2 AVDD
2
ADC
SDATA_AD
REF
DAC
SDATA_DA
AVSS
BVSS
2
CTRL寄存器SW
SELA2A
LCH : ALINE_IN /右声道: ANE_IN
SDINA
DLINE_IN
DEXT_IN / JX3
SDIN1
SDIN2
SDOUT2
SDOUTA
GPO0
SDOUT3
5 DVDD
LCH : ANE_OUT
RCH : ALINE_OUT
5 DVSS
SWG0
DEXT3_OUT
SWG1
OUTEX2_N
DEXT2_OUT
DEXT1_OUT
DLINE_OUT
申通快递
HF
(DSP)的
JX3_E
GPO1
SDOUT1
OUTEX1_N
OUTLE_N
JX3
WDT
CRC
CRC_E
JX2_E
JX2
JX1_E
JX2
JX1
JX0
JX1
JX0_E
MICIF
I2CSEL
RQ_N/CAD1
SI/CAD0
SCL / SCLK
SDA
JX0
SO
SO
RDY
EESEL
TESTI1
TESTI2
INIT_RESET_N
S_RESET_N
CK_RESET_N
CKM [3:0 ]
4
CKM [3:0 ]
EESEL
RSTO_N
EEST
SEL_EEST
EEST / RSTO_N
EESI
EECK
EECS_N
EESO
CONT
EEPIF
(主= "L" ,从= "H" )
CLK
CLKO1E
XTI
XTO
CLKO1
SMODE
BE
LE
TESTO1
SYNC_O BITCLK_O SYNC_I
BITCLK_I
LFLT
图1.框图
*
图1
示出了AK7752 ,这是不完美的相同的实际电路图的简图。
MS0578-E-01-PB
- 2 -
2007/09
[AK7752]
■
订购指南
AK7752VQ
AKD7752
-40
+85°C
64引脚LQFP
评估板AK7752
■
引脚布局
EEST / RSTO_N
34
48
47
46
45
44
43
42
41
40
39
38
37
36
DEXT1_OUT
XTI
XTO
35
DEXT2_OUT
DLINE_OUT
BITCLK_O
SYNC_O
DVDD
DVDD
DVSS
DVSS
BVSS
TESTI2
CKM[1]
CKM[0]
TESTI1
LFLT
AVSS
AVDD
ANE_IN
ALINE_IN
AVDD
VREFH
VCOM
VREFL
AVSS
ALINE_OUT
ANE_OUT
33
DEXT3_OUT
I2CSEL
EESEL
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
10
11
12
13
14
15
16
1
2
3
4
5
6
7
8
9
32
31
30
29
28
27
CLKO1
CKM[2]
CKM[3]
S_RESET_N
CK_RESET_N
INIT_RESET_N
SYNC_I
BITCLK_I
DVSS
DVDD
JX0
JX1
JX2
DEXT_IN/JX3
DLINE_IN
申通快递
64引脚LQFP
( TOP VIEW )
26
25
24
23
22
21
20
19
18
17
输入
DVSS
SO
DVSS
RQ_N/CAD1
SCLK / SCL
EECS_N
EESO
TESTO1
SI/CAD0
DVDD
DVDD
EECK
BVSS
EESI
RDY
SDA
产量
I / O
动力
注) XXXX是内部下拉引脚。 XXXX是引脚名称。
MS0578-E-01-PB
- 3 -
2007/09
[AK7752]
PIN /功能
序号引脚名称I / O
1
EECS_N
功能
分类
EEPIF
EEPROM片选引脚
O
连接到AK6514C ( EEPROM )的C_N脚.The输出为高阻时
EESEL引脚= “ L” 。
I
EEPROM串行数据接收引脚(内部上拉下来)
连接到AK6514C ( EEPROM )的SO引脚。
连接到DVSS或离开时,打开一个EEPROM不使用。
2
EESO
3
4
5
6
7
8
EECK
EESI
BVSS
DVSS
DVDD
RQ_N
CAD1
9
10
11
RDY
SO
SI
CAD0
EEPROM的串行数据输出时钟引脚
O
连接到AK6514C ( EEPROM )的SCK引脚。输出是高阻时
EESEL引脚= “ L” 。
EEPROM的串行数据输出引脚
O
连接到AK6514C的SI引脚。输出是高阻时EESEL引脚=
“L”.
模拟电源
硅衬底电位0V
-
连接到AVSS 。
供应
-
接地引脚为数字部分0.0V
数字
-
电源引脚数字部分( 3.3V典型值)
电源
微处理器接口写请求引脚(引脚I2CSEL =“ L” )
微处理器
I
当初始复位状态,微机接口不使用,离开RQ_N
界面。
引脚= “H” 。
I
I
2
C总线地址设置引脚1 ( I2CSEL引脚= “ H” )
I
2
C
微处理器
O
数据写就绪输出引脚的微处理器接口
接口
串行数据输出引脚的微处理器接口
O
当RQ_N引脚= “ H” , SO引脚=高阻
串行数据输入引脚,用于微处理器接口( I2CSEL引脚= “L” )
I
当SI不使用,配合SI引脚= “ L” 。
I
2
C
I
I2CSEL = “H ”我
2
C总线地址引脚0
-
-
I
接地引脚为数字部分0.0V
电源引脚数字部分( 3.3V典型值)
数字
电源
微处理器
接口
I
2
C
TEST
I
2
C
TEST
状态
12
13
14
DVSS
DVDD
SCLK
SCL
15
SDA
SDA
16
17
TESTO1
申通快递
串行数据时钟引脚,用于微处理器接口( I2CSEL引脚= “L” )
当SCLK不使用,配合SCLK引脚= “ H” 。
2
I
I 2 C总线数据时钟引脚(引脚I2CSEL =“ H” )
测试引脚(引脚I2CSEL =“ L” )
I / O
平仓离场。 SDA变为“L” 。
2
I / O
I 2 C总线数据时钟引脚(引脚I2CSEL =“ H” )
测试输出引脚
O
平仓离场。通常TESTO1变为“L ” 。
O
状态输出引脚
MS0578-E-01-PB
- 4 -
2007/09
[AK7752]
号
18
引脚名称
DLINE_IN
I / O
19
DEXT_IN /
JX3
20
21
JX2
JX1
22
23
24
JX0
DVDD
DVSS
功能
分类
数字部分
高频串行数据输入引脚(内部上拉下来)
I
兼容MSB / LSB有道理的24 , 20和16位。正常连接串行输入
到蓝牙线路(接收) 。
数据
数字部分
串行输入
高频串行数据输入引脚(内部上拉下来)
I
兼容MSB / LSB有道理的24 , 20和16位。该引脚变为
数据/
条件
一个条件跳转销( JX3 )由控制寄存器( JX3_E )设定为“1” 。
输入
条件跳转引脚2 (内部上拉下来)
条件
I
条件跳转引脚( JX2 )可通过设置控制寄存器( JX2_E )
输入
为'1' 。
条件跳转的Pin1 (内部上拉下来)
I
条件跳转引脚( JX1 )可通过设置控制寄存器( JX1_E )
为'1' 。
条件跳转Pin0 (内部上拉下来)
I
条件跳转引脚( JX2 )可通过设置控制寄存器( JX0_E )
为'1' 。
数字
电源
系统时钟
-
电源的数字部分( 3.3V典型值)
-
接地引脚为数字部分0V
串行位时钟输入引脚
25
BITCLK_I
I
通常连接到蓝牙数据时钟线( 256KHz的/ 512KHZ ) 。
SYNC输入引脚
26
SYNC_I
I
通常连接到蓝牙同步时钟线(为8kHz ) 。
复位引脚(初始化)
27 INIT_RESET_N我
用于初始化AK7752 。当改变CKM [3:0 ]和改变XTI
或BITCLK_I输入频率,需要设置该引脚。
时钟复位引脚
当改变CKM [3:0 ]和XTI或未经BITCLK_I输入频率
28 CK_RESET_N我
使用INIT_RESET_N ,有必要设定该引脚。控制寄存器
CKRST具有同样的功能。
29 S_RESET_N
I
系统复位引脚
30
CKM[3]
I
时钟模式选择引脚3
31
CKM[2]
I
时钟模式选择引脚2
时钟输出引脚1
32
CLKO1
O
的输出频率被选择由一个控制寄存器。
RESET
模式选择
时钟输出
MS0578-E-01-PB
- 5 -
2007/09