旭化成
[ AKD5383 Rev.B的]
AKD5383
评估板Rev.B的为AK5383VF
概述
该AKD5383是一个评估板为AK5383专业音频的24bit A / D转换器。该
AKD5383包括输入缓冲电路,并且还具有一个数字接口的发射器。另外,在
AKD5383可以评估直接接口与AKM的DAC的评估板。
n
订购指南
AKD5383 Rev.A的---评估板AK5383VS
AKD5383 Rev.B的---评估板AK5383VF
功能
板载全差分输入缓冲器电路
板载时钟发生器
适用于2种类型的接口的
1 )直接接口与AKM的DAC的评估板..
2 )在板CS8402作为DIT其中传输的光输出。
外部时钟输入BNC接头。
+15V -15V
+ 5V GND + 3.3V
CS8402
( DIT )
LCH
RCH
输入
卜FF器
选择退出
D / A数据
10PIN头
AK5383
时钟
发电机
*电气原理图和PCB布局附于本手册末尾。
<KM060101>
-1-
’00/05
旭化成
[ AKD5383 Rev.B的]
n
输入缓冲电路
该AKD5383包括全差分输入缓冲器电路具有反相放大器(增益: -10dB ) 。的10nF的电容器
与AIN + / - 通过降低调制器的噪声时钟馈,并组成一个一阶低通滤波器( FC = 360kHz )与
电容器之前22ohm电阻。该电路还具有一阶低通滤波器( FC = 370kHz )运算放大器组成。外
模拟信号可以通过BNC连接器或佳能连接器供电。
4.7k
4.7k
ANALOG IN
8.1Vpp
VP +
-
+
910
47
470p
3k
BIAS
-
+
AK5393
22
2.45Vpp
AIN +
VP-
NJM5532
47
910
470p
3k
-
+
10n
22
AIN-
VA +
VA=±5V
10k
VP=±15V
BIAS
+
10k
10
0.1
BIAS
2.45Vpp
CAL
"L"在自校准
ZCAL
图1.全差动输入缓冲器电路示例
1 :如果使用的BNC连接器
[ JP2 , JP3 , JP4 , JP5 ] :短
[R11,R18]:
开放
R10和R19的电阻值应以适当选择,以多输出
阻抗的信号源的。
2 :如果使用大炮连接器
[ JP2 , JP3 , JP4 , JP5 ] :
开放
R10,R11, R18和R19的电阻值应以适当选择,以多大的
所述信号源的输出阻抗。
* AKM不承担任何麻烦不承担任何责任使用上述电路的例子时。
n
电源和解耦
VA和VD用品的AK5383是为了最大限度地减少数字噪声的影响分别分离。系统
模拟电源馈送到VA 。 VA和VD的线条应分别与电源单元进行分配。
去耦电容器连接至AK5383尽可能靠近,特别是在陶瓷电容器的VREFL /右
引脚。
<KM060101>
-2-
’00/05
旭化成
[ AKD5383 Rev.B的]
n
操作流程
( 1)设置在电源线
VP + = + 15V , VP- = -15V , VA + = + 5V , VD + = + 3.3V~5.25V , AGND = DGND = 0V
每个电源线要与动力单元进行分配。
( 2 )建立评价模式和跳线。 (见下一项)
有许多跳线涵盖许多评价模式。
请大家设置的照顾。
( 3 )设置为DIT的DIP开关的位置。 (见下一项)
这并不影响AK5383操作。
( 4 )开机。
的AK5383应该通过使PD "L" ( SW4)在上电时进行复位一次。
(5) AK5383可以通过SW4的操作期间被复位。
下位复位装置,并且所述上部位置是进行正常操作。
注意:在操作过程中改变时钟的任何情况下,该装置应被重置
把PD "L" 。如果不遵守,该AK5383可能因为其内部逻辑被破坏
使用动态电路。
n
评价模式和相应的跳线设置。
1.评估模式
适用的评估模式
1-1使用D /的模拟性能分析A转换器板。
1-2 DIT (光纤链路) [默认]
1-3所有的接口信号(MCLK , BICK和LRCK )自外部电路供给。
1-4养活所有的接口信号,通过PORT2外部电路。
1-1 。使用D /的模拟性能分析A转换器板。
该AK5383可以通过失真分析仪使用各种AKM的D / A转换器评估板进行评估
通过PORT2 。
[从模式]
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
图2.跳线设置(D / A)
<KM060101>
-3-
’00/05
旭化成
[ AKD5383 Rev.B的]
1-2DIT (光纤链路)
PORT1使用。 DIT中生成的音频双相信号从接收的数据并且其输出通过光
连接器( TOTX174 ) 。它可以连接AKM的D /对数放大器A转换器评估板
它装备DIR输入。有两种类型的跳线设置取决于SMODE1和SMODE2销。该
接口的信号从端口2输出。 (见(4)) 。如果通过BNC连接器使用外部时钟,
选择EXT JP11上( MCLK )和短JP12 ( XTE ) 。
[从模式] (默认)
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
[主模式]
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
图3.跳线设置( DIT )
1-3所有的接口信号(MCLK , BICK和LRCK )自外部电路供给。 [从模式]
在下面的设置, MCLK , LRCK和SCLK信号所需的A / D操作可能
通过PORT2喂养。
P9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
M CLK
图4跳线设置( EXT )
1-4养活所有的接口信号,通过PORT2外部电路。
[主,从模式]
请设置为相同的1-2 。所有的接口信号驱动AK5383是通过端口2输出。
然而, FSYNC信号是当需要SDATA的位置进行控制的输入。
*环境以双倍的速度采样( FS = 96kHz的)
对于双高速采样, DFS = "L" , MCLK = 128fs , BICK = 64fs的(最大)是必需的。
所以,当BICK和LRCK从74HC4040电路板上产生,晶振应改为
24.576MHz的,并设置JP14 ( MCLK2 )为128fs侧(见图表) 。
2位CLK ( BCF )成立
JP8
128
64
BCF
[ JP8 ]无论是64fs的或128fs为在BCF可以被选择。该图显示了128fs的例子。
当DFS = "H" , JP8设定为64方。
128:
128fs被馈送到AK5383作为BICK 。
64:
64fs的被馈送到AK5383作为BICK 。
<KM060101>
-4-
’00/05
旭化成
[ AKD5383 Rev.B的]
3.跳线设置和解释
设置相应的AK5383的串行数据接口的CS8402的数据格式。
AKD5383
数据格式
从模式
母校模式
I
2
S从机模式
I
2
S主模式
SMODE2
(SW2-5)
ON
ON
关闭
关闭
SMODE1
(SW2-4)
ON
关闭
ON
关闭
8402
(SW2-1)
ON
关闭
关闭
关闭
BCF
(JP6)
F
R
R
R
LRP
(JP10)
H
L
H
H
· DIP开关处于ON = “ L”
OFF = “ H”
表1.串行数据AK5383和CS8402的接口
[ SW2-1 ] : CS8402的数据格式
ON: MSB对齐, 24位
关: IIS兼容
[ JP6 ] :定义SCLK的极性。
F: SCLK反转。
R: SCLK与AK5383重合
[ JP10 ] :定义LRCK的极性。
L: LRCK反转。
H:与AK5383 LRCK一致。
4.其他功能设置
号
针
ON
关闭
1
8402
请参阅表1 。
2
DFS
48k
96k
3
HPFE
禁用启用
沸腾表1中。
4
SM1
5
SM2
6
CALMODE
VCOM
艾因
表2. DIP- SW2的建立
· DIP开关处于ON = “L ”OFF = “ H”
→选择
采样率。
→选择
HPF AK5383的。
→选择
为K5383的失调校准的参考信号
VCOM : VCOML , VCOMR销
AIN :模拟输入引脚( AINL ± , AINR ± )
[ JP13 ]:选择模拟供电电源为AK5383的VA引脚。
开:供应从电源端子( VA + ) 。
短:从供应三端稳压器( + 5V )在黑板上。
n
肘节SW的功能。
[ SW3 ]将CS8402 。上部位置复位CS8402的内部计数器,然后双相
信号不被输出。保持在正常操作期间的"L"位置。
[ SW4 ]将AK5383 。不断转换过程中"H"位置。
<KM060101>
-5-
’00/05
旭化成
[AK5383]
AK5383
增强型双位
Σ
96kHz的24位ADC
概述
该AK5383是一个24位, 128倍超采样2路A / D转换器,用于专业数字音频系统。该
调制器的AK5383采用了新开发的增强型双位架构。这种新的架构
达到宽动态范围,同时保持大致相同的良好的失真特性
传统的单位的方式。的AK5383执行110dB的动态范围,所以该装置适合于
专业录音棚设备,如数字调音台,数字录像机等。
特点
p
增强型双位ADC
p
采样率:为1kHz 108kHz
p
全差分输入
p
S / (N + D ) : 103分贝
p
DR : 110分贝
p
S / N : 110分贝
p
高性能线性相位数字抗混叠滤波器
通带: 0 21.768kHz ( @ FS = 48kHz的)
纹波: 0.001分贝
阻: 110分贝
p
数字高通滤波器&失调校准的偏移取消
p
电源: 5V ± 5 % (模拟) , 3 5.25V (数字)
p
功耗: 210MW
p
包装: 28PIN SOP , VSOP
p
AK5393引脚兼容
SMODE1 SMODE2
12
VREFL
GNDL
VCOML
AINL +
AINL-
ZCAL
AINR +
AINR-
VCOMR
VREFR
GNDR
1
2
3
4
5
6
25
24
26
28
27
23
VA
11
SCLK
14
LRCK
13
FSYNC
16
15
SDATA
电压
参考
串行输出
接口
Δ-Σ
调制器
Δ-Σ
调制器
电压
参考
22
AGND
21
BGND
抽取
滤波器
抽取
滤波器
HPF
19
HPFE
17
MCLK
DFS
HPF
18
调节器
9
CAL
10
RST
校准
SRAM
7
VD
8
DGND
M0049-E-03
-1-
2000/4
旭化成
[AK5383]
PIN /功能
号
1
引脚名称
VREFL
I / O
O
功能
LCH参考电压引脚, 3.75V
通常连接到GNDL一个10μF的电解电容和
一个0.1μF的陶瓷电容。
LCH参考接地引脚, 0V
LCH通用电压引脚, 2.75V
左声道模拟输入引脚正
左声道模拟负输入引脚
零点校准控制引脚
该引脚控制校准参考信号。
"L" : VCOML和VCOMR
"H" :模拟输入引脚( AINL ± , AINR ± )
数字电源引脚, 3.3V
数字地引脚, 0V
校准有源信号引脚
"H"装置偏移校准周期正在进行中。偏移校准开始
当RST变为"H" 。 CAL去"L" 8704后LRCK周期DFS = "L" ,
17408 LRCK周期DFS = "H" 。
复位引脚
当"L" ,数字部分掉电。回国后"H" ,一
偏移校准周期开始。偏移校准周期应始终
上电后启动。
串行接口模式选择引脚
MSB在前, 2的补码。
SMODE2 SMODE1
模式
LRCK
L
L
从模式: MSB理由
: H / L
2
L
H
主模式:类似于I S
: H / L
2
H
L
从模式: I S
: L / H
2
H
H
主模式: I S
: L / H
左/右声道选择时钟引脚
LRCK去"H"在SMODE2 = "L"和"L"在SMODE2 = "H"在复位
当SMODE1 "H" 。
2
3
4
5
6
GNDL
VCOML
AINL +
AINL-
ZCAL
-
O
I
I
I
7
8
9
VD
DGND
CAL
-
-
O
10
RST
I
11
12
SMODE2
SMODE1
I
I
13
LRCK
I / O
M0049-E-03
-3-
2000/4
旭化成
[AK5383]
14
SCLK
I / O
15
16
SDATA
FSYNC
O
I / O
17
18
MCLK
DFS
I
I
19
HPFE
I
20
21
22
23
24
25
26
27
28
TEST
BGND
AGND
VA
AINR-
AINR +
VCOMR
GNDR
VREFR
I
-
-
-
I
I
O
-
O
串行数据时钟引脚
数据同步输出在SCLK的下降沿。
从模式:
SCLK需要超过48fs时钟。
主模式:
SCLK输出128fs ( DFS = "L" )或64fs的( DFS = "H" )时钟。
SCLK保持"L"复位过程中。
串行数据输出引脚
MSB在前, 2的补数。 SDATA保持"L"复位过程中。
帧同步信号引脚
从模式:
当"H" ,数据位同步输出SDATA 。在我
2
S模式,是FSYNC
不在乎。
主模式:
FSYNC 2FS输出时钟。 FSYNC保持"L"复位过程中。
主时钟输入引脚
256fs在DFS = "L" , 128fs在DFS = "H" 。
双高速采样模式引脚
"L" :正常速度
"H" :双速
高通滤波器使能引脚
"L" :禁用
"H" :启用
测试引脚(下拉引脚)
应连接到GND 。
基板接地引脚, 0V
模拟地引脚, 0V
模拟电源引脚, 5V
RCH负模拟输入引脚
RCH模拟正输入引脚
RCH通用电压引脚, 2.75V
RCH参考接地引脚, 0V
RCH参考电压引脚, 3.75V
通常连接到GNDR一个10μF的电解电容和一个0.1μF
陶瓷电容器
注:所有数字输入不能悬空。
M0049-E-03
-4-
2000/4
旭化成
[AK5383]
绝对最大额定值
( AGND , BGND , DGND = 0V ;注1 )
参数
类似物
数字
| BGND - DGND | (注2 )
输入电流,任何引脚除外用品
模拟输入电压
数字输入电压
环境温度(电源应用)
AK5383VS
AK5383VF
储存温度
电源:
符号
VA
VD
= GND
IIN
VINA
VIND
Ta
Ta
TSTG
民
-0.3
-0.3
-
-
-0.3
-0.3
-10
-40
-65
最大
6.0
6.0
0.3
±10
VA+0.3
VD+0.3
70
85
150
单位
V
V
V
mA
V
V
°C
°C
°C
注:1.所有的相对于地的电压。
2. AGND , BGND和DGND必须连接到相同的模拟接地层。
警告:操作达到或超过这些限制可能导致器件的永久性损坏。
正常运行,不能保证在这两个极端。
推荐工作条件
( AGND , BGND , DGND = 0V ;注1 )
参数
符号
民
典型值
5.0
3.3
最大
5.25
5.25
单位
V
V
电源:
类似物
VA
4.75
(注3)
数字
VD
3.0
注: 1 。对于所有的对地电压。
3. VA和VD之间的电序列不是关键的。
* AKM承担超出本数据表中的条件的使用不承担任何责任。
M0049-E-03
-5-
2000/4
旭化成
[ AKD5383 Rev.B的]
AKD5383
评估板Rev.B的为AK5383VF
概述
该AKD5383是一个评估板为AK5383专业音频的24bit A / D转换器。该
AKD5383包括输入缓冲电路,并且还具有一个数字接口的发射器。另外,在
AKD5383可以评估直接接口与AKM的DAC的评估板。
n
订购指南
AKD5383 Rev.A的---评估板AK5383VS
AKD5383 Rev.B的---评估板AK5383VF
功能
板载全差分输入缓冲器电路
板载时钟发生器
适用于2种类型的接口的
1 )直接接口与AKM的DAC的评估板..
2 )在板CS8402作为DIT其中传输的光输出。
外部时钟输入BNC接头。
+15V -15V
+ 5V GND + 3.3V
CS8402
( DIT )
LCH
RCH
输入
卜FF器
选择退出
D / A数据
10PIN头
AK5383
时钟
发电机
*电气原理图和PCB布局附于本手册末尾。
<KM060101>
-1-
’00/05
旭化成
[ AKD5383 Rev.B的]
n
输入缓冲电路
该AKD5383包括全差分输入缓冲器电路具有反相放大器(增益: -10dB ) 。的10nF的电容器
与AIN + / - 通过降低调制器的噪声时钟馈,并组成一个一阶低通滤波器( FC = 360kHz )与
电容器之前22ohm电阻。该电路还具有一阶低通滤波器( FC = 370kHz )运算放大器组成。外
模拟信号可以通过BNC连接器或佳能连接器供电。
4.7k
4.7k
ANALOG IN
8.1Vpp
VP +
-
+
910
47
470p
3k
BIAS
-
+
AK5393
22
2.45Vpp
AIN +
VP-
NJM5532
47
910
470p
3k
-
+
10n
22
AIN-
VA +
VA=±5V
10k
VP=±15V
BIAS
+
10k
10
0.1
BIAS
2.45Vpp
CAL
"L"在自校准
ZCAL
图1.全差动输入缓冲器电路示例
1 :如果使用的BNC连接器
[ JP2 , JP3 , JP4 , JP5 ] :短
[R11,R18]:
开放
R10和R19的电阻值应以适当选择,以多输出
阻抗的信号源的。
2 :如果使用大炮连接器
[ JP2 , JP3 , JP4 , JP5 ] :
开放
R10,R11, R18和R19的电阻值应以适当选择,以多大的
所述信号源的输出阻抗。
* AKM不承担任何麻烦不承担任何责任使用上述电路的例子时。
n
电源和解耦
VA和VD用品的AK5383是为了最大限度地减少数字噪声的影响分别分离。系统
模拟电源馈送到VA 。 VA和VD的线条应分别与电源单元进行分配。
去耦电容器连接至AK5383尽可能靠近,特别是在陶瓷电容器的VREFL /右
引脚。
<KM060101>
-2-
’00/05
旭化成
[ AKD5383 Rev.B的]
n
操作流程
( 1)设置在电源线
VP + = + 15V , VP- = -15V , VA + = + 5V , VD + = + 3.3V~5.25V , AGND = DGND = 0V
每个电源线要与动力单元进行分配。
( 2 )建立评价模式和跳线。 (见下一项)
有许多跳线涵盖许多评价模式。
请大家设置的照顾。
( 3 )设置为DIT的DIP开关的位置。 (见下一项)
这并不影响AK5383操作。
( 4 )开机。
的AK5383应该通过使PD "L" ( SW4)在上电时进行复位一次。
(5) AK5383可以通过SW4的操作期间被复位。
下位复位装置,并且所述上部位置是进行正常操作。
注意:在操作过程中改变时钟的任何情况下,该装置应被重置
把PD "L" 。如果不遵守,该AK5383可能因为其内部逻辑被破坏
使用动态电路。
n
评价模式和相应的跳线设置。
1.评估模式
适用的评估模式
1-1使用D /的模拟性能分析A转换器板。
1-2 DIT (光纤链路) [默认]
1-3所有的接口信号(MCLK , BICK和LRCK )自外部电路供给。
1-4养活所有的接口信号,通过PORT2外部电路。
1-1 。使用D /的模拟性能分析A转换器板。
该AK5383可以通过失真分析仪使用各种AKM的D / A转换器评估板进行评估
通过PORT2 。
[从模式]
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
图2.跳线设置(D / A)
<KM060101>
-3-
’00/05
旭化成
[ AKD5383 Rev.B的]
1-2DIT (光纤链路)
PORT1使用。 DIT中生成的音频双相信号从接收的数据并且其输出通过光
连接器( TOTX174 ) 。它可以连接AKM的D /对数放大器A转换器评估板
它装备DIR输入。有两种类型的跳线设置取决于SMODE1和SMODE2销。该
接口的信号从端口2输出。 (见(4)) 。如果通过BNC连接器使用外部时钟,
选择EXT JP11上( MCLK )和短JP12 ( XTE ) 。
[从模式] (默认)
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
[主模式]
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
图3.跳线设置( DIT )
1-3所有的接口信号(MCLK , BICK和LRCK )自外部电路供给。 [从模式]
在下面的设置, MCLK , LRCK和SCLK信号所需的A / D操作可能
通过PORT2喂养。
P9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
M CLK
图4跳线设置( EXT )
1-4养活所有的接口信号,通过PORT2外部电路。
[主,从模式]
请设置为相同的1-2 。所有的接口信号驱动AK5383是通过端口2输出。
然而, FSYNC信号是当需要SDATA的位置进行控制的输入。
*环境以双倍的速度采样( FS = 96kHz的)
对于双高速采样, DFS = "L" , MCLK = 128fs , BICK = 64fs的(最大)是必需的。
所以,当BICK和LRCK从74HC4040电路板上产生,晶振应改为
24.576MHz的,并设置JP14 ( MCLK2 )为128fs侧(见图表) 。
2位CLK ( BCF )成立
JP8
128
64
BCF
[ JP8 ]无论是64fs的或128fs为在BCF可以被选择。该图显示了128fs的例子。
当DFS = "H" , JP8设定为64方。
128:
128fs被馈送到AK5383作为BICK 。
64:
64fs的被馈送到AK5383作为BICK 。
<KM060101>
-4-
’00/05
旭化成
[ AKD5383 Rev.B的]
3.跳线设置和解释
设置相应的AK5383的串行数据接口的CS8402的数据格式。
AKD5383
数据格式
从模式
母校模式
I
2
S从机模式
I
2
S主模式
SMODE2
(SW2-5)
ON
ON
关闭
关闭
SMODE1
(SW2-4)
ON
关闭
ON
关闭
8402
(SW2-1)
ON
关闭
关闭
关闭
BCF
(JP6)
F
R
R
R
LRP
(JP10)
H
L
H
H
· DIP开关处于ON = “ L”
OFF = “ H”
表1.串行数据AK5383和CS8402的接口
[ SW2-1 ] : CS8402的数据格式
ON: MSB对齐, 24位
关: IIS兼容
[ JP6 ] :定义SCLK的极性。
F: SCLK反转。
R: SCLK与AK5383重合
[ JP10 ] :定义LRCK的极性。
L: LRCK反转。
H:与AK5383 LRCK一致。
4.其他功能设置
号
针
ON
关闭
1
8402
请参阅表1 。
2
DFS
48k
96k
3
HPFE
禁用启用
沸腾表1中。
4
SM1
5
SM2
6
CALMODE
VCOM
艾因
表2. DIP- SW2的建立
· DIP开关处于ON = “L ”OFF = “ H”
→选择
采样率。
→选择
HPF AK5383的。
→选择
为K5383的失调校准的参考信号
VCOM : VCOML , VCOMR销
AIN :模拟输入引脚( AINL ± , AINR ± )
[ JP13 ]:选择模拟供电电源为AK5383的VA引脚。
开:供应从电源端子( VA + ) 。
短:从供应三端稳压器( + 5V )在黑板上。
n
肘节SW的功能。
[ SW3 ]将CS8402 。上部位置复位CS8402的内部计数器,然后双相
信号不被输出。保持在正常操作期间的"L"位置。
[ SW4 ]将AK5383 。不断转换过程中"H"位置。
<KM060101>
-5-
’00/05