AFE1230
AFE
123
0
SBWS015A - 2001年8月
G.SHDSL模拟前端
特点
q
q
q
q
q
q
q
q
q
q
E1 ,T1和子速率运行
符合G.SHDSL和HDSL2
16位Δ - Σ转换器
ON- CHIP驱动程序和PGA
可编程Tx和Rx滤波器
串行数字接口
750MW功率消耗在E1
+ 5V电源( 5V或3.3V的数字)
SSOP -28封装
–40
°
C至+ 85
°
C温度范围
SC(开关电容器)的低通滤波器,以及一个差分
输出线路驱动器。接收器部分包括一个输入
可编程增益放大器( PGA ) ,一个16位Σ-Δ
模 - 数(A / D)转换器,和一个可编程
抽取滤波器。
该AFE1230接收16位数据字加上一个8位控制
通过串行接口字节以便于D / A转换
和控制功能。随后的模拟信号被发送到
芯片上的线驱动器,它提供14.5dBm功率转换成一个
135Ω线G.SHDSL操作。此外,片上
线驱动器可作为一个输出缓冲器与一个外部系
驱动器,如OPA2677 ,以产生超过17dBm的功率
到135Ω线HDSL2操作。用合适的
DSP的,所发送的功率谱密度(PSD ),符合
与无论是G.SHDSL标准或者符合HDSL2标
准(通过用作外部驱动器的OPA2677 ) 。
在接收路径中,输入放大器求和从信号
行和混合路径进行一阶模拟回声
注销。所得到的信号随后由其余的数字化
的接收部成被发送到一个16位的数字字
外部DSP 。
该IC工作在单5V电源,而数字电源
可从3.3V至5V 。它采用SSOP -28封装。
典型功耗为750MW ,在E1速率与
G.SHDSL ( 560MW为HDSL2操作)和一个操作
温度范围为-40 ° C至+ 85°C 。
描述
德州仪器的模拟前端芯片, AFE1230是
旨在大大降低了尺寸和G.SHDSL的成本
和HDSL2应用设计。它提供了一个收发信机
该数字信号处理器之间的线路接口
(DSP)和本地环路。该AFE1230被设计成
处理超过一个上行和下行数据传输
从64kbps的到2.5Mbps广泛的数据速率。功能 -
盟友,这个单元由一个发射器和接收器部分的。
发射器部分包括一个数字插值的
滤波器, 16位Σ-Δ数字 - 模拟(D / A) CON-
变频器,数字可编程五阶,七阶
数字
插
LPF
Σ
16-Bit
D / A转换器
可编程
SC
LPF
驱动器/
卜FF器
TXLINE
TXLINE
MCLK
txBaud
TXDATA
rxBaud
RXDATA
TX和RX
数字
接口
注册
hybINPUT
可编程
数字
LPF
Σ
16-Bit
A / D转换器
PGA
输入
扩音器
hybINPUT
rxINPUT
rxINPUT
AFE1230
专利正在申请中
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
2001 ,德州仪器
www.ti.com
绝对最大额定值
模拟输入:当前.............................................. ..
±100mA,
瞬间
模拟输入:当前.............................................. ....
±10mA,
连续
模拟输入:电压................................... AGND -0.3V至AV
DD
+0.3V
模拟输出短路到接地( + 25 ° C) .....................连续
AV
DD
到AGND ................................................ ...................... -0.3V到+ 6V
DV
DD
到DGND ................................................ ...................... -0.3V到+ 6V
数字输入电压至DGND .................................. -0.3V到DV
DD
+0.3V
数字输出电压DGND ............................... -0.3V到DV
DD
+0.3V
AGND , DGND差分电压............................................. 0.3V ........
结温(Tj ) ............................................. .................. 150℃
存储温度范围.......................................... -40 ° C至+ 125°C
铅温度范围(焊接, 3S ) ...................................... + 260℃
功耗................................................ ........................ 1000MW
静电
放电敏感度
这个集成电路可以被ESD损坏。得克萨斯仪器
ments建议所有集成电路与处理
适当的预防措施。如果不遵守正确的操作和
安装程序会造成损坏。
ESD损害的范围可以从细微的性能下降
完整的设备故障。精密集成电路可以是
更容易受到伤害,因为很小的参数
变化可能导致设备不能满足其公布
特定连接的阳离子。
封装/订购信息
包
制图
数
324
包
代号
DBQ
& QUOT ;
特定网络版
温度
范围
-40 ° C至+ 85°C
& QUOT ;
包
记号
AFE1230E
订购
数
(1)
AFE1230E
AFE1230E/1K
运输
媒体
轨
磁带和卷轴
产品
AFE1230E
AFE1230E/1K
包
SSOP-28
& QUOT ;
& QUOT ;
& QUOT ;
注: ( 1 )模型以斜杠( / )只适用于磁带和卷轴中所示的数量(例如, / 1K表示每卷1000个设备) 。订购1000件
“ AFE1230E / 1K ”将得到一个单一的1000件磁带和卷轴。该AFE1230E / 1K只能在1000个单位的增量订购。
引脚配置
顶视图
SSOP
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
名字
DV
DD
GNDD
txBaud
TXDATA
MCLK
rxBaud
RXDATA
DV
DD
GNDD
GNDA
HybP
HybM
LineP
LINEM
GNDA
GNDA
V
REF
P
V
CM
V
REF
M
AV
DD
AV
DD
AV
DD
GNDA
txOutM
AV
DD
txOutP
GNDA
GNDA
TYPE
动力
地
输入
输入
输入
输入
产量
动力
地
地
输入
输入
输入
输入
地
地
产量
产量
产量
动力
动力
动力
地
产量
动力
产量
地
地
描述
数字电源
数字地
传输波特率时钟
发送部分的数字输入
主时钟的时钟48倍
免费获赠波特率时钟
免费获赠科数字输出
数字电源
数字地
模拟地
积极混合输入
负混合输入
正线输入
消极的线路输入
模拟地,免费获赠
模拟地基准
正参考电压, RX / TX
共模电压, RX / TX
负基准电压输入, RX / TX
模拟电源 - 参考
模拟电源,免费获赠
模拟电源,传输
模拟地/驱动器
线路驱动器输出负
模拟电源/驱动器
线路驱动器输出正
模拟地/驱动器
模拟地发送
DV
DD
GNDD
txBaud
TXDATA
MCLK
rxBaud
RXDATA
DV
DD
GNDD
GNDA
HybP
HybM
LineP
LINEM
1
2
3
4
5
6
7
AFE1230
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GNDA
GNDA
txOutP
AV
DD
txOutM
GNDA
AV
DD
AV
DD
AV
DD
V
REF
M
V
CM
V
REF
P
GNDA
GNDA
2
AFE1230
SBWS015A
电气特性
所有规格都是典型的25° C, AV
DD
= + 5V , DV
DD
= + 3.3V, MCLK = 37.1MHz (E1速率) ,除非另有说明。
AFE1230E
参数
接收通道
输入数
输入电压范围
共模电压
A / D转换器的代码
可编程增益范围
获得绝对精度
增益步进精度
建立时间的增益变化
输出数据编码
MCLK
系统比特率
符号率
输出字速率( OWR )
滤波器的截止频率
(3)
发送通道
D / A转换器的代码
输出电源线
(4)
条件
民
典型值
最大
单位
迪FF erential
平衡差分
(1)
Σ
A / D转换器
3dB步
R
IN
= 10k
3dB步,精度相对增益= 1
二进制补
主时钟
三个比特/符号
两个RX字/符号周期
(2)
可编程5阶低通滤波器,
0.25X和0.5X OWR
Σ
D / A转换器
内部线路驱动器, PAR = 3 ,
提供14.5dBm的135Ω线
用1: 3.7变压器
内部行缓冲区, PAR = 4 ,
负载为外部驱动OPA2677
平衡差分
直流到1MHz
二进制补
主时钟
三个比特/符号
三个比特/符号
两个词/符号周期
第5或第7 LPF , 0.25X , 0.38x , 0.5倍IWR
rxGAIN = 12分贝
2
±3.1
AV
DD
/2
16
0
±20%
±0.5
6
16
1.28
80k
26.7
53.4
0.25
40.8
2.55M
850
1700
0.5
+21
V
V
位
dB
%
dB
符号周期
位
兆赫
BPS
千赫
千赫
OWR
16
14.5
位
DBM
输出功率
(5)
输出电压
共模电压,V
CM
输出电阻
输入数据编码
MCLK
系统比特率
输入符号率
输入字率( IWR )
滤波器的截止频率
(6)
TRASNSCEIVER性能
未取消回声
(7)
数字接口
逻辑电平:
V
IH
V
IL
V
OH
V
OL
动力
模拟电源电压
模拟电源电压
数字电源电压
数字电源电压
功耗
(8)
功耗
(9)
PSRR
温度范围
操作
(10)
10
±3.1
AV
DD
/2
0.2
16
1.28
80k
26.7
53.4
0.25
40.8
2.55M
850
1700
0.5
–80
DBM
V
V
位
兆赫
BPS
千赫
千赫
IWR
dB
|I
IH
| < 10μA
|I
IL
| < 10μA
I
OH
= –20A
I
OL
= 20A
规范
工作范围
规范
工作范围
AV
DD
= 5V , DV
DD
= 3.3V,
14.5dBm在135Ω线, E1
AV
DD
= 5V , DV
DD
= 3.3V
DV
DD
– 1
–0.3
DV
DD
– 0.5
DV
DD
+ 0.3
+0.8
+0.4
5
V
V
V
V
V
V
V
V
mW
mW
dB
4.75
3.3
3.15
750
560
60
–40
5.25
5.25
+85
°C
注: (1)带有一个平衡差分信号,正输入端是180 °异相的负输入端,因此,实际的电压有关的共摆动
每个引脚上模电压
±1.55V
达到的总的输入范围
±3.1V
或6.2Vp -页。 (2 )将A / D转换器进行过采样的接收信号,并输出数据字
以两倍于符号速率;在A / D转换器的转换速率称为输出字速率( OWR ) 。 (3)所述的数字低通滤波器,即在A / D转换器的一部分,可以
可以通过为1/2的OWR的或OWR 1/4一个3dB频率的用户编程。 (4)内部线驱动器被设计为G.SHDSL 。 (5)外部驱动器
( OPA2677 )应当用于HDSL2应用。 (6)的截止频率是用户可编程的。 (7)未取消回波是所有的噪声和失真的总和
误差的同时发送和接收信道。 ( 8)为码元的随机序列,使用内部驱动器提供14.5dBm电源线G.SHDSL 。
( 9 )对于一个随机序列,同时驱动外部线路驱动器( OPA2677 )的HDSL2 。 ( 10 )功能,才能保证整个温度范围内。
AFE1230
SBWS015A
3
应用信息
工作原理
该AFE1230包括一个发射器和接收器部分的,如
在图1中示出;发射器部分包括一个数字的
插值滤波器, 16位Σ-Δ D / A转换器,
可编程五阶,七阶的SC低通滤波器,
和一个差动输出线驱动器。接收机部分
包括数字可编程增益放大器, 16位,
Δ-Σ A / D转换,并抽取滤波器。该
AFE1230接收一个16位的字加上通过一个8位的控制字节
串行接口,以便在D / A转换和控制
功能。接收到的16位字了采样两
通过数字内插滤波器,然后通过过采样
Δ-Σ调制器由12倍的因子,其中它是再
由多级处理/前A转换器部分是
过滤得到的五阶,七阶巴特沃斯低
SC通滤波部分。
随后的模拟信号被发送到片上线驱动
当该模拟信号可以被驱动到合适的
变压器提供高达14.5dBm的功率成135Ω线
为G.SHDSL 。此外,片上线驱动器可以用于
作为一个输出缓冲器来产生17dBm的成经由一个135Ω线路
外部线驱动器(如OPA2677 )为HDSL2 。有
适当的DSP ,发送的PSD符合任一
G.SHDSL标准或与作为外部的OPA2677
驱动程序, HDSL2标准。
在接收路径中,输入放大器求和从所述信号
行和混合路径进行一阶模拟回波cancel-
分页。所得到的信号然后由一个四阶数字化
级联Δ-Σ A / D转换器的OSR
24倍(过采样率) 。随后的过采样
信号是由一个正弦内处理
5
滤波器以及一个可编程
IIR滤波器的跌落补偿和额外的量化
降噪。将得到的数字信号被发送到串行
接口,用于处理由DSP 。
发射滤波器
发射滤波器包括两个部分,一个数字插补
LATION过滤器和一个可编程的SC低通滤波器( SCLPF ) 。
内插滤波器是抗成像的低通滤波器。
该SCLPF有两个重要的功能。首先,它是
设计为从Σ-Δ除去量化噪声
D /在发送路径的前端A转换器。节
ondly ,该过滤器用于帮助形成所接收的数字
信号在预光谱结合谱密度
在DSP内塑造。根据特定的再
sponse期望的话,发射滤波器部分可以被编程
对三种不同的断点,如表1所示,以及
两个滤波器的阶数(第五或第七位)配置。 3dB的
频率表Ⅰ中列出的是在相对于设计
断点只有SC过滤器。但是,因为
数字信号进行采样,并保持24更多的样本(在
AFE1230增加采样速率由24倍相对于
输入数据速率)时,实际发射光谱曲线包含一个
由于所执行的sinc函数少量下垂的
Δ-Σ调制器的采样和保持功能
发送路径的部分。参见图2和3的
整个频谱模板。
TX CUTOFF ( TXDATA位29 , 28 )
00
01
10
RATIO (角频率)
0.25 MCLK / 24
0.38 MCLK / 24
0.5 MCLK / 24
表一, TX滤波器截止频率设置。
数字
插
LPF
Σ
16-Bit
D / A转换器
可编程
SC
LPF
驱动器/
卜FF器
TXLINE
OPA2677
TXLINE
外部驱动器
对于HDSL2
MCLK
txBaud
TXDATA
rxBaud
RXDATA
TX和RX
数字
接口
注册
vrREF
hybINPUT
可编程
数字
LPF
Σ
16-Bit
A / D转换器
PGA
输入
扩音器
hybINPUT
rxINPUT
rxINPUT
AFE1230
专利正在申请中
该AFE1230图1.功能框图。
4
AFE1230
SBWS015A
0
–50
–100
–150
–200
–250
–300
10
–3
10
–2
10
–1
10
0
图2.总体发射滤波器。 D / A转换器的频率响应,五阶带0.25X , 0.38x ,和0.5倍。
0
–50
–100
–150
–200
–250
–300
–350
10
–3
10
–2
10
–1
10
0
图3.总发射滤波器。 D / A转换器的频率响应,七阶与0.25X , 0.38x ,和0.5倍。
接收滤波器
所述接收滤波器包括使用了三个独立的部分
为去除量化噪声,以及
减少数据速率(也称为下采样) 。
第一部分包括一个正弦内的
5
用过滤
下采样的12倍比例。所得到的数字信号被
传递给一个跌落补偿滤波器在发送之前
通过最终的IIR滤波器部分,当被下采样
由两位。两个滤波器的截止配置可供选择,看
在表II中。对应的截止频率有关的
全速率的低通滤波器的光谱过滤器的模板,所看到
从表Ⅱ的输入端。
RX CUTOFF ( TXDATA第24位)
0
1
RATIO (角频率)
0.25 MCLK / 24
0.5 MCLK / 24
发射功率
踢馆CODE
( TXDATA位25 , 26 )
00
01
10
11
发送
动力
减少
0dB
–6dB
–12dB
–18dB
发射功率
G.SHDSL
HDSL2
14.5dBm
8.5dBm
2.5dBm
–4.5dBm
17.0dBm
11.0dBm
5.0dBm
–1.0dBm
发射功率
片上差分线路驱动器设计用于驱动G.SHDSL
功率电平,直接,或者它可以被用来作为一种低功耗缓冲器
找到一个更高功率的外部驱动器(例如, OPA2677 )
的应用,如HDSL2 。该AFE1230司机会
产生6.2V峰 - 峰值差分输出摆幅。
当与合适的变压器中使用(参见图8和图10),其
该AFE1230可产生高达功率14.5dBm到135Ω
线路负荷。当用OPA2677驱动程序作为缓冲液,
可以产生电力17dBm的。相对发射功率
通过发送到发送控制位的数字控制
部通过串行接口。相对于发射功率的降低
可以设置为0 ,-6 ,-12,或-18dB ,根据控制位
呈现给AFE1230 ,如表III所示。
表II 。 RX滤波器截止频率设置。
表III 。发射功率回退。
AFE1230
SBWS015A
5
AFE1230
AFE
123
0
SBWS015A - 2001年8月
G.SHDSL模拟前端
特点
q
q
q
q
q
q
q
q
q
q
E1 ,T1和子速率运行
符合G.SHDSL和HDSL2
16位Δ - Σ转换器
ON- CHIP驱动程序和PGA
可编程Tx和Rx滤波器
串行数字接口
750MW功率消耗在E1
+ 5V电源( 5V或3.3V的数字)
SSOP -28封装
–40
°
C至+ 85
°
C温度范围
SC(开关电容器)的低通滤波器,以及一个差分
输出线路驱动器。接收器部分包括一个输入
可编程增益放大器( PGA ) ,一个16位Σ-Δ
模 - 数(A / D)转换器,和一个可编程
抽取滤波器。
该AFE1230接收16位数据字加上一个8位控制
通过串行接口字节以便于D / A转换
和控制功能。随后的模拟信号被发送到
芯片上的线驱动器,它提供14.5dBm功率转换成一个
135Ω线G.SHDSL操作。此外,片上
线驱动器可作为一个输出缓冲器与一个外部系
驱动器,如OPA2677 ,以产生超过17dBm的功率
到135Ω线HDSL2操作。用合适的
DSP的,所发送的功率谱密度(PSD ),符合
与无论是G.SHDSL标准或者符合HDSL2标
准(通过用作外部驱动器的OPA2677 ) 。
在接收路径中,输入放大器求和从信号
行和混合路径进行一阶模拟回声
注销。所得到的信号随后由其余的数字化
的接收部成被发送到一个16位的数字字
外部DSP 。
该IC工作在单5V电源,而数字电源
可从3.3V至5V 。它采用SSOP -28封装。
典型功耗为750MW ,在E1速率与
G.SHDSL ( 560MW为HDSL2操作)和一个操作
温度范围为-40 ° C至+ 85°C 。
描述
德州仪器的模拟前端芯片, AFE1230是
旨在大大降低了尺寸和G.SHDSL的成本
和HDSL2应用设计。它提供了一个收发信机
该数字信号处理器之间的线路接口
(DSP)和本地环路。该AFE1230被设计成
处理超过一个上行和下行数据传输
从64kbps的到2.5Mbps广泛的数据速率。功能 -
盟友,这个单元由一个发射器和接收器部分的。
发射器部分包括一个数字插值的
滤波器, 16位Σ-Δ数字 - 模拟(D / A) CON-
变频器,数字可编程五阶,七阶
数字
插
LPF
Σ
16-Bit
D / A转换器
可编程
SC
LPF
驱动器/
卜FF器
TXLINE
TXLINE
MCLK
txBaud
TXDATA
rxBaud
RXDATA
TX和RX
数字
接口
注册
hybINPUT
可编程
数字
LPF
Σ
16-Bit
A / D转换器
PGA
输入
扩音器
hybINPUT
rxINPUT
rxINPUT
AFE1230
专利正在申请中
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
2001 ,德州仪器
www.ti.com
绝对最大额定值
模拟输入:当前.............................................. ..
±100mA,
瞬间
模拟输入:当前.............................................. ....
±10mA,
连续
模拟输入:电压................................... AGND -0.3V至AV
DD
+0.3V
模拟输出短路到接地( + 25 ° C) .....................连续
AV
DD
到AGND ................................................ ...................... -0.3V到+ 6V
DV
DD
到DGND ................................................ ...................... -0.3V到+ 6V
数字输入电压至DGND .................................. -0.3V到DV
DD
+0.3V
数字输出电压DGND ............................... -0.3V到DV
DD
+0.3V
AGND , DGND差分电压............................................. 0.3V ........
结温(Tj ) ............................................. .................. 150℃
存储温度范围.......................................... -40 ° C至+ 125°C
铅温度范围(焊接, 3S ) ...................................... + 260℃
功耗................................................ ........................ 1000MW
静电
放电敏感度
这个集成电路可以被ESD损坏。得克萨斯仪器
ments建议所有集成电路与处理
适当的预防措施。如果不遵守正确的操作和
安装程序会造成损坏。
ESD损害的范围可以从细微的性能下降
完整的设备故障。精密集成电路可以是
更容易受到伤害,因为很小的参数
变化可能导致设备不能满足其公布
特定连接的阳离子。
封装/订购信息
包
制图
数
324
包
代号
DBQ
& QUOT ;
特定网络版
温度
范围
-40 ° C至+ 85°C
& QUOT ;
包
记号
AFE1230E
订购
数
(1)
AFE1230E
AFE1230E/1K
运输
媒体
轨
磁带和卷轴
产品
AFE1230E
AFE1230E/1K
包
SSOP-28
& QUOT ;
& QUOT ;
& QUOT ;
注: ( 1 )模型以斜杠( / )只适用于磁带和卷轴中所示的数量(例如, / 1K表示每卷1000个设备) 。订购1000件
“ AFE1230E / 1K ”将得到一个单一的1000件磁带和卷轴。该AFE1230E / 1K只能在1000个单位的增量订购。
引脚配置
顶视图
SSOP
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
名字
DV
DD
GNDD
txBaud
TXDATA
MCLK
rxBaud
RXDATA
DV
DD
GNDD
GNDA
HybP
HybM
LineP
LINEM
GNDA
GNDA
V
REF
P
V
CM
V
REF
M
AV
DD
AV
DD
AV
DD
GNDA
txOutM
AV
DD
txOutP
GNDA
GNDA
TYPE
动力
地
输入
输入
输入
输入
产量
动力
地
地
输入
输入
输入
输入
地
地
产量
产量
产量
动力
动力
动力
地
产量
动力
产量
地
地
描述
数字电源
数字地
传输波特率时钟
发送部分的数字输入
主时钟的时钟48倍
免费获赠波特率时钟
免费获赠科数字输出
数字电源
数字地
模拟地
积极混合输入
负混合输入
正线输入
消极的线路输入
模拟地,免费获赠
模拟地基准
正参考电压, RX / TX
共模电压, RX / TX
负基准电压输入, RX / TX
模拟电源 - 参考
模拟电源,免费获赠
模拟电源,传输
模拟地/驱动器
线路驱动器输出负
模拟电源/驱动器
线路驱动器输出正
模拟地/驱动器
模拟地发送
DV
DD
GNDD
txBaud
TXDATA
MCLK
rxBaud
RXDATA
DV
DD
GNDD
GNDA
HybP
HybM
LineP
LINEM
1
2
3
4
5
6
7
AFE1230
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GNDA
GNDA
txOutP
AV
DD
txOutM
GNDA
AV
DD
AV
DD
AV
DD
V
REF
M
V
CM
V
REF
P
GNDA
GNDA
2
AFE1230
SBWS015A
电气特性
所有规格都是典型的25° C, AV
DD
= + 5V , DV
DD
= + 3.3V, MCLK = 37.1MHz (E1速率) ,除非另有说明。
AFE1230E
参数
接收通道
输入数
输入电压范围
共模电压
A / D转换器的代码
可编程增益范围
获得绝对精度
增益步进精度
建立时间的增益变化
输出数据编码
MCLK
系统比特率
符号率
输出字速率( OWR )
滤波器的截止频率
(3)
发送通道
D / A转换器的代码
输出电源线
(4)
条件
民
典型值
最大
单位
迪FF erential
平衡差分
(1)
Σ
A / D转换器
3dB步
R
IN
= 10k
3dB步,精度相对增益= 1
二进制补
主时钟
三个比特/符号
两个RX字/符号周期
(2)
可编程5阶低通滤波器,
0.25X和0.5X OWR
Σ
D / A转换器
内部线路驱动器, PAR = 3 ,
提供14.5dBm的135Ω线
用1: 3.7变压器
内部行缓冲区, PAR = 4 ,
负载为外部驱动OPA2677
平衡差分
直流到1MHz
二进制补
主时钟
三个比特/符号
三个比特/符号
两个词/符号周期
第5或第7 LPF , 0.25X , 0.38x , 0.5倍IWR
rxGAIN = 12分贝
2
±3.1
AV
DD
/2
16
0
±20%
±0.5
6
16
1.28
80k
26.7
53.4
0.25
40.8
2.55M
850
1700
0.5
+21
V
V
位
dB
%
dB
符号周期
位
兆赫
BPS
千赫
千赫
OWR
16
14.5
位
DBM
输出功率
(5)
输出电压
共模电压,V
CM
输出电阻
输入数据编码
MCLK
系统比特率
输入符号率
输入字率( IWR )
滤波器的截止频率
(6)
TRASNSCEIVER性能
未取消回声
(7)
数字接口
逻辑电平:
V
IH
V
IL
V
OH
V
OL
动力
模拟电源电压
模拟电源电压
数字电源电压
数字电源电压
功耗
(8)
功耗
(9)
PSRR
温度范围
操作
(10)
10
±3.1
AV
DD
/2
0.2
16
1.28
80k
26.7
53.4
0.25
40.8
2.55M
850
1700
0.5
–80
DBM
V
V
位
兆赫
BPS
千赫
千赫
IWR
dB
|I
IH
| < 10μA
|I
IL
| < 10μA
I
OH
= –20A
I
OL
= 20A
规范
工作范围
规范
工作范围
AV
DD
= 5V , DV
DD
= 3.3V,
14.5dBm在135Ω线, E1
AV
DD
= 5V , DV
DD
= 3.3V
DV
DD
– 1
–0.3
DV
DD
– 0.5
DV
DD
+ 0.3
+0.8
+0.4
5
V
V
V
V
V
V
V
V
mW
mW
dB
4.75
3.3
3.15
750
560
60
–40
5.25
5.25
+85
°C
注: (1)带有一个平衡差分信号,正输入端是180 °异相的负输入端,因此,实际的电压有关的共摆动
每个引脚上模电压
±1.55V
达到的总的输入范围
±3.1V
或6.2Vp -页。 (2 )将A / D转换器进行过采样的接收信号,并输出数据字
以两倍于符号速率;在A / D转换器的转换速率称为输出字速率( OWR ) 。 (3)所述的数字低通滤波器,即在A / D转换器的一部分,可以
可以通过为1/2的OWR的或OWR 1/4一个3dB频率的用户编程。 (4)内部线驱动器被设计为G.SHDSL 。 (5)外部驱动器
( OPA2677 )应当用于HDSL2应用。 (6)的截止频率是用户可编程的。 (7)未取消回波是所有的噪声和失真的总和
误差的同时发送和接收信道。 ( 8)为码元的随机序列,使用内部驱动器提供14.5dBm电源线G.SHDSL 。
( 9 )对于一个随机序列,同时驱动外部线路驱动器( OPA2677 )的HDSL2 。 ( 10 )功能,才能保证整个温度范围内。
AFE1230
SBWS015A
3
应用信息
工作原理
该AFE1230包括一个发射器和接收器部分的,如
在图1中示出;发射器部分包括一个数字的
插值滤波器, 16位Σ-Δ D / A转换器,
可编程五阶,七阶的SC低通滤波器,
和一个差动输出线驱动器。接收机部分
包括数字可编程增益放大器, 16位,
Δ-Σ A / D转换,并抽取滤波器。该
AFE1230接收一个16位的字加上通过一个8位的控制字节
串行接口,以便在D / A转换和控制
功能。接收到的16位字了采样两
通过数字内插滤波器,然后通过过采样
Δ-Σ调制器由12倍的因子,其中它是再
由多级处理/前A转换器部分是
过滤得到的五阶,七阶巴特沃斯低
SC通滤波部分。
随后的模拟信号被发送到片上线驱动
当该模拟信号可以被驱动到合适的
变压器提供高达14.5dBm的功率成135Ω线
为G.SHDSL 。此外,片上线驱动器可以用于
作为一个输出缓冲器来产生17dBm的成经由一个135Ω线路
外部线驱动器(如OPA2677 )为HDSL2 。有
适当的DSP ,发送的PSD符合任一
G.SHDSL标准或与作为外部的OPA2677
驱动程序, HDSL2标准。
在接收路径中,输入放大器求和从所述信号
行和混合路径进行一阶模拟回波cancel-
分页。所得到的信号然后由一个四阶数字化
级联Δ-Σ A / D转换器的OSR
24倍(过采样率) 。随后的过采样
信号是由一个正弦内处理
5
滤波器以及一个可编程
IIR滤波器的跌落补偿和额外的量化
降噪。将得到的数字信号被发送到串行
接口,用于处理由DSP 。
发射滤波器
发射滤波器包括两个部分,一个数字插补
LATION过滤器和一个可编程的SC低通滤波器( SCLPF ) 。
内插滤波器是抗成像的低通滤波器。
该SCLPF有两个重要的功能。首先,它是
设计为从Σ-Δ除去量化噪声
D /在发送路径的前端A转换器。节
ondly ,该过滤器用于帮助形成所接收的数字
信号在预光谱结合谱密度
在DSP内塑造。根据特定的再
sponse期望的话,发射滤波器部分可以被编程
对三种不同的断点,如表1所示,以及
两个滤波器的阶数(第五或第七位)配置。 3dB的
频率表Ⅰ中列出的是在相对于设计
断点只有SC过滤器。但是,因为
数字信号进行采样,并保持24更多的样本(在
AFE1230增加采样速率由24倍相对于
输入数据速率)时,实际发射光谱曲线包含一个
由于所执行的sinc函数少量下垂的
Δ-Σ调制器的采样和保持功能
发送路径的部分。参见图2和3的
整个频谱模板。
TX CUTOFF ( TXDATA位29 , 28 )
00
01
10
RATIO (角频率)
0.25 MCLK / 24
0.38 MCLK / 24
0.5 MCLK / 24
表一, TX滤波器截止频率设置。
数字
插
LPF
Σ
16-Bit
D / A转换器
可编程
SC
LPF
驱动器/
卜FF器
TXLINE
OPA2677
TXLINE
外部驱动器
对于HDSL2
MCLK
txBaud
TXDATA
rxBaud
RXDATA
TX和RX
数字
接口
注册
vrREF
hybINPUT
可编程
数字
LPF
Σ
16-Bit
A / D转换器
PGA
输入
扩音器
hybINPUT
rxINPUT
rxINPUT
AFE1230
专利正在申请中
该AFE1230图1.功能框图。
4
AFE1230
SBWS015A
0
–50
–100
–150
–200
–250
–300
10
–3
10
–2
10
–1
10
0
图2.总体发射滤波器。 D / A转换器的频率响应,五阶带0.25X , 0.38x ,和0.5倍。
0
–50
–100
–150
–200
–250
–300
–350
10
–3
10
–2
10
–1
10
0
图3.总发射滤波器。 D / A转换器的频率响应,七阶与0.25X , 0.38x ,和0.5倍。
接收滤波器
所述接收滤波器包括使用了三个独立的部分
为去除量化噪声,以及
减少数据速率(也称为下采样) 。
第一部分包括一个正弦内的
5
用过滤
下采样的12倍比例。所得到的数字信号被
传递给一个跌落补偿滤波器在发送之前
通过最终的IIR滤波器部分,当被下采样
由两位。两个滤波器的截止配置可供选择,看
在表II中。对应的截止频率有关的
全速率的低通滤波器的光谱过滤器的模板,所看到
从表Ⅱ的输入端。
RX CUTOFF ( TXDATA第24位)
0
1
RATIO (角频率)
0.25 MCLK / 24
0.5 MCLK / 24
发射功率
踢馆CODE
( TXDATA位25 , 26 )
00
01
10
11
发送
动力
减少
0dB
–6dB
–12dB
–18dB
发射功率
G.SHDSL
HDSL2
14.5dBm
8.5dBm
2.5dBm
–4.5dBm
17.0dBm
11.0dBm
5.0dBm
–1.0dBm
发射功率
片上差分线路驱动器设计用于驱动G.SHDSL
功率电平,直接,或者它可以被用来作为一种低功耗缓冲器
找到一个更高功率的外部驱动器(例如, OPA2677 )
的应用,如HDSL2 。该AFE1230司机会
产生6.2V峰 - 峰值差分输出摆幅。
当与合适的变压器中使用(参见图8和图10),其
该AFE1230可产生高达功率14.5dBm到135Ω
线路负荷。当用OPA2677驱动程序作为缓冲液,
可以产生电力17dBm的。相对发射功率
通过发送到发送控制位的数字控制
部通过串行接口。相对于发射功率的降低
可以设置为0 ,-6 ,-12,或-18dB ,根据控制位
呈现给AFE1230 ,如表III所示。
表II 。 RX滤波器截止频率设置。
表III 。发射功率回退。
AFE1230
SBWS015A
5