a
初步的技术数据
输入格式
的YCrCb在2×10位(4: 2:2)或3×10位(4: 4:4)的格式
符合SMPTE- 274M ( 1080i的) ,
SMPTE - 296M ( 720P )
和任何其他高清标准的使用
异步时序模式
的RGB的3×10位4: 4:4格式
输出格式
的YPrPb HDTV ( EIA 770.3 )
RGB水平,符合RS - 170和RS - 343A
多格式高清编码器
有三个11位DAC
ADV7197
2线串行接口MPU
单电源+ 5V / + 3.3V工作电压
52 - PQFP封装
应用
HDTV的显示设备
高清投影系统
数字视频系统
高分辨率彩色图形
图像处理/仪器仪表
数字无线电调制/视频信号重构
可编程特性
内部的testpattern发电机与色彩控制
Y / C延迟( +/- )
单个DAC ON / OFF控制
VBI打开控制
概述
该ADV7197是三高速,数字 - 模拟
一个单芯片编码器。它包括三个
高速视频D / A转换器与TTL兼容
输入。
该ADV7197具有三个独立的10位宽输入端口
其中接受4个数据:4:4的10位的YCrCb或者RGB或4 :2:2
10位YCrCb的。这些数据在被接受的HDTV格式
74.25MHZ或74.1758MHz 。对于任何其他高Defini-
化标准,但SMPTE274M和SMPTE296M的
异步定时模式可以用于输入数据到
ADV7197 。对于所有的标准,外部横向,纵向
和消隐信号或EAV / SAV代码控制
插入适当的同步信号进
数字数据流,因此,输出信号。
Y
R
A L
IN A
IM IC
L N
H A
R C AT
P·E
T d设定
该ADV7197输出模拟的YPrPb HDTV符合以
EIA 770.3或RGB到符合RS-170 / RS - 343A 。
该ADV7197需要一个+ 5V / 3.3V电源,
一个可选的外部1.235 V基准电压源和一个74.25MHz
(或74.1758MHz )时钟。
该ADV7197封装在一个52引脚PQFP封装。
功能框图
Y0 -Y9
11-BIT
D交流
D交流A( Y)
R0 -9
TE ST PA TT ERN
摹EN ER一个T或
&放大器;
ELA
4:2 :2 -
4:4 :4
11-BIT
D交流
D交流B
C B 0-9
4:2 :2 -
4:4 :4
11-BIT
D交流
D交流
SYN
摹EN ER一个T或
LK IN
VREF
D交流 ONTRO L
BL C k的
蒂姆· ING
摹EN ER一个T或
RSET
OM P
HOR IZ ONTA LS YN
VE RT ICA L S YNC
BL一NK ING
RES ET
I 2 C M PU PO RT
预赛修订版D 2510 -
信息ADI公司提供的被认为是准确的
可靠。但是,没有责任承担由模拟
设备供其使用,也为专利或其他权利的任何侵犯
第三方可能导致其使用。没有获发牌照以
在模拟的任何专利或专利权暗示或其他方式
设备。
* ADV是ADI公司的注册商标。
一个技术的方式, P.O. 9106箱,诺伍德。 MA 02062-9106 ,
U.S.A.
联系电话: 617 / 329-4700
万维网网站: http://www.analog.com
传真: 617 / 326-8703
ADI公司, 2000
ADV7197
初步信息
(V
AA
= + 5V ± 5%, V
REF
= 1.235 V ,R
SET
= 2470
,
R
负载
=300
.
所有特定网络阳离子牛逼
民
给T
最大
(0
o
C至70
o
℃) ,除非另有说明,否则
Tj
最大
= 110
o
C.
5VSPECIFICATIONS
参数
静态性能
分辨率(每DAC )
积分非线性DAC A
3
微分非线性DAC A
3
积分非线性DAC B,C
3
微分非线性DAC A
3
数字输出
输出高电压,V
OH
输出低电压,V
OL
三态泄漏电流
三态输出电容
民
典型值
11
1.3
0.9
1.3
0.9
最大
单位
位
最低位
最低位
最低位
最低位
V
V
A
pF
V
V
A
uA
pF
测试条件
1
保证单调性
保证单调性
2.4
TBA
0.4
0.05
Vin=0.4V
数字和控制输入
2
输入高电压,V
IH
输入低电压,V
IL
输入电流I
IN
输入漏电流
输入电容,C
IN
模拟输出
输出电流( DAC B,C )
输出电流( DAC A )
DAC至DAC匹配
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
参考电压(分机和Int 。 )
参考范围,V
REF
电源要求
4
国际直拨电话
1
IAA
2
电源抑制比
Y
R
A L
IN A
IM IC
L N
H A
R C AT
P·E
T d设定
TBA
TBA
0.8
0.02
2.66
4.33
1.5
TBA
TBA
TBA
mA
mA
%
V
Κ
pF
1.235
V
66
11.25
0.02
mA
mA
% / %
VIN = 0.4V或2.4V
DAC A , B,C
I
OUT
= 0毫安
笔记
1
2
3
4
国际长途或电路中的电流,是用于驱动数字芯所需的连续电流
IAA是向所有的DAC包括Vref的电路所需的总电流
通过特性保证
对所有DAC
特定网络阳离子如有更改,恕不另行通知。
预赛修订版D
2
ADV7197
初步信息
1
(V
AA
= + 3.3V ± 5%, V
REF
= 1.235 V ,R
SET
= 2470
,
R
负载
=300
.
所有特定网络阳离子牛逼
民
给T
最大
(0
o
C至70
o
℃) ,除非另有说明,否则
Tj
最大
= 110
o
C.
典型值
11
1.3
0.9
1.3
0.9
2.4
0.4
0.05
TBA
2
0.8
TBA
TBA
最大
单位
位
最低位
最低位
最低位
最低位
V
V
A
pF
V
V
A
uA
pF
测试条件
1
3.3V规格
参数
静态性能
分辨率(每DAC )
积分非线性DAC A
微分非线性DAC A
积分非线性DAC B,C
微分非线性DAC A
数字输出
输出高电压,V
OH
输出低电压,V
OL
三态泄漏电流
三态输出电容
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
输入电流I
IN
输入漏电流
输入电容,C
IN
模拟输出
输出电流( DAC B,C )
输出电流( DAC A )
DAC至DAC匹配
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
民
保证单调性
保证单调性
Vin=0.4V
参考电压(分机和Int 。 )
参考范围,V
REF
电源要求
4
国际直拨电话
2
IAA
3
电源抑制比
Y
R
A L
IN A
IM IC
L N
H A
R C AT
P·E
T d设定
0.02
2.66
4.33
1.5
TBA
TBA
TBA
mA
mA
%
V
Κ
pF
1.235
V
30
10.75
0.02
mA
mA
% / %
VIN = 0.4V或2.4V
DAC A , B,C
I
OUT
= 0毫安
笔记
1
2
3
4
通过特性保证
国际长途或电路中的电流,是用于驱动数字芯所需的连续电流
IAA是向所有的DAC包括Vref的电路所需的总电流
对所有DAC
特定网络阳离子如有更改,恕不另行通知。
3
预赛修订版D
ADV7197
初步信息
(V
AA
= + 5V ± 5%, V
REF
= 1.235 V ,R
SET
= 2470
,
R
负载
=300
.
所有特定网络阳离子牛逼
民
给T
最大
(0
o
C至70
o
℃) ,除非另有说明,否则
Tj
最大
= 110
o
C.
最大
400
单位
千赫
s
s
s
s
ns
ns
ns
s
条件
5V时序规格
参数
MPU端口
1
SCLOCK频率
SCLOCK高脉冲宽度,T
1
SCLOCK低脉冲宽度,T
2
保持时间(起始条件) ,T
3
建立时间(启动条件) ,T
4
数据建立时间,t
5
SDATA , SCLOCK上升时间,t
6
SDATA , SCLOCK下降时间,t
7
建立时间(停止条件) ,T
8
模拟输出
1
模拟输出延迟
2
模拟输出上升/下降时间
输出转换时间
输出偏斜
民
10
0.6
1.3
0.6
0.6
100
0.6
典型值
在此期限之后的第一个时钟
产生
与重复启动条件
300
300
时钟控制和像素PORT
f
CLK
时钟高时间t
9
时钟低时间t
10
数据建立时间t
11
数据保持时间吨
12
控制建立时间t
11
控制保持时刻t
12
数字输出访问时间吨
13
数字输出保持时间吨
14
复位低电平时间
1
流水线延迟
Y
R
A L
IN A
IM IC
L N
H A
R C AT
P·E
T d设定
TBA
TBA
0.5
8
ns
ns
ns
ns
74.25
1.6
1.6
0
2.5
2.5
2.0
13
12
1.6
16
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
时钟周期
类似物
类似物
4 :4:4像素输入
笔记
1保证通过鉴定
从时钟的上升沿的50%点测得的DAC输出满量程转换的50 %点2输出延迟
特定网络阳离子如有更改,恕不另行通知。
5
预赛修订版D