a
特点
96位像素端口1600
×
1280
×
24屏幕分辨率
220兆赫, 24位( 30位伽玛修正)真彩色
三路10位“伽马校正”D / A转换器
2 % (最大值) DAC至DAC配色
三重256
×
10 ( 256 ×30 )调色板RAM
板载用户自定义光标( 64
×
64
×
2)
三色叠加
光标调色板RAM
完全可编程板上PLL
RS - 343A / RS - 170兼容的RGB模拟输出
三电平同步功能
TTL兼容数字输入
标准MPU的I / O接口
可编程像素端口: 24位, 16位, 15位&
8位(伪)
像素数据串行器:
复像素输入端口; 2: 1,4: 1,8 : 1
+5 V CMOS单芯片结构
160引脚塑料四方扁平封装( QFP ) : ADV7162
160引脚“耐热增强型” QFP ( PQUAD ) : ADV7160
ADV是ADI公司的注册商标。
V
AA
TRISYNC
SYNC
空白
P
I
X
E
L
24
A
24
像素
数据
(P7-P0)
B
24
C
24
D
调色板
SELECTS
( PS0 , PS1 )
奇/偶
插件中
8
M
U
L
T
I
P
L
E
X
E
R
I
N
P
U
T
8
颜色
模式
矩阵
96位, 220 MHz的
真彩色视频RAM -DAC
ADV7160/ADV7162
操作模式
1600
×
1200
×
二十四分之三十位分辨率@ 85 Hz的屏幕刷新
1600
×
1200
×
15分之16位分辨率@ 85 Hz的屏幕刷新
1600
×
1200
×
8位分辨率@ 85 Hz的屏幕刷新
应用
窗户加速器
高分辨率,真彩色图形
专业彩色印前成像
数字电视(HDTV ,数字视频)
速度等级
@ 220 MHz的
@ 170 MHz的
@ 140 MHz的
概述
该ADV7160 / ADV7162是一个96位的像素端口视频RAM-
DAC的色彩增强三个10位DAC 。该设备还
包括PLL和64
×
64硬件光标。该ADV7160 /
ADV7162是专为图形设计应用子
高性能,彩色图形工作站系统
窗户加速器。
(下转第15页)
功能框图
SYNCOUT
BLANK和
同步逻辑
10
8
BYPASS COLOR
模式矩阵
10
10
3× 256色调色板
8
8
8
像素
面膜
8
8
8
RED 256 ×10
绿色256 ×10
BLUE 256 ×10
10
10
10
10
8
3颜色叠加PALETTE
红色3×10
2
PS
功能
解码
逻辑
64 x 64
CURSOR
发电机
绿色3×10
2
蓝3×10
10
10
10
S
E
L
E
C
T
O
R
红
DAC
IOR
10
绿色
DAC
IOG
10
2 COLOR光标调色板
2
红色3×10
绿色3×10
蓝3×10
10
10
10
蓝
DAC
IOB
ADV7160/
ADV7162
DATA TO
调色板
30
红
注册
绿色
注册
10
JTAG测试
接入端口
10 (8+2)
TDO
蓝
注册
电压
参考
电路
V
REF
R
SET
COMP
时钟控制
装车
PRGCKOUT
SCKOUT
SCKIN
时钟分频&
同步
电路
÷32, ÷16, ÷8, ÷4
控制
注册
CURSOR
注册
TEST
注册
像素面膜
注册
调整
注册
PLL
注册
命令
注册
(CR1-CR5)
地址
注册
(A10-A0)
模式
注册
(MR1)
ID
注册
状态
注册
选择器
10
时钟
时钟
ECL TO
CMOS
10
MPU端口
PLL
PLL
REF
C1
读/写
CE
C0
D9–D0
TMS TCK TDI GND
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
ADI公司, 1995年
一个技术的方式, P.O. 9106箱,诺伍德。 MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
ADV7160/ADV7162–SPECIFICATIONS
参数
静态性能
分辨率(每DAC )
精度(每个DAC )
积分非线性
微分非线性
灰度错误
编码
数字输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN
时钟输入(时钟,
时钟)
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电流I
IN
( JTAG输入)
输入电容,C
IN
数字输出
输出高电压,V
OH
输出低电压,V
OL
浮态泄漏电流
浮态输出电容
模拟输出
灰度电流范围
输出电流
白电平相对于空白
白电平相对于黑色
黑电平相对于空白
消隐电平
消隐电平
同步电平
三同步电平相对于空白
LSB大小
DAC至DAC匹配
输出合规,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
参考电压
参考电压范围,V
REF
输入电流I
VREF
电源要求
V
AA
I
AA3
I
AA3
电源抑制比
动态性能
时钟和数据馈通
4, 5
毛刺脉冲
DAC至DAC串扰
6
0.1
–30
50
–23
民
典型值
最大
10
±
1
±
1
±
5
(V
AA1
= +5 V; V
REF
= 1.235 V ;
SET
= 280
.
IOR , IOG , IOB (R
L
= 37.5
,
C
L
= 10 pF的) 。所有规格牛逼
民
给T
MAX2
除非另有说明)。
单位
位
最低位
最低位
%灰度
二进制
V
V
A
pF
V
V
A
A
pF
V
V
A
pF
mA
mA
mA
mA
A
mA
A
mA
A
%
V
k
pF
V
A
V
mA
mA
mA
mA
mA
mA
%/%
dB
的pV秒
dB
测试条件/评论
( DAC增益设置= 3996 )
保证单调性
2
0.8
±
10
10
V
AA
– 1.0
V
AA
– 1.6
±
10
±
50
10
2.4
0.4
20
20
15
17.69
16.74
0.95
0
6.29
0
6.29
19.05
17.62
1.44
5
7.62
5
7.62
17.22
1
30
30
1.14
1.235
5
5
475
440
410
450
400
360
1.26
22
20.40
18.50
1.90
50
8.96
50
8.96
3
+1.4
V
IN
= 0.4 V或2.4 V
V
IN
= 0.4 V或2.4 V
V
IN
= 0.4 V或2.4 V
I
来源
= 400
A
I
SINK
= 3.2毫安
( DAC增益设置= 3996 )
同步停用
同步启用
0
I
OUT
= 0毫安
V
REF
= 1.235 V的额定性能
对于220 MHz的操作( ADV7160 )
对于170 MHz的操作( ADV7160 )
对于140 MHz的操作( ADV7160 )
对于220 MHz的操作( ADV7162 )
对于170 MHz的操作( ADV7162 )
对于140 MHz的操作( ADV7162 )
COMP = 0.1
F
笔记
1
±
所有版本的5 % 。
2
温度范围(T
民
给T
最大
) : 0 ° C至+ 70°C 。
3
像素端口不断主频对应于一个线性斜坡的数据。牛逼
J
= 100
o
C.
4
时钟和数据馈通过冲和下冲的数字输入量的函数。毛刺脉冲包括时钟和数据馈通。
5
TTL输入值是0V到3V时,与输入上升/下降时间
≤3
纳秒,测得的10%和90 %的点。定时基准点,在输入和输出的50%。
6
DAC至DAC串扰是通过举办一个DAC高,而其他两个正在从低到高,由高到低的转换测量。
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
ADV7160/ADV7162
MPU P
ORT
8,9
参数
t
19
t
20
t
21
t
22
t
238
t
249
t
259
t
269
t
27
t
28
220兆赫
VERSION
0
10
45
25
5
45
20
5
20
5
170兆赫
VERSION
0
10
45
25
5
45
20
5
20
5
140兆赫
VERSION
0
10
45
25
5
45
20
5
20
5
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
R / W, C0,C1至
CE
建立时间
R / W, C0,C1至
CE
保持时间
CE
低电平时间
CE
高时间
CE
断言到数据总线驱动
CE
断言到数据有效
CE
禁止以数据总线三态
CE
禁止以数据无效
写数据( D0 - D9 )建立时间
写数据( D0 - D9 )保持时间
笔记
一般注意事项
1
TTL输入的值是0至3伏,与输入上升/下降时间
≤
3纳秒时,10 %和90%点之间测量的。
ECL输入(时钟,
时钟)
是V
AA
-0.8 V到V
AA
-1.8 V,与输入上升/下降时间
≤
2纳秒时,10 %和90%点之间测量的。
定时基准点,在输入和输出的50%。
模拟输出负载
≤
10 pF的。
装如图1的数据总线( D0- D9) 。
数字输出负载进行装车, PRGCKOUT & SCKOUT
≤
30 pF的。
2
±
所有版本的5 %
3
温度范围(T
民
给T
最大
) ; 0 ° C至+ 70°C 。
在PIXEL端口信息
4
像素端口包括以下输入:
像素输入:
RED [A , B,C ,D ]
GREEN [A , B,C ,D ]
BLUE [A , B,C ,D ]
调色板中选择: PS0 [A , B,C ,D ]。
PS1 [A , B,C ,D ]
像素控制:
SYNC的空白, TRISYNC ,
奇/偶
时钟输入:
时钟,
时钟,
插件中, SCKIN
时钟输出:装车, PRGCKOUT , SCKOUT
5
τ
是装车周期时间,并为像素时钟速率和复用模式的功能:
2 : 1复用;
τ
O时钟
×
2
= 2
×
t
1
ns
ns
4: 1多路传输;
τ
O时钟
×
4
= 4
×
t
1
8 : 1复用;
τ
O时钟
×
8
= 8
×
t
1
ns
6
对于流水线延迟,这些固定值的条件,其中T下是有效的
10
和
τ-t
11
得到满足。如果任一吨
10
or
τ-t
11
得不到满足,部分会工作,但管道
延迟却会增加。
对于模拟输出的注意事项
7
从时钟的上升沿到的满量程转换的50%点的50 %点处测得的输出延迟。
测得的满量程转换的10 %和90%点之间的输出的上升/下降时间。
测定从满刻度过渡到内最终输出值的2%,其余的输出的50%点的过渡时间。 (过渡时间不包括
时钟和数据馈通) 。
在MPU端口的注意事项
8
t
23
和T
24
测量与图1的负载电路,并定义为所需的输出时间跨越为0.4V或2.4V。
9
t
25
和T
26
从采取的数据输出端所测量的时间推导出0.5V的改变时,装载有图1中测得的数字的电路
然后外推以除去充电100pF的电容的影响。这意味着该时间t
25
和T
26
在时序特性报价是
真值的装置,因此是独立的外部负载电容。
特定网络阳离子如有更改,恕不另行通知。
I
SINK
输出
针
+2.1V
100pF
I
来源
图1.负载电路的数据总线接入和放弃时报
–4–
第0版
ADV7160/ADV7162
时序特性(续)
JTAG P
ORT
2
1
(V
AA
= +5 V; V
REF
= +1.235 V;
3
R
SET
= 280
.
IOR , IOG , IOB (R
L
= 37.5
,
C
L
= 10 pF的) 。
所有特定网络阳离子牛逼
民
给T
最大
除非另有说明)。
参数
PLL性能
4
抖动
PLL参考输入
PLL
REF
频率
V
IH
V
IL
PLL
REF
期
PLL
REF
占空比
JTAG性能
TCK频率,T
29
TCK高时间,t
30
TCK
较低的时间,t
31
TDI , TMS设置时间,t
32
TDI , TMS保持时间,t
33
数字输入
TCK
设置时间t
34
数字输入
TCK
保持时间t
35
TCLK至TDO驱动器,T
36
TCLK至TDO有效,T
37
TCLK至TDO三态,T
38
所有版本
250
900
40
2.0
0.8
25
1.67
40
60
20
15
15
15
15
15
15
0
20
5
15
单位
ps的均方根
千赫分钟
兆赫最大
V最大
V分钟
ns(最小值)
s
最大
%分
%最大
兆赫最大
ns(最小值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
条件/评论
1σ
笔记
1
TTL输入的值是0至3伏,与输入上升/下降时间
≤
3纳秒时,10 %和90%点之间测量的。定时基准点,在输入和输出的50%。
2
±
所有版本的5 % 。
3
温度范围(T
民
给T
最大
) ; 0 ° C至+ 70°C 。
4
抖动是由触发输出时钟测量,延迟15
s
然后测量从触发沿的时间周期,以在输出时钟的下边缘
后的延迟。这种测量被重复多次,并且该RMS值被确定。
特定网络阳离子如有更改,恕不另行通知。
t
29
t
32
t
33
TCK
t
30
t
31
t
34
TMS , TDI
t
35
数字
输入
t
37
t
36
TDO
TDO
t
38
图2. JTAG时序
第0版
–5–