a
CMOS 220 MHz的真彩色图形
三路10位视频RAM -DAC
ADV7152
应用
高分辨率,真彩色图形
专业彩色印前成像
概述
特点
220兆赫, 24位( 30位伽玛修正)真彩色
三路10位“伽马校正”D / A转换器
三人间256 10 ( 256 30 )调色板RAM
片上时钟控制电路
调色板优先选择寄存器
RS - 343A / RS - 170兼容模拟输出
TTL兼容数字输入
标准MPU升/ O接口
10位并行结构
8 + 2字节结构
可编程像素端口: 24位和8位(伪)
像素数据串行
复像素输入端口; 1: 1,2: 1
+5 V CMOS单芯片结构
100引脚塑料四方扁平封装( QFP )
耐热增强型来实现
JC
< 1.0 C / W
该ADV7152 ( ADV
)是一个完整的模拟输出,视频
RAM -DAC的单一CMOS单芯片上。该部分是spe-
cifically设计用于高性能,彩色图形用
工作站。该ADV7152集成了许多图形
功能集成到一台设备可以实现24位直真彩色OP-
关合作,在220 MHz的最大屏幕更新率。该
ADV7152实现了在24位帧缓冲器30位真彩色
设计。该器件还支持其他模式,包括15位
真彩色和8位伪或索引颜色。无论是红色的,
绿色或蓝色输入像素的端口,可用于伪彩色。
该装置由三个高速, 10位视频D / A CON-
流器(RGB) , 3 256 10 ( 1 256 30),彩色查询
表,调色板优先选择中,像素的输入数据多路复用器/多
串行化器和一个时钟发生器/分频器电路。该ADV7152
实现1: 1和2: 1的象素数据复用。板载
调色板优先选择输入使多个调色板设备
连接在一起的multipalette和窗口使用
(下转第10页)
操作模式
24位真彩色( 30位伽玛修正)
@ 220 MHz的
@ 170 MHz的
@ 135 MHz的
@ 110 MHz的
@ 85兆赫
ADV是ADI公司的注册商标。
8比特伪彩色
15位真彩色
功能框图
V
AA
256-COLOR/GAMMA
调色板RAM
红
256 x 10
P
I
X
E
L
P
O
R
T
48
MUX
2:1
8
8
8
绿色
256 x 10
蓝
256 x 10
4
2
10
10-BIT
绿色DAC
10-BIT
BLUE DAC
SYNC
产量
控制寄存器
时钟控制
插件中
装车
PRGCKOUT
SCKIN
SCKOUT
SYNC
空白
MPU端口
时钟
时钟
ECL和CMOS
CE R / W C0
10 (8+2)
C1
D9 – D0
GND
时钟分频
&放大器;
同步
电路
÷32, ÷16, ÷8, ÷4, ÷2
像素面膜
注册
TEST
注册
模式
注册
(MR1)
ID
注册
命令
注册
(CR1-CR3)
调整
注册
ADV7152
10
10-BIT
RED DAC
IOR
IOR
IOG
IOG
IOB
IOB
I
PLL
SYNCOUT
V
REF
R
SET
C
OMP
24
红( R0-R7 ) ,
GREEN ( G0 - G7 ) ,
BLUE ( B0 - B7 )
颜色数据
A
24
B
10
调色板
SELECTS
( PS0 , PS1 )
4
MUX
2:1
DATA TO
调色板
30
红
注册
电压
参考
电路
颜色寄存器
绿色
注册
蓝
注册
地址
注册
ADDR
(A0-–A15)
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
ADV7152–SPECIFICATIONS
(V
C
L
= 10 pF的) ;
IOR , IOG , IOB
= GND 。所有规格牛逼
民
to
参数
静态性能
分辨率(每DAC )
精度(每个DAC )
积分非线性
微分非线性
灰度错误
编码
数字输入(不包括时钟,
时钟)
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN
时钟输入(时钟,
时钟)
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN
数字输出
输出高电压,V
OH
输出低电压,V
OL
浮态泄漏电流
浮态输出电容
模拟输出
灰度电流范围
输出电流
白电平相对于空白
白电平相对于黑色
黑电平相对于空白
在IOR , IOB空白级别
在IOG空白水平
同步水平对IOG
LSB大小
DAC至DAC匹配
输出合规,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
参考电压
参考电压范围,V
REF
输入电流I
VREF
电源要求
V
AA
I
AA3
I
AA
I
AA
I
AA
I
AA
电源抑制比
动态性能
时钟和数据馈通
4, 5
1
AA
= +5 V; V
REF
= +1.235 V;
T
MAX2
除非另有说明)。
R
SET
= 280
。 IOR , IOG , IOB (R
L
= 37.5
测试条件/评论
,
所有版本
10
±
1
±
1
±
5
单位
位
LSB(最大值)
LSB(最大值)
%灰度最大
二进制
V分钟
V最大
A
最大
pF的典型值
V分钟
V最大
A
最大
pF的典型值
V分钟
V最大
A
最大
pF的典型值
mA的最小/最大
mA的最小/最大
mA的最小/最大
mA的最小/最大
A
民
mA的最小/最大
A
最小/最大
A
典型值
%最大
V MIN / V最大
千欧(典型值)
pF的最大
V MIN / V最大
A
典型值
V NOM
最大mA
最大mA
最大mA
最大mA
最大mA
% / %≤
dB典型值
保证单调性
2
0.8
±
10
10
V
AA
– 1.0
V
AA
– 1.6
±
10
10
2.4
0.4
20
20
15/22
17.69/20.40
16.74/18.50
0.95/1.90
0/50
6.29/8.96
0/50
17.22
3
0/+1.4
100
30
1.14/1.26
+5
5
400
370
350
330
315
0.5
–30
V
IN
= 0.4 V或2.4 V
V
IN
= 0.4 V或2.4 V
I
来源
= 400
A
I
SINK
= 3.2毫安
通常情况下19.05毫安
通常情况下17.62毫安
通常情况下1.44毫安
通常情况下5
A
通常情况下7.62毫安
通常情况下5
A
通常为1 %
I
OUT
= 0毫安
V
REF
= 1.235 V的额定性能
220 MHz的零件
170 MHz的零件
135 MHz的零件
110 MHz的零件
85 MHz的零件
通常0.12 %/% , COMP = 0.1
F
毛刺脉冲
DAC至DAC串扰
6
50
–23
的pV秒(典型值)
dB典型值
笔记
1
±
所有版本的5 % 。
2
温度范围(T
民
给T
最大
) : 0 ° C至+ 70°C ;牛逼
J
(硅结温)
≤
100°C.
3
像素端口不断主频对应于一个线性斜坡的数据。牛逼
J
= 100°C.
4
时钟和数据馈通过冲和下冲的数字输入量的函数。毛刺脉冲包括时钟和数据馈通。
5
TTL输入的值是0至3伏,与输入上升/下降时间
≤
3纳秒,测得的10%和90 %的点。定时基准点,在输入和输出的50%。
6
DAC至DAC串扰是通过举办一个DAC高,而其他两个正在从低到高和高到低的转换测量。
特定网络阳离子如有更改,恕不另行通知。
–2–
版本B
ADV7152
时序特性
1
参数
220兆赫
VERSION
(V
AA2
= +5 V; V
REF
= 1.235 V ;
SET
= 280
IOR , IOG , I0B
= GND 。所有规格牛逼
民
给T
MAX3
除非另有说明)。
170兆赫
VERSION
135兆赫
VERSION
110兆赫
VERSION
85兆赫
VERSION
。 IOR , IOG , IOB (R
L
= 37.5
, C
L
= 10 pF的) ;
时钟控制和像素PORT
4
单位
条件/评论
f
时钟
t
1
t
2
t
3
t
4
f
插件中
1 : 1复用
2 : 1多路复用
t
5
1 : 1复用
2 : 1多路复用
t
6
1 : 1复用
2 : 1多路复用
t
7
1 : 1复用
2 : 1多路复用
t
8
t
9
t
10
τ–t
115
t
PD6
1 : 1复用
2 : 1多路复用
t
12
t
13
t
14
t
15
模拟输出
7
220
4.55
2
2
10
110
110
9.1
9.1
4
4
4
4
0
5
0
τ–5
5
6
10
5
5
1
170
5.88
2.5
2.5
10
110
85
9.1
11.76
4
5
4
5
0
5
0
τ–5
5
6
10
5
5
1
135
7.4
3
3.2
10
110
67.5
9.1
14.8
4
6
4
6
0
5
0
τ–5
5
6
10
5
5
1
110
9.1
4
4
10
110
55
9.1
18.18
4
8
4
8
0
5
0
τ–5
5
6
10
5
5
1
85
11.77
4
4
10
85
42.5
11.76
23.53
4
9
4
9
0
5
0
τ–5
5
6
10
5
5
1
兆赫最大
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
兆赫最大
兆赫最大
像素时钟速率
像素时钟周期时间
像素时钟高电平时间
像素时钟低电平时间
像素时钟为装车延迟
插件中时钟速率
插件中周期时间
ns(最小值)
ns(最小值)
插件中高时间
ns(最小值)
ns(最小值)
插件中低时间
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
钟
钟
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
像素数据建立时间
像素数据保持时间
装车到插件中延迟
装车到插件中延迟
流水线延迟
(1
×
CLOCK = T
1
)
像素时钟为PRGCKOUT延迟
SCKIN到SCKOUT延迟
空白
以SCKIN建立时间
空白
以SCKIN保持时间
参数
t
16
t
17
t
18
t
SK
220兆赫170兆赫135兆赫110兆赫85兆赫
版版版版版单位
15
1
15
2
0
15
1
15
2
0
15
1
15
2
0
15
1
15
2
0
15
1
15
2
0
纳秒(典型值)
纳秒(典型值)
纳秒(典型值)
ns(最大值)
纳秒(典型值)
条件/评论
模拟输出延迟
模拟输出上升/下降时间
模拟量输出转换时间
模拟输出偏移( IOR , IOG , IOB )
MPU PORTS
8, 9
参数
t
19
t
20
t
21
t
22
t
238
t
249
t
259
t
26
t
27
220兆赫170兆赫135兆赫110兆赫85兆赫
版版版版版单位
3
10
45
25
5
45
20
5
20
5
3
10
45
25
5
45
20
5
20
5
3
10
45
25
5
45
20
5
20
5
3
10
45
25
5
45
20
5
20
5
3
10
45
25
5
45
20
5
20
5
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
R / W, C0,C1至
CE
建立时间
R / W, C0,C1至
CE
保持时间
CE
低电平时间
CE
高时间
CE
断言数据总线驱动
CE
断言到数据有效
CE
禁止以数据总线三态
写数据( D0 - D9 )建立时间
写数据( D0 - D9 )保持时间
版本B
–3–
ADV7152
笔记
1
TTL输入的值是0至3伏,与输入上升/下降时间
≤
3纳秒时,10 %和90%点之间测量的。 ECL输入(时钟,
时钟)
是
V
AA
-0.8 V到V
AA
-1.8 V,与输入上升/下降时间
≤
2纳秒时,10 %和90%点之间测量的。定时基准点的50% ,用于输入和输出
放。模拟输出负载
≤
10 pF的。数据总线(D0 - D9)加载为图1所示的数字输出负载为装车, PRGCKOUT , SCKOUT ,我
PLL
和
SYNCOUT
≤
30 pF的。
2
±
所有版本的5 % 。
3
温度范围(T
民
给T
最大
) : 0 ° C至+ 70°C ;牛逼
J
(硅结温)
≤
100°C.
4
像素端口包括以下输入:像素输入: RED [A ,B ]。 GREEN [A , B] ; BLUE [A , B] ,选择调色板: PS0 [A ,B ]。 PS1 [A ,B ]。像素控制:
SYNC的空白;
时钟输入时钟,
时钟,
插件中, SCKIN ;时钟输出:装车, PRGCKOUT , SCKOUT 。
5
τ
是装车周期时间,并为像素时钟速率和复用模式的功能: 1 : 1复用;
τ
=时钟= T
1
NS ; 2: 1多
路复用,
τ
O时钟
×
2 = 2
×
t
1
NS 。
6
对于流水线延迟,这些固定值的条件,其中T下是有效的
10
和
τ–t
11
得到满足。如果任一吨
10
or
τ–t
11
得不到满足,部分将运行,但用户喉─
线延迟增加2个时钟周期为2:校准周期后1模式进行。
7
从时钟的上升沿到的满量程转换的50%点的50 %点处测得的输出延迟。之间测得的输出上升/下降时间
10 %和90 %点的全面过渡。沉从满量程转换的50%点测得的输出剩余时间内
±
1 LSB 。 (建立时间
不包括时钟和数据馈通)。
8
t
23
和T
24
测量与图1的负载电路,并定义为所需的输出时间跨越为0.4V或2.4V。
9
t
25
从采取的数据输出端所测量的时间推导出0.5伏时,装载有图1的电路所测得的数是然后改变外推
迟来背部以除去充电100pF的电容的影响。这意味着该时间t
25
在时序特性报价是该设备的真正价值
并因此不依赖于外部数据总线负载电容。
特定网络阳离子如有更改,恕不另行通知。
I
SINK
TO
产量
针
+2.1V
100pF
I
来源
图1.负载电路的数据总线接入和放弃时报
t
2
t
1
时钟
t
3
时钟
t
4
装车
(1: 1复用)
装车
(2: 1复用)
图2.装车与像素时钟输入(时钟,
时钟
)
t
5
插件中
t
6
t
7
t
8
像素输入
数据*
有效
数据
t
9
有效
数据
有效
数据
*设有像素数据( R0 - R7 , G0 - G7 , B0 -B7 ) ;调色板中选择输入( PS0 , PS1 ) ; SYNC ; BLANK
图3.插件中主场迎战像素输入数据
–4–
版本B
ADV7152
时钟
t
10
装车
插件中
像素输入
数据*
A
N
B
N
数字
A
N+1
B
N+1
A
N+2
B
N+2
INPUT TO
A
NALOG
安输出P
IP
ELINE
类似物
产量
数据
IOR , IOR
IOG , IOG
IOB , IOB
I
PLL
, SYNCOUT
t
PD
A
N-1
B
N-1
A
N
B
N
A
N+1
B
N+1
A
N+2
B
N+2
*设有像素数据( R0 - R7 , G0 - G7 , B0 -B7 ) ;调色板中选择输入( PS0 , PS1 ) ; SYNC ; BLANK
图4.像素输入到模拟输出管道与最小装车到插件中的延迟( 2 : 1多路复用模式)
时钟
τ
τ-
t
11
装车
插件中
像素输入
数据*
A
N
B
N
位
人在
把吨
A
N+1
B
N+1
A
N+2
B
N+2
O ANA
LOG
utpu
牛逼管
LINE
类似物
产量
数据
IOR , IOR
IOG , IOG
IOB , IOB
I
PLL
, SYNCOUT
A
N-1
B
N-1
A
N
B
N
A
N+1
B
N+1
A
N+2
B
N+2
t
PD
*设有像素数据( R0 - R7 , G0 - G7 , B0 -B7 ) ;调色板中选择输入( PS0 , PS1 ) ; SYNC ; BLANK
图5.像素输入到模拟输出管道与最大装车到插件中的延迟( 2 : 1多路复用模式)
时钟
PRGCKOUT
(CLOCK/4)
PRGCKOUT
(CLOCK/8)
PRGCKOUT
(CLOCK/16)
PRGCKOUT
(CLOCK/32)
t
12
* INLCUDES象素数据( R0 - R7 , G0 - G7 , B0 -B7 ) ;调色板中选择输入( PS0 , PS1 ) ; SYNC ; BLANK
图6.像素时钟输入与可编程时钟输出( PRGCKOUT )
版本B
–5–