a
特点
240 MSPS吞吐速率
10位D / A转换器
SFDR
-70 dB典型值:F
CLK
= 50 MHz的; F
OUT
= 1兆赫
-53 dB典型值:F
CLK
= 140 MHz的; F
OUT
= 40 MHz的
RS - 343A / RS - 170兼容输出
互补输出
DAC输出电流范围: 2 mA至26毫安
TTL兼容的输入
上TSSOP封装内部参考电压( 1.23 V)
单电源+ 5V / + 3.3V工作电压
28引脚SOIC封装和24引脚TSSOP封装
低功耗( 30毫瓦分@ 3V)
低功耗待机模式( 10毫瓦分@ 3V)
掉电模式( 60毫瓦分@ 3V)
关断模式可在TSSOP封装
工业级温度范围( -40°C至+ 85°C )
应用
数字视频系统( 1600×1200 @ 100赫兹)
高分辨率彩色图形
数字无线电调制
影像处理
仪器仪表
视频信号重构
直接数字频率合成器(DDS )
无线局域网
概述
CMOS , 240 MHz的
10位高速视频DAC
ADV7127
功能框图
V
AA
10
D9–D0
数据
注册
10
DAC
I
OUT
I
OUT
PDOWN *
PSAVE
时钟
POWER-
下
模式
电压*
参考
电路
V
REF
ADV7127
GND
R
SET
COMP
* ON TSSOP版本只
该ADV7127 ( ADV)是一种高速,数模转换
vertor一个单芯片上。它由一个10位的,
视频D / A转换器与主板上的电压基准,完井
甘南输出,一个标准TTL输入接口和高
阻抗模拟输出电流源。
该ADV7127具有一个10位宽的输入端口。采用+5 V单/
+3.3 V电源和时钟都被要求做
部分功能。
该ADV7127被制造在一个CMOS工艺。单芯片
CMOS结构确保了更强大的功能与更低
功耗。该ADV7127可在小外形
28引脚SOIC封装或24引脚TSSOP封装。
该ADV7127 TSSOP封装还具有省电模式。
这两个ADV7127包有功耗待机模式。
该ADV7127 TSSOP封装具有一个片上参考电压进行
ENCE电路。该ADV7127 SOIC封装,需要一个外部
参考。
产品亮点
1. 240 MSPS吞吐量。
2.保证单调性10位。
3.兼容多种高清晰度的彩色
图形系统,包括RS - 343A和RS - 170A 。
ADV是ADI公司的注册商标。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 1998年
ADV7127–SPECIFICATIONS
5 V SOIC规格
参数
静态性能
分辨率(每DAC )
积分非线性( BSL )
微分非线性
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
输入电流I
IN
PSAVE上拉电流
输入电容,C
IN
模拟输出
输出电流
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
偏移误差
增益误差
2
参考电压(分机)。
参考范围,V
REF
功耗
数字电源电流
3
数字电源电流
3
数字电源电流
3
模拟电源电流
模拟电源电流
待机电源电流
4
电源抑制比
(V
AA
= +5 V 5%, V
REF
= 1.235 V ,R
SET
= 560
另有说明,T
j max的情况
= 110 C)
民
10
–1
–1
2
–1
20
10
2.0
0
100
10
–0.025
–5.0
1.12
1.235
3.4
10.5
18
33
5
2.1
0.1
+0.025
+5.0
1.35
9
15
25
37
5.0
0.5
18.5
+1.4
0.8
+1
典型值
最大
, C
L
= 10 pF的。所有规格牛逼
民
给T
最大1
除非
测试条件
单位
位
最低位
最低位
V
V
A
A
pF
mA
V
k
pF
% FSR
% FSR
V
mA
mA
mA
mA
mA
mA
%/%
0.4
0.25
+1
+1
保证单调性
V
IN
= 0.0 V或V
AA
I
OUT
= 0毫安
测试了DAC输出= 0 V
FSR = 17.62毫安
f
CLK
= 50 MHz的
f
CLK
= 140兆赫
f
CLK
= 240兆赫
R
SET
= 560
R
SET
= 4933
PSAVE =低,数字化和控制
输入在V
AA
笔记
1
温度范围T
民
给T
最大
: -40 ° C至+ 85°C ,在50 MHz和140 MHz时, 0 ° C至+ 70°C在240兆赫。
2
增益误差= ( (测得( FSC ) /理想( FSC ) -1 )
×
100 ),其中,理想= V
REF
/R
SET
×
K
×
( 3FFH )和K = 7.9896 。
3
数字电源在0V和V测量与对应于斜坡图案和与输入电平的数据输入连续时钟
DD
.
4
这些最大/最小规格是由特性保证将超过4.75 V至5.25 V的范围内。
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
ADV7127
5 V TSSOP规格
参数
静态性能
分辨率(每DAC )
积分非线性( BSL )
微分非线性
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
PDOWN输入高电压
2
PDOWN输入低电压
2
输入电流I
IN
PSAVE上拉电流
PDOWN上拉电流
输入电容,C
IN
模拟输出
输出电流
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
偏移误差
增益误差
3
参考电压(分机和Int 。 )
4
参考范围,V
REF
功耗
数字电源电流
5
数字电源电流
5
数字电源电流
5
模拟电源电流
模拟电源电流
待机电源电流
6
PDOWN电源电流
2
电源抑制比
(V
AA
= +5 V 5%, V
REF
= 1.235 V ,R
SET
= 560
另有说明,T
j max的情况
= 110 C)
民
10
–1
–1
2
0.8
3
1
–1
20
20
10
2.0
0
100
10
–0.025
–5.0
1.12
1.235
1.5
4
6.5
23
5
3.8
1
0.1
+0.025
+5.0
1.35
3
6
10
27
6
18.5
+1.4
+1
典型值
最大
, C
L
= 10 pF的。所有规格牛逼
民
给T
MAX1
除非
测试条件
单位
位
最低位
最低位
V
V
V
V
A
A
A
pF
mA
V
k
pF
% FSR
% FSR
V
mA
mA
mA
mA
mA
mA
mA
%/%
0.4
0.25
+1
+1
保证单调性
V
IN
= 0.0 V或V
AA
I
OUT
= 0毫安
测试了DAC输出= 0 V
FSR = 17.62毫安
f
CLK
= 50 MHz的
f
CLK
= 140兆赫
f
CLK
= 240兆赫
R
SET
= 560
R
SET
= 4933
PSAVE =低,数字化和控制
输入在V
AA
0.5
笔记
1
温度范围T
民
给T
最大
: -40 ° C至+ 85°C ,在50 MHz和140 MHz时, 0 ° C至+ 70°C在240兆赫。
2
这掉电功能仅适用于在TSSOP封装的ADV7127 。
3
增益误差= ( (测得( FSC ) /理想( FSC ) -1 )
×
100 ),其中,理想= V
REF
/R
SET
×
K
×
( 3FFH )和K = 7.9896 。
4
内部参考电压仅适用于ADV7127 TSSOP封装。
5
数字电源在0V和V测量与对应于斜坡图案和与输入电平的数据输入连续时钟
DD
.
6
这些最大/最小规格是由特性保证将超过4.75 V至5.25 V的范围内。
特定网络阳离子如有更改,恕不另行通知。
第0版
–3–
ADV7127–SPECIFICATIONS
3.3 V SOIC规格
参数
静态性能
分辨率(每DAC )
积分非线性( BSL )
微分非线性
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
输入电流I
IN
PSAVE上拉电流
输入电容,C
IN
模拟输出
输出电流
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
偏移误差
增益误差
3
参考电压(分机)。
参考范围,V
REF
功耗
数字电源电流
4
数字电源电流
4
数字电源电流
4
模拟电源电流
模拟电源电流
待机电源电流
电源抑制比
2
1
(V
AA
= +3.0 V–3.6 V, V
REF
= 1.235 V ,R
SET
= 560
,
C
L
= 10 pF的。所有规格牛逼
民
给T
最大
除非另有说明,T
j max的情况
= 110 C)
民
典型值
最大
10
+1
+1
单位
位
最低位
最低位
V
V
A
A
pF
mA
V
k
pF
% FSR
% FSR
V
mA
mA
mA
mA
mA
mA
%/%
测试条件
R
SET
= 680
R
SET
= 680
R
SET
= 680
–1
–1
2.0
0.5
0.25
0.8
–1
20
10
2.0
0
70
10
0
0
1.12
1.235
2.2
6.5
11
32
5
2.4
0.1
18.5
+1.4
+1
V
IN
= 0.0 V或V
DD
0
测试了DAC输出= 0 V
FSR = 17.62毫安
1.35
5.0
12.0
15
35
5.0
0.5
f
CLK
= 50 MHz的
f
CLK
= 140兆赫
f
CLK
= 240兆赫
R
SET
= 560
R
SET
= 4933
PSAVE =低,数字化和控制
输入在V
DD
笔记
1
这些最大/最小规格是由特性保证将超过3.0 V至3.6 V范围内。
2
温度范围T
民
给T
最大
: -40 ° C至+ 85°C ,在50 MHz和140 MHz时, 0 ° C至+ 70°C在240兆赫。
3
增益误差= ( (测得( FSC ) /理想( FSC ) -1 )
×
100 ),其中,理想= V
REF
/R
SET
×
K
×
( 3FFH )和K = 7.9896 。
4
数字电源在0V和V测量与对应于斜坡图案和与输入电平的数据输入连续时钟
DD
.
特定网络阳离子如有更改,恕不另行通知。
–4–
第0版
ADV7127
3.3 V TSSOP规格
参数
静态性能
分辨率(每DAC )
积分非线性( BSL )
微分非线性
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
PDOWN输入高电压
3
PDOWN输入低电压
3
输入电流I
IN
PSAVE上拉电流
输入电容,C
IN
模拟输出
输出电流
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
偏移误差
增益误差
4
参考电压(分机)。
参考范围,V
REF
参考电压(智力)。
5
参考范围,V
REF
功耗
数字电源电流
6
数字电源电流
6
数字电源电流
6
模拟电源电流
模拟电源电流
待机电源电流
PDOWN电源电流
电源抑制比
2
1
(V
AA
= +3.0 V–3.6 V, V
REF
= 1.235 V ,R
SET
= 560
,
C
L
= 10 pF的。所有规格牛逼
民
给T
最大
除非另有说明,T
j max的情况
= 110 C)
典型值
最大
10
+1
+1
民
单位
位
最低位
最低位
V
V
V
V
A
A
pF
mA
V
k
pF
% FSR
% FSR
V
V
测试条件
R
SET
= 680
R
SET
= 680
R
SET
= 680
–1
–1
2.0
0.5
0.25
0.8
2.1
0.6
–1
20
10
2.0
0
70
10
0
0
1.12
1.235
1.235
1
2.5
4
22
5
2.6
20
0.1
2
4.5
6
25
3
18.5
+1.4
+1
V
IN
= 0.0 V或V
DD
0
测试了DAC输出= 0 V
FSR = 17.62毫安
1.35
mA
mA
mA
mA
mA
mA
A
%/%
f
CLK
= 50 MHz的
f
CLK
= 140兆赫
f
CLK
= 240兆赫
R
SET
= 560
R
SET
= 4933
PSAVE =低,数字化和控制
输入在V
DD
0.5
笔记
1
这些最大/最小规格是由特性保证将超过3.0 V至3.6 V范围内。
2
温度范围T
民
给T
最大
: -40 ° C至+ 85°C ,在50 MHz和140 MHz时, 0 ° C至+ 70°C在240兆赫。
3
这掉电功能仅适用于在TSSOP封装的ADV7127 。
4
增益误差= ( (测得( FSC ) /理想( FSC ) -1 )
×
100 ),其中,理想= V
REF
/R
SET
×
K
×
( 3FFH )和K = 7.9896 。
5
内部参考电压仅适用于ADV7127 TSSOP封装。
6
数字电源在0V和V测量与对应于斜坡图案和与输入电平的数据输入连续时钟
DD
.
特定网络阳离子如有更改,恕不另行通知。
第0版
–5–