a
特点
80 MHz的流水线操作
三重8位D / A转换器
RS - 343A / RS - 170兼容输出
TTL兼容的输入
+5 V CMOS单芯片结构
40引脚DIP封装或44引脚PLCC和48引脚TQFP
应用
高分辨率彩色图形
CAE / CAD / CAM的应用
影像处理
仪器仪表
视频信号重构
桌面出版
直接数字频率合成器(DDS )和I / Q调制
速度等级*
80兆赫
50兆赫
30兆赫
CMOS
80兆赫, 888 - bit视频DAC
ADV7120
功能框图
V
AA
FS
调整
V
REF
参考
扩音器
COMP
ADV7120
时钟
R0
R7
像素
输入
PORT
红
8
注册
8
DAC
IOR
G0
G7
8
绿色
注册
8
DAC
IOG
B0
B7
8
蓝
注册
8
DAC
IOB
REF WHITE
空白
SYNC
控制
注册
SYNC
控制
I
SYNC
GND
概述
该ADV7120 ( ADV)是一个数字到模拟视频转换器上
一个单芯片。部分被特别设计
高分辨率的彩色图形和视频系统。这也是理想
对于不需要任何高速通信类型的应用程序
低成本,高速度的DAC 。它包括三个高速,
8位视频D / A转换器( RGB ) ;一个标准TTL输入接口
面和高阻抗,模拟输出电流源。
它具有三个独立的8位,像素输入端口,一个
每个用于红,绿和蓝视频数据。额外的视频输入
对部分控制包括复合同步,空白和为参考
ENCE白色。采用+5 V单电源,一个1.23 V外部基准
和像素时钟输入都被认为是必需的,以使所述部分
可操作性。
ADV7120能够产生RGB视频输出的显
的NAL ,与RS - 343A和RS - 170兼容的视频
标准,不需要外部缓冲。
该ADV7120采用+5 V CMOS工艺。其
单片CMOS结构确保了更强大的功能
与低功耗。该器件提供两种封装: 0.6" ,
40引脚塑料DIP和44引脚塑料有引线( J形引脚)芯片CAR-
垒, PLCC 。该ADV7120也可以在一个非常小的48-
导致薄型四方扁平封装( TQFP ) 。
ADV是ADI公司的注册商标。
*速度等级高达140 MHz的也可根据特殊要求。
请联系ADI公司或其代表了解更多详情。
产品亮点
1.快速视频刷新率, 80兆赫。
2.兼容多种高清晰度的彩色
图形视频系统。
3.保证单调性,最大差不
线性度
±
0.5 LSB 。积分非线性是保证
是一个最大的
±
1 LSB。
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
ADV7120–SPECIFICATIONS
参数
静态性能
分辨率(每DAC )
精度(每个DAC )
积分非线性, INL
微分非线性, DNL
灰度错误
编码
数字输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN2
模拟输出
灰度电流范围
输出电流
白电平相对于空白
白电平相对于黑色
黑电平相对于空白
在IOR , IOB空白级别
在IOG空白水平
同步水平对IOG
LSB大小
DAC至DAC匹配
输出合规,V
OC
输出阻抗,R
OUT2
输出电容,C
OUT2
参考电压
参考电压范围,V
REF
输入电流I
VREF
电源要求
V
AA
I
AA
电源抑制比
功耗
动态性能
毛刺脉冲
2, 3
DAC噪声
2, 3, 4
模拟输出偏斜
所有版本
8
±
1
±
0.5
±
5
二进制
2
0.8
±
1
10
15
22
17.69
20.40
16.74
18.50
0.95
1.90
0
50
6.29
9.5
0
50
69.1
5
–1
+1.4
100
30
1.14/1.26
–5
5
125
100
0.5
625
500
50
200
2
(V
AA
= +5 V 5%; V
REF
= 1.235 V ;
L
= 37.5 , C
L
= 10 pF的;
SET
= 560 .
I
SYNC
连接到I0G 。所有规格牛逼
民
给T
MAX1
除非另有说明)。
单位
位
LSB(最大值)
LSB(最大值)
%灰度最大
测试条件/评论
保证单调性
最大灰度电流: IOG = (V
REF
* 12,082/R
SET
)毫安
IOR , IOB = (V
REF
* 8,627/R
SET
)毫安
V分钟
V最大
A
最大
pF的最大
毫安分钟
最大mA
毫安分钟
最大mA
毫安分钟
最大mA
毫安分钟
最大mA
A
民
A
最大
毫安分钟
最大mA
A
民
A
最大
A
典型值
%最大
V分钟
V最大
千欧(典型值)
pF的最大
V MIN / V最大
毫安(典型值)
V NOM
最大mA
最大mA
% / %≤
毫瓦MAX
毫瓦MAX
的pV秒(典型值)
的pV秒(典型值)
ns(最大值)
V
IN
= 0.4 V或2.4 V
通常情况下19.05毫安
通常情况下17.62毫安
通常情况下1.44毫安
通常情况下5
A
通常情况下7.62毫安
通常情况下5
A
通常为2 %
I
OUT
= 0毫安
V
REF
= 1.235 V的额定性能
通常情况下80毫安: 80 MHz的零件
通常情况下70毫安: 50兆赫& 35 MHz的零件
通常0.12 %/% : F = 1千赫, COMP = 0.1
F
通常情况下400毫瓦: 80 MHz的零件
通常情况下350毫瓦: 50兆赫& 30 MHz的零件
通常, 1纳秒
笔记
1
温度范围(T
民
给T
民
) ; 0 ° C至+ 70°C 。
2
在+ 25 ° C样品测试,以确保合规性。
3
TTL输入的值是0至3伏,与输入上升/下降时间
≤3
纳秒,测得的10 %和90%点之间。定时基准点的50% ,用于输入和
输出。参见图1时序笔记。
4
这包括由于时钟和数据馈通,以及RGB模拟串扰效应。
特定网络阳离子如有更改,恕不另行通知。
–2–
版本B
ADV7120
时序特性
参数
f
最大
t
l
t
2
t
3
t
4
t
5
t
6
t
7
t
83
80 MHz的版本
80
3
2
12.5
4
4
30
20
3
12
50
6
2
20
7
7
30
20
3
15
1
(V
AA
= +5 V
5%; V
REF
= 1.235 V ;
L
= 37.5 , C
L
= 10 pF的;
SET
= 560 .
I
SYNC
连接到IOG 。所有规格牛逼
民
给T
MAX2
除非另有说明)。
30 MHz的版本
30
8
2
33.3
9
9
30
20
3
15
单位
兆赫最大
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
纳秒(典型值)
ns(最大值)
纳秒(典型值)
条件/评论
时钟速率
数据&控制建立时间
数据&控制保持时间
时钟周期时间
时钟脉冲宽度高电平时间
时钟脉冲宽度低电平时间
模拟输出延迟
模拟输出上升/下降时间
模拟量输出转换时间
50 MHz的版本
笔记
1
TTL输入的值是0至3伏,与输入上升/下降时间
≤3
纳秒,测得的10 %和90%点之间。定时基准点的50% ,用于输入
和输出。参见图1时序笔记。
2
温度范围(T
民
给T
最大
) : 0 ° C至+ 70°C
3
在+ 25 ° C样品测试,以确保合规性。
特定网络阳离子如有更改,恕不另行通知。
t
4
t
5
时钟
t
3
数字输入
( R0 - R7 , G0 - G7 , B0 -B7 ;
SYNC的空白,
REF WHITE )
t
1
数据
t
2
t
6
模拟输出
( IOR , IOG , IOB ,我
SYNC
)
t
8
t
7
笔记
1.输出延迟(
t
)从测50 %点的上升沿
6
时钟到50%点的满量程转换。
2.转换时间(
t
)从测50%点满刻度
8
过渡到在最终总产值的2 % 。
3.输出上升/下降时间(
t
)测定的10%和90%点之间的
7
的全面过渡。
图1.视频输入/输出时序
版本B
–3–
ADV7120
推荐工作条件
参数
电源
工作环境
温度
输出负载
参考电压
符号
V
AA
T
A
R
L
V
REF
民
4.75
0
1.14
37.5
1.235
典型值
5.00
最大
5.25
+70
1.26
单位
伏
°C
伏
订购指南
模型
ADV7120KN80
ADV7120KN50
ADV7120KN30
ADV7120KP80
ADV7120KP50
ADV7120KP30
ADV7120KST50
ADV7120KST30
速度
80兆赫
50兆赫
30兆赫
80兆赫
50兆赫
30兆赫
50兆赫
30兆赫
温度
范围
1
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
包
选项
2
N-40A
N-40A
N-40A
P-44A
P-44A
P-44A
ST-48
ST-48
绝对最大额定值
1
V
AA
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +7 V
电压上的任何数字引脚。 。 。 。 。 GND -0.5 V到V
AA
+0.5 V
工作环境温度(T
A
) 。 。 。 。 。 。 。 。 0 ° C至+ 70°C
存储温度(T
S
) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
结温(T
J
) . . . . . . . . . . . . . . . . . . . . +150°C
焊接温度( 10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
气相焊接(1分钟) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220℃
IOR , IOB , IOG ,我
SYNC
到GND
2
。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 V至V
AA
笔记
1
条件超过上述“绝对最大额定值”,可能会导致
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其他条件,在上市运作
本规范的业务部门是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
2
模拟量输出短路到任何电源或通用可以的
无限期。
笔记
1
工业级温度范围(-40 ° C至+ 85° C)的版本提供给特殊
请求。请咨询您当地的模拟设备的代表。
2
N =塑料DIP ; P =塑料有引线芯片载体。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然ADV7120具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
销刀豆网络gurations
DIP
R4
R5
R6
R7
G0
G1
G2
G3
G4
G5
1
2
3
4
5
6
7
8
9
10
40 R3
警告!
ESD敏感器件
PLCC
FS调整
TQFP
GND
GND
GND
COMP
R5
R6
R3
R7
R4
R6
R5
R4
R3
R2
R7
R1
R0
39 R2
38 R1
37 R0
36 FS调整
35 V
REF
34 COMP
33 IOR
32 IOG
V
REF
48 47 46 45 44 43 42 41 40 39 38 37
GND 1
36 FS调整
35
V
REF
34
COMP
33 IOR
6
G0
G1
G2
7
8
9
5
4
3
2
1
44 43 42 41 40
39 IOR
38
IOG
G0 2
G1 3
G2 4
G3 5
G4 6
G5 7
G6 8
G7 9
BLANK 10
SYNC 11
V
AA
12
13 14 15 16 17 18 19 20 21 22 23 24
37 I
SYNC
36 V
AA
G3 10
G4 11
G5 12
G6 13
G7 14
BLANK 15
SYNC 16
V
AA
17
18 19 20 21 22 23 24 25 26 27 28
REF WHITE
时钟
GND
B1
B2
B3
B4
B5
B0
B6
B7
R2
R1
R0
NC
32 IOG
31 V
AA
30 V
AA
29 IOB
28 GND
27 GND
26时钟
25 NC
31 I
SYNC
顶视图
G6 11 (不按比例) 30 V
AA
G7 12
29
IOB
ADV7120
ADV7120
顶视图
(不按比例)
35 V
AA
34 V
AA
33 IOB
32 GND
31 GND
30 GND
29 GND
ADV7120
顶视图
(不按比例)
空白
SYNC
V
AA
13
14
15
28 GND
27 GND
26 GND
25
24
23
22
时钟
REF WHITE
B7
B6
B0 16
B1 17
B2 18
B3 19
B4 20
GND
B0
B1
B2
B3
B4
B5
B6
NC
GND
21 B5
NC =无连接
记
对于TQFP封装的ADV7120 :本REF美白针不可用。
在我
SYNC
引脚不可用,在内部连接到IOG引脚。
–4–
NC
B7
版本B
ADV7120
引脚功能说明
针
助记符
空白
功能
复合空白对照输入( TTL兼容) 。在这个控制输入逻辑0驱动模拟输出
放, IOR , IOB和IOG ,以消隐电平。该
空白
信号被锁存时钟的上升沿。
而
空白
是逻辑零,则R0-R7 , G0 -G7 , R0-R7和REF白色像素和控制输入是
忽略不计。
复合同步控制输入( TTL兼容) 。在逻辑零
SYNC
输入开关断开一个40 IRE
电流源上的余
SYNC
输出。
SYNC
不覆盖任何其它控制或数据输入;因此,它
应仅在消隐间隔期间被认定。
SYNC
被锁存时钟的上升沿。
时钟输入( TTL兼容) 。时钟的上升沿锁存R0-R7 , G0 -G7 , B0 B7,
SYNC ,
空白
和REF白色像素和控制输入。它通常是视频系统的像素时钟速率。
时钟应该由专用的TTL缓冲器驱动。
参考白控制输入( TTL兼容) 。在此输入逻辑1强制IOR , IOG和IOB
输出到白电平,而不管像素的输入数据( R0-R7 , G0 - G7和B0 B7)的。 REF WHITE是
锁存时钟的上升沿。
红色,绿色和蓝色的像素数据输入( TTL兼容) 。像素数据被锁存时钟的上升沿。
R0,G0和B0是最低显著数据位。未使用的像素数据输入端应连接到无论是
普通PCB的电源或接地层。
红色,绿色和蓝色的电流输出。这些高阻抗电流源是能够直接驱动
双端75
同轴电缆。所有这三个电流输出应该也有类似的输出负载是否
它们是否都被使用。
同步电流输出。这个高阻抗电流源,可直接连接到IOG输出。这
允许同步信息被编码到绿色通道。我
SYNC
不输出任何电流,同时
SYNC
是逻辑零。电流输出中的余额
SYNC
而
SYNC
是逻辑1由下式给出:
I
SYNC
(毫安) =
3,455
×
V
REF
(Ⅴ) / R
SET
()
如果未在绿色通道需要的同步信息,我
SYNC
应连接到AGND 。
SYNC
时钟
REF WHITE
R0–R7,
G0–G7,
B0–B7
IOR , IOG , IOB
I
SYNC
FS调整
全面的调整控制。电阻(R
SET
)连接在此引脚与GND之间,控制的幅度
满量程的视频信号。注意, IRE的关系得以维持,而不管满刻度输出的
电流。
R之间的关系
SET
和IOG满量程输出电流(假设我
SYNC
被连接到
IOG )由下式给出:
R
SET
() =
12,082
×
V
REF
(V ) / IOG (MA )
R之间的关系
SET
和IOR和IOB的满量程输出电流由下式给出:
IOR , IOB (毫安) =
8,628
×
V
REF
(Ⅴ) / R
SET
()
补偿引脚。这是一个补偿引脚的内部参考放大器。 A 0.1
F
陶瓷电容
器必须连接COMP和V之间
AA
.
参考电压输入。外部1.2 V基准电压必须连接到该引脚。在使用延长的
ternal电阻分压网络,不推荐。 A 0.1
F
去耦陶瓷电容应CON
V之间连接的
REF
和V
AA
.
模拟供电( 5 V
±
5%)。所有V
AA
在ADV7120的引脚必须连接。
地面上。所有GND引脚都必须连接。
COMP
V
REF
V
AA
GND
版本B
–5–