添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第301页 > ADSP-BF561SBBZ500
Blackfin嵌入式
对称多处理器
ADSP-BF561
特点
对称双600 MHz的高性能Blackfin内核
328K字节的片上存储器
(见
第4页内存架构)
每个Blackfin处理器内核包括
2个16位MAC , 2个40位ALU,4个8位视频ALU ,
40位移位寄存器
RISC式寄存器和易于亲的教学模式
编程和编译环境友好
先进的调试,跟踪和性能监控
工作电压范围宽, (见
工作条件
第20页)
256球CSP_BGA ( 2种尺寸)和297引脚PBGA
封装选项
2内部存储器到存储器的DMA和1的内部存储器
DMA控制器
12个通用32位定时器/计数器, PWM
能力
SPI兼容端口
UART与IrDA支持
双看门狗定时器
双32位内核定时器
48个可编程标志( GPIO )
片上能够0.5×锁相环至64×频率
乘法
2并行输入/输出外设接口支持单位
ITU -R 656视频和无缝连接到模拟前端
ADCS
2 dual channel, full duplex synchronous serial ports support
荷兰国际集团8个立体声我
2
s通道
外设
双12通道DMA控制器
(支持24外设的DMA )
2内存到内存的DMA
电压
调节器
IRQ控制/
看门狗
定时器
JTAG测试
仿真
IRQ控制/
看门狗
定时器
B
L1
指令
内存
L1
数据
内存
B
L1
指令
内存
L1
数据
内存
L2 SRAM
128K字节
UART
红外
SPI
SPORT0
核心系统/总线接口
IMDMA
调节器
SPORT1
EAB
DMA
CONTROLLER1
32
DEB
引导ROM
32
DAB
外部端口
FLASH / SDRAM控制
PPI0
PPI1
PAB
DMA
CONTROLLER2
DAB
16
16
GPIO
计时器
图1.功能框图
Blackfin处理器和Blackfin处理器徽标是ADI公司的注册商标
英文内容
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2009
ADI公司保留所有权利。
ADSP-BF561
目录
功能................................................. ................ 1
外设................................................. ............ 1
目录............................................... ...... 2
修订历史................................................ ...... 2
概述................................................ 3
便携式低功耗架构............................. 3
Blackfin处理器内核.......................................... 3
内存架构............................................ 4
DMA控制器................................................ 8 ..
看门狗定时器................................................ 8 ..
定时器................................................. .............. 9
串行端口(SPORT ) ............................................ 9
串行外设接口( SPI )端口......................... 9
UART端口................................................ .......... 9
可编程标志(的PFx ) .................................... 10
并行外设接口................................... 10
动态电源管理................................ 11
电压调节.............................................. 12
时钟信号................................................ ..... 13
引导模式................................................ ... 14
指令集的说明................................... 14
开发工具............................................. 15
设计一个仿真器兼容的处理器板... 16
相关文件.............................................. 16
引脚说明................................................ .... 17
规格................................................. ....... 20
工作条件........................................... 20
电气特性....................................... 21
绝对最大额定值................................... 22
包装信息............................................ 22
ESD敏感度................................................ ... 22
时序规格........................................... 23
输出驱动电流......................................... 41
功耗............................................... 42
测试条件................................................ .. 42
环境条件.................................... 44
256球CSP_BGA ( 17mm)的分配球............... 46
256球CSP_BGA ( 12mm)中分配球............... 51
297引脚PBGA球分配................................. 56
外形尺寸................................................ 61
表面贴装设计.......................................... 63
汽车产品.............................................. 63
订购指南................................................ ..... 63
修订历史
9月9日 - 修订版。 D钮英文内容
更正所有优秀的文档勘误表。
修订
图5 ................................................ ..................... 13
增加了533 MHz运行
表10 .................................. 20
除去参照1.8 V工作电压
表12 ............... 21
额外
表17
图9上电复位时序.... 23
引用删除了与T
J
从T
SCLK
参数
表20 ................................................ ................................... 26
增加了新的运动时序参数和图表
表23 ................................................ ................................... 32
图21 ................................................ ................................. 33
修订版E |
第2页:64 |
2009年9月
ADSP-BF561
概述
在ADSP -BF561处理器是一个高性能的成员
Blackfin处理器
family of products targeting a variety of multime
直径,工业和电信应用。在
该设备的心脏是两个独立的ADI公司
Blackfin处理器。这些Blackfin处理器结合了双
国家的最先进的MAC信号处理引擎,优势
干净,正交类RISC微处理器指令集,
和单指令,多数据(SIMD)多媒体capa-
在一个指令bilities集结构。
在ADSP -BF561处理器具有328K字节的片上存储器。
每个Blackfin处理器内核包括:
16K指令SRAM /高速缓存的字节
16K指令SRAM的字节
数据SRAM 32K字节/缓存
数据SRAM 32K字节
暂存SRAM的4K字节
额外的片上存储器外设包括:
128K字节低延迟的片上L2 SRAM的
四通道内部存储器DMA控制器
与无缝支持外部存储器控制器
SDRAM中,移动SDRAM ,SRAM和闪存。
功能强大的40位转换器具有广泛的功能,用于per-
形成移位,旋转归一化,提取,并
存放数据。为计算单元中的数据是
在16个16位输入一个多端口寄存器文件中找到,或
8个32位的条目。
一个功能强大的程序控制器控制指令流
执行,包括指令对齐和解码。该
音序器支持条件跳转和子程序调用,
以及零开销循环。一个循环缓冲区存储指令
在当地,消除了指令存储器的存取紧
循环代码。
两个数据地址产生器( DAG)的规定地址
同时双操作数取从内存中。使用DAG
共享包含四组32位的索引,修改寄存器文件,
长度,基寄存器。八额外的32位寄存器
为指针变量和堆栈一般索引
位置。
Blackfin处理器支持改进的哈佛结构
组合和分级的存储器结构。电平1 (L1)的
记忆是指那些通常在全速运转
速度很少或根本没有延迟。二级(L2 )存储器等
存储器,片上或片外,也可以采用多个处理器
循环访问。在L1级,指令存储器保存
只说明。这两个数据存储器存放数据,一个专用
cated临时数据存储器存放堆栈和局部变量
信息。在L2级中,有一个单一的统一存储器
空间,同时持有的指令和数据。
此外,一半的L1指令存储器和一半的L1数据
存储器可以被配置为静态的RAM (静态存储器)或
缓存。内存管理单元( MMU )提供的MEM
对于可以在运行单个任务ORY保护
核心且可保护系统寄存器免于意外的存取。
该架构提供了操作三种模式:用户模式,
监控模式和仿真模式。用户模式有
对某些系统资源受限制的访问,从而提供了一种
受保护的软件环境,而管理员模式
不受限制地访问系统和核心资源。
Blackfin处理器的指令集进行了优化,使16位
操作码表示的最频繁使用的指令,
实现了优异的编译后的代码密度。复杂的DSP
指令编码成32位操作码,表示完全
特色的多功能指令。 Blackfin处理器支持部门
端口有限多能力,即一个32位的指令
可在平行的两个16位指令发出,使
程序员可以使用许多核心资源在一个单一的
指令周期。
Blackfin处理器汇编语言使用的代数语法
易于编程和可读性。该架构已opti-
得到优化的同在VisualDSP的C / C一起使用++
编译器,从而导致快速和有效的软件
实现。
便携式低功耗架构
Blackfin处理器提供世界一流的电源管理
和性能。 Blackfin处理器采用低
功耗和低电压的设计方法和特点
动态功率管理,以改变二者的电压的能力
和操作频率显著降低整体功耗
消费。改变电压和频率可导致
大大降低了功率消耗,较
仅改变工作频率。这翻译成
更长的电池寿命的便携式设备。
Blackfin处理器内核
如图
图2中,
每个Blackfin内核包含了两个多
钳/累加器( MACS) , 2个40位ALU,4个视频ALU ,
与单个转换器。该计算单元过程的8位,
从寄存器文件的16位或32位数据。
每个MAC执行16位× 16位乘法在每一个周期中,
用累积到一个40位的结果,提供了8比特的
扩展精度。该ALU的执行一套标准的arith-
metic和逻辑操作。随着两个ALU能
运行在16位或32位的数据,该computa-的灵活性
化单位涵盖了不同的信号处理要求
设置的应用程序的需要。
每个的两个32位输入寄存器可以被看作是两个
16位的一半,因此每个ALU可以实现非常灵活的单
16位算术运算。通过查看注册为双
16位操作数,双16位或单32位操作即可
实现在单个周期。通过进一步趁着
第二ALU,进行四个16位运算可以完成
简单地说,加快每个周期的吞吐量。
修订版E |
第3页:64 |
2009年9月
ADSP-BF561
地址运算单元
I3
I2
I1
I0
DA1
DA0
为了记忆
32
32
L3
L2
L1
L0
B3
B2
B1
B0
M3
M2
M1
M0
DAG1
DAG0
SP
FP
P5
P4
P3
P2
P1
P0
32
RAB
32
PREG
SD
LD1
LD0
32
32
32
32
32
ASTAT
SEQUENCER
R7.H
R6.H
R5.H
R4.H
R3.H
R2.H
R1.H
R0.H
R7.L
R6.L
R5.L
R4.L
R3.L
R2.L
R1.L
R0.L
16
8
8
8
16
8
解码
对齐
40
40
40
40
LOOP BUFFER
A0
A1
控制
单位
32
32
数据运算单元
图2. Blackfin处理器内核
内存架构
在ADSP -BF561把存储器视为一个统一的4G字节
地址空间中,使用32位地址。所有的资源,包括
内部存储器,外部存储器和I / O控制寄存器
占据公共地址空间的独立部分。该
这个地址空间的存储器部分布置在一个hierar-
chical结构提供了良好的成本/性能平衡
一些非常快的,低延迟的内存作为高速缓存或SRAM很
靠近处理器,和更大,成本更低和性能
存储器系统远离处理器。该
ADSP- BF561的存储器映射中示出
网络连接gure 3 。
在每个核心的L1存储器系统是最高性能
可用内存每个Blackfin内核。 L2存储器亲
志愿组织具有较低性能的额外容量。最后,该
片外存储器系统,通过外部总线访问
接口单元( EBIU ) ,提供的扩展与SDRAM ,闪存
存储器和SRAM ,任选访问多于
768M字节的物理内存。所述存储器的DMA控制器
提供高带宽的数据移动功能。他们可以
执行代码的内部模块之间传输或数据
的L1 / L2存储器和外部存储器空间。
内部(片)内存
在ADSP -BF561具有片上存储器,提供了四个街区
高带宽接入到核心。
首先是各Blackfin内核的L1指令存储器
由16K字节的4路组相联高速缓存的MEM
储器和16K字节的SRAM 。高速缓冲存储器也可以是
配置为SRAM 。该内存在全proces-访问
SOR速度。当配置成SRAM ,每两个16K的
记忆银行被分成4K子银行可以是
由处理器和DMA单独访问。
在第二片上存储器块是L1数据存储器
每个Blackfin内核它由四家银行的16K字节
每一个。两个L1数据存储器组可以被配置为
的两路组相联高速缓存或为SRAM的一种方式。该
另外两家银行都配置为SRAM 。所有银行都访问
以处理器的速度。当配置成SRAM中,每个
4银行16K的内存被分成4K子银行的
可以由处理器和DMA单独访问。
每个核心相关联的第三存储器块是一个4K字节
其运行速度相同的速度在L1 MEM-暂存器SRAM的
法制前提,但仅仅是作为数据SRAM访问的(它不能
配置为高速缓存,并通过DMA不能访问) 。
修订版E |
第4页:64 |
2009年9月
ADSP-BF561
核心内存映射
为0xFFFF FFFF
0xFFE0 0000
0xFFC0 0000
0xFFB0 1000
0xFFB0 0000
0xFFA1 4000
0xFFA1 0000
0xFFA0 4000
0xFFA0 0000
0xFF90 8000
0xFF90 4000
0xFF90 0000
0xFF80 8000
0xFF80 4000
0xFF80 0000
版权所有
L1暂存器SRAM ( 4K )
版权所有
L1指令SRAM /高速缓存( 16K )
版权所有
L1指令SRAM ( 16K )
版权所有
L1数据B组SRAM /高速缓存( 16K )
L1数据B组SRAM ( 16K )
版权所有
L1数据银行SRAM /高速缓存( 16K )
L1数据银行SRAM ( 16K )
版权所有
L1暂存器SRAM ( 4K )
版权所有
L1指令SRAM /高速缓存( 16K )
版权所有
版权所有
L1指令SRAM ( 16K )
版权所有
L1数据B组SRAM /高速缓存( 16K )
L1数据B组SRAM ( 16K )
版权所有
L1数据银行SRAM /高速缓存( 16K )
L1数据银行SRAM ( 16K )
0xFEB2 0000
0xFEB0 0000
0xEF00 4000
0xEF00 0000
0x3000 0000
0x2C00 0000
0x2800 0000
0x2400 0000
0x2000 0000
上面最后SDRAM页
版权所有
L2 SRAM ( 128K )
版权所有
引导ROM
版权所有
异步存储器BANK 3
异步存储器BANK 2
异步存储器BANK 1
异步存储器BANK 0
版权所有
SDRAM银行3
SDRAM BANK 2
SDRAM银行1
0x0000 0000
SDRAM银行0
外部存储器
0xFF80 0000
0xFF70 1000
0xFF70 0000
0xFF61 4000
0xFF61 0000
0xFF60 4000
0xFF60 0000
0xFF50 8000
0xFF50 4000
0xFF50 0000
0xFF40 8000
0xFF40 4000
0xFF40 0000
内部存储器
版权所有
核心MMR寄存器
核心MMR寄存器
系统寄存器MMR
CORE B存储器映射
图3.存储器映射
第四片上存储器系统是在L2 SRAM存储器
阵列可提供128K字节的高速SRAM工作
在一半的核心的频率,和略长的延迟
比L1的存储器区块。 L2存储器是一个统一的指令
化和数据存储器,可以容纳任何代码混合物
由系统设计所需的数据。 Blackfin处理器内核共享
专用低延迟的64位宽数据总线端口与L2
SRAM存储器。
每个Blackfin内核处理器都有自己的一套核心内存
映射寄存器(MMR ),但共享相同的系统MMR
寄存器和128K字节L2 SRAM存储器。
外部(片外)存储器
在ADSP -BF561外部存储器通过外部访问
总线接口单元( EBIU ) 。该接口提供了一个无缝
连接到同步DRAM的最多4个
(SDRAM) ,以及多达四个银行的异步存储器
设备,包括闪存,EPROM, ROM,SRAM和存储器
映射I / O设备。
在PC133兼容的SDRAM控制器可以被编程
接口多达四家银行的SDRAM,与每家银行CON-
16M字节, 128M字节提供访问的泰宁
高达512M字节的SDRAM 。每家银行是独立的亲
可编程和邻接相邻银行不管
不同的银行或他们的位置的大小。这使得
修订版E |
第5页64 |
2009年9月
a
特点
对称双600 MHz的高性能Blackfin内核
328K字节的片上内存(请参阅内存信息
第4页)
每个Blackfin处理器内核包括:
2个16位MAC , 2个40位ALU,4个8位视频ALU ,
40位移位寄存器
为便于编程的RISC式寄存器和指令模型
明和编译器的友好支持
先进的调试,跟踪和性能监控
0.8 V至1.35 V核心V
DD
带有片上稳压器
3.3 V和2.5 V兼容的I / O
256球微型BGA和297引脚PBGA封装选项
BLACKFIN
嵌入式
对称多处理器
ADSP-BF561
外设
两个平行的输入/输出外围接口单元支持 -
荷兰国际集团ITU -R 656视频和无缝连接到模拟前端
年底的ADC
两个双通道,全双工同步串行端口支持部门
移植8个立体声我
2
s通道
双16通道DMA控制器和一个内部存储器
DMA控制器
12个通用32位定时器/计数器,具有PWM
能力
SPI
兼容端口
UART与IrDA支持
双看门狗定时器
48个可编程标志
片上能够0.5×锁相环至64×频率
乘法
IRQ控制/
看门狗
定时器
电压
调节器
B
L1
指令
内存
MMU
L1
数据
内存
B
L1
指令
内存
MMU
L1
数据
内存
IRQ控制/
看门狗
定时器
JTAG测试
仿真
UART
红外
SPI
L2 SRAM
128K字节
SPORT0
核心系统/总线接口
IMDMA
调节器
SPORT1
EAB
DMA
CONTROLLER1
32
DEB
引导ROM
32
DAB
外部端口
FLASH / SDRAM控制
PPI0
PPI1
DMA
CONTROLLER2
DAB
PAB
16
16
GPIO
计时器
图1.功能框图
Blackfin处理器和Blackfin处理器徽标是ADI公司的注册商标
REV 。一
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
ADSP-BF561
目录
概述................................................ 4
便携式低功耗架构............................. 4
Blackfin处理器内核.......................................... 4
内存架构............................................ 5
DMA控制器................................................ 9 ..
看门狗定时器................................................ 9 ..
定时器................................................. ............ 10
串行端口(SPORT ) .......................................... 10
串行外设接口( SPI )端口....................... 10
UART端口................................................ ........ 10
可编程标志(的PFx ) .................................... 11
并行外设接口................................... 11
动态电源管理................................ 12
电压调节.............................................. 13
时钟信号................................................ ..... 13
引导模式................................................ ... 14
指令集的说明................................... 14
开发工具............................................. 15
设计仿真器兼容
处理器板(目标) ................................... 16
相关文件............................................. 16
引脚说明................................................ .... 17
规格................................................. ....... 20
推荐工作条件...................... 20
电气特性....................................... 20
绝对最大额定值.................................. 21
包装信息........................................... 21
ESD敏感度................................................ ... 21
时序规格.......................................... 22
时钟和复位时序.................................... 23
异步存储器读周期时序........... 24
异步存储器写周期时序.......... 25
SDRAM接口时序.................................. 26
外部端口总线请求和许可周期时序.. 27
并行外设接口时序..................... 28
串行端口................................................ ..... 31
串行外设接口(SPI )端口 -
主定时............................................. 35
串行外设接口(SPI )端口 -
从时序............................................... 36
通用异步收发器( UART )
端口接收和发送时序................. 37
可编程标志周期时序....................... 38
定时器周期时序.......................................... 39
JTAG测试和仿真端口时序.................. 40
输出驱动电流......................................... 41
功耗............................................... 42
测试条件................................................ .. 43
环境条件.................................... 45
256球MBGA引脚............................................ 46
297引脚PBGA引脚............................................. 51
外形尺寸................................................ 56
订购指南................................................ ..... 58
版本A |
第2页60 |
2006年5月
ADSP-BF561
修订历史
5月6日,从变化版本0到版本A
轻微的格式和措辞改变整个docunment 。
在改变的电压范围
Features.................................1
改变了PLL倍频范围
外设................... 1
变更后的身影
Blackfin处理器内核.......................... 5
中改标题
表2 .............................................. 8
移动节
定时器.............................................. 10
更换节
并行外设接口................. 11
取代图
频率修改方法........... 13
补充部分
EZ -KIT精简版评估板................. 16
补充部分
相关文档............................... 16
重新格式化表格
引脚说明............................... 17
推荐工作条件.............. 20
改变的
IN
in
电气特性....................... 20
绝对最大额定值........................... 21
额外
最大占空比输入瞬态电压。 21
额外
包装信息....................................... 21
改变核心频率要求
............................. 22
额外
最大SCLK条件............................. 22
变更后的身影
时钟和复位时序....................... 23
SDRAM接口时序............................. 26
并行外设接口时序................. 28
在更改后的数字
并行外设接口时序.... 28
变更后的身影
串行端口........................................ 32
在重写/更改的值
功耗............... 42
重写部分
测试条件................................. 43
中改标题
图37
通过
图44 .................. 44
重新排序
表36 ................................................ .. 46
额外
表37 ................................................ ....... 48
额外
图47
图48 ................................... 50
额外
图45
图46 ................................... 50
重新排序
表38 ................................................ .. 51
额外
表39 ................................................ ....... 53
增加了一节
表面贴装设计...................... 57
订购指南.......................................... 58
1月5日,最初的版本
版本A |
第3页60 |
2006年5月
ADSP-BF561
概述
在ADSP -BF561处理器是一个高性能的成员
Blackfin处理器系列产品针对各种multime-
直径,工业和电信应用。在
该设备的心脏是两个独立的ADI公司
Blackfin处理器。这些Blackfin处理器结合了双
国家的最先进的MAC信号处理引擎,优势
干净,正交类RISC微处理器指令集,
和单指令,多数据(SIMD)多媒体capa-
在一个指令bilities集结构。
在ADSP -BF561处理器具有328K字节的片上存储器。
每个Blackfin处理器内核包括:
16K指令SRAM /高速缓存的字节
16K指令SRAM的字节
数据SRAM 32K字节/缓存
数据SRAM 32K字节
暂存SRAM的4K字节
额外的片上存储器外设包括:
128K字节低延迟的片上L2 SRAM的
四通道内部存储器DMA控制器
与无缝支持外部存储器控制器
SDRAM中,移动SDRAM ,SRAM和闪存。
功能强大的40位转换器具有广泛的功能,用于per-
形成移位,旋转归一化,提取,并
存放数据。为计算单元中的数据是
在16个16位输入一个多端口寄存器文件中找到,或
8个32位的条目。
一个功能强大的程序控制器控制指令流
执行,包括指令对齐和解码。该
音序器支持条件跳转和子程序调用,
以及零开销循环。一个循环缓冲区存储指令
在当地,消除了指令存储器的存取紧
循环代码。
两个数据地址产生器( DAG)的规定地址
同时双操作数取从内存中。使用DAG
共享包含四组32位的索引,修改寄存器文件,
长度,基寄存器。八额外的32位寄存器
为指针变量和堆栈一般索引
位置。
Blackfin处理器支持改进的哈佛结构
组合和分级的存储器结构。电平1 (L1)的
记忆是指那些通常在全速运转
速度很少或根本没有延迟。二级(L2 )存储器等
存储器,片上或片外,也可以采用多个处理器
循环访问。在L1级,指令存储器保存
只说明。这两个数据存储器存放数据,一个专用
cated临时数据存储器存放堆栈和局部变量
信息。在L2级中,有一个单一的统一存储器
空间,同时持有的指令和数据。
此外,一半的L1指令存储器和一半的L1数据
存储器可以被配置为静态的RAM (静态存储器)或
缓存。内存管理单元( MMU )提供的MEM
对于可以在运行单个任务ORY保护
核心且可保护系统寄存器免于意外的存取。
该架构提供了操作三种模式:用户模式,
监控模式和仿真模式。用户模式有
对某些系统资源受限制的访问,从而提供了一种
受保护的软件环境,而管理员模式
不受限制地访问系统和核心资源。
Blackfin处理器的指令集进行了优化,使16位
操作码表示的最频繁使用的指令,
实现了优异的编译后的代码密度。复杂的DSP
指令编码成32位操作码,表示完全
特色的多功能指令。 Blackfin处理器支持部门
端口有限多能力,即一个32位的指令
可在平行的两个16位指令发出,使
程序员可以使用许多核心资源在一个单一的
指令周期。
Blackfin处理器汇编语言使用的代数语法
易于编程和可读性。该架构已opti-
得到优化的同在VisualDSP的C / C一起使用++
编译器,从而导致快速和有效的软件
实现。
便携式低功耗架构
Blackfin处理器提供世界一流的电源管理
和性能。 Blackfin处理器采用低
功耗和低电压的设计方法和特点
动态功率管理,以改变二者的电压的能力
和操作频率显著降低整体功耗
消费。改变电压和频率可导致
大大降低了功率消耗,较
仅改变工作频率。这翻译成
更长的电池寿命的便携式设备。
Blackfin处理器内核
如图
图2中,
每个Blackfin内核包含了两个多
钳/累加器( MACS) , 2个40位ALU,4个视频ALU ,
与单个转换器。该计算单元过程的8位,
从寄存器文件的16位或32位数据。
每个MAC执行16位× 16位乘法在每一个周期中,
用累积到一个40位的结果,提供了8比特的
扩展精度。该ALU的执行一套标准的arith-
metic和逻辑操作。随着两个ALU能
运行在16位或32位的数据,该computa-的灵活性
化单位涵盖了不同的信号处理要求
设置的应用程序的需要。
每个的两个32位输入寄存器可以被看作是两个
16位的一半,因此每个ALU可以实现非常灵活的单
16位算术运算。通过查看注册为双
16位操作数,双16位或单32位操作即可
实现在单个周期。通过进一步趁着
第二ALU,进行四个16位运算可以完成
简单地说,加快每个周期的吞吐量。
版本A |
第4页60 |
2006年5月
ADSP-BF561
地址运算单元
I3
I2
I1
I0
DA1
DA0
为了记忆
32
32
L3
L2
L1
L0
B3
B2
B1
B0
M3
M2
M1
M0
DAG1
DAG0
SP
FP
P5
P4
P3
P2
P1
P0
32
RAB
32
PREG
SD
LD1
LD0
32
32
32
32
32
ASTAT
SEQUENCER
R7.H
R6.H
R5.H
R4.H
R3.H
R2.H
R1.H
R0.H
R7.L
R6.L
R5.L
R4.L
R3.L
R2.L
R1.H
R0.L
16
8
8
8
16
8
解码
对齐
40
40
40
40
LOOP BUFFER
A0
A1
控制
单位
32
32
数据运算单元
图2. Blackfin处理器内核
内存架构
在ADSP -BF561把存储器视为一个统一的4G字节
地址空间中,使用32位地址。所有的资源,包括
内部存储器,外部存储器和I / O控制寄存器
占据公共地址空间的独立部分。该
这个地址空间的存储器部分布置在一个hierar-
chical结构提供了良好的成本/性能平衡
一些非常快的,低延迟的内存作为高速缓存或SRAM很
靠近处理器,和更大,成本更低和性能
存储器系统远离处理器。该
ADSP- BF561的存储器映射中示出
网络连接gure 3 。
在每个核心的L1存储器系统是最高性能
可用内存每个Blackfin内核。 L2存储器亲
志愿组织具有较低性能的额外容量。最后,该
片外存储器系统,通过外部总线访问
接口单元( EBIU ) ,提供的扩展与SDRAM ,闪存
存储器和SRAM ,任选访问多于
768M字节的物理内存。所述存储器的DMA控制器
提供高带宽的数据移动功能。他们可以
执行代码的内部模块之间传输或数据
的L1 / L2存储器和外部存储器空间。
内部(片)内存
在ADSP -BF561具有片上存储器,提供了四个街区
高带宽接入到核心。
首先是各Blackfin内核的L1指令存储器
由16K字节的4路组相联高速缓存的MEM
储器和16K字节的SRAM 。高速缓冲存储器也可以是
配置为SRAM 。该内存在全proces-访问
SOR速度。当配置成SRAM ,每两个16K的
记忆银行被分成4K子银行可以是
由处理器和DMA单独访问。
在第二片上存储器块是L1数据存储器
每个Blackfin内核它由四家银行的16K字节
每一个。两个L1数据存储器组可以被配置为
的两路组相联高速缓存或为SRAM的一种方式。该
另外两家银行都配置为SRAM 。所有银行都访问
以处理器的速度。当配置成SRAM中,每个
4银行16K的内存被分成4K子银行的
可以由处理器和DMA单独访问。
每个核心相关联的第三存储器块是一个4K字节
其运行速度相同的速度在L1 MEM-暂存器SRAM的
法制前提,但仅仅是作为数据SRAM访问的(它不能
配置为高速缓存,并通过DMA不能访问) 。
版本A |
第5页60 |
2006年5月
查看更多ADSP-BF561SBBZ500PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADSP-BF561SBBZ500
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2273544375 复制 点击这里给我发消息 QQ:1402770874 复制

电话:13711580601
联系人:郭
地址:深圳市福田区华强北华强广场B座
ADSP-BF561SBBZ500
ADI
21+
1000
SOP8
原装正品 力挺实单
QQ: 点击这里给我发消息 QQ:2881283342 复制

电话:18684696282(原厂渠道,原装正品,优势热卖)
联系人:欧阳倬
地址:深圳市南山区朗山路7号军工科技园南航大厦1栋12楼 市场部:深圳市福田区振兴路101号振华大院1栋5楼B14
ADSP-BF561SBBZ500
ADI★★★████中国元器件优质供应商★★★
2305+
3800███★★(原装正品)★★
BGA
ADI原厂渠道,原装正品,特价现货热卖★★★★★
QQ: 点击这里给我发消息 QQ:2885659455 复制

电话:0755-83951431
联系人:李小姐
地址:深圳市福田区华强北路1002号赛格广场47楼4707B/香港九龙观塘鸿图大道55号京泰大厦1608室
ADSP-BF561SBBZ500
ADI/亚德诺
2021+
3325
BGA
4.1¥/片,★优势库存市场最低价!原装假一赔十★
QQ: 点击这里给我发消息 QQ:1139848500 复制

电话:0755-83798683
联系人:许先生
地址:深圳市前海深港合作区前湾一路 1 号 A 栋 201 室
ADSP-BF561SBBZ500
AD
22+
8000
BGA
终端免费提供样品 可开13%增值税发票
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
ADSP-BF561SBBZ500
AD
21+
15000
BGA
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:3003319701 复制
电话:0755-23612326
联系人:唐
地址:福田区振兴路华康大厦1栋519室
ADSP-BF561SBBZ500
AD
2019
10200
BGA
原装正品 钻石品质 假一赔十
QQ: 点击这里给我发消息 QQ:421123133 复制

电话:13410941925
联系人:李先生【原装正品,可开发票】
地址:深圳市福田区福田街道岗厦社区彩田路3069号星河世纪A栋1511A12
ADSP-BF561SBBZ500
ADI
24+
6000
BGA
原装正品现货,可开增值税专用发票
QQ: 点击这里给我发消息 QQ:1248156793 复制 点击这里给我发消息 QQ:519794981 复制

电话:0755-83242658
联系人:廖先生
地址:广东深圳市福田区华强北路赛格科技园4栋西3楼3A31-32室★十佳优质供应商★
ADSP-BF561SBBZ500
ADI
24+
5000
BGA
100%原装正品,只做原装正品
QQ: 点击这里给我发消息 QQ:2885393494 复制 点击这里给我发消息 QQ:2885393495 复制

电话:0755-83244680/82865294
联系人:吴小姐
地址:深圳市福田区华强北电子科技大厦A座36楼C09室
ADSP-BF561SBBZ500
ADI/亚德诺
24+
15600
297BGA
原装进口正品现货,只做原装,长期供货
QQ: 点击这里给我发消息 QQ:960030175 复制

电话:13480301972
联系人:陈先生
地址:福田区中航路华强北街道国利大厦2030
ADSP-BF561SBBZ500
ADI/亚德诺
23+
28000
BGA
全新原装正品优势库存
查询更多ADSP-BF561SBBZ500供应信息

深圳市碧威特网络技术有限公司
 复制成功!