添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1226页 > ADSP-21362WBBCZ-1A
a
摘要
SHARC
处理器
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
在ADSP- 2136x处理器可提供333 MHz的
核心指令速率和独特的外设,如digi-
位音频接口, S / PDIF收发, DTCP (数字
传输内容保护协议) ,串行端口
8通道异步采样率转换器,高精度
时钟发生器等。对于完整的订购信息
化,见
订购指南第52页。
高性能, 32位/ 40位浮点处理器
对于高性能处理进行了优化
单指令多数据(SIMD)计算
架构
片上存储器-3M的片上SRAM位
代码与SHARC系列的所有其他成员兼容
核心处理器
定时器
指令
缓存
32位48位
片上存储器有4个街区
块0
SRAM
1M位
1座
SRAM
1M位
BLOCK 2
SRAM
0.5M位
3座
SRAM
0.5M位
只读存储器
2M位
只读存储器
2M位
DAG1
8 4 32
DAG2
8 4 32
节目
SEQUENCER
ADDR
数据
ADDR
数据
ADDR
数据
ADDR
数据
PM地址总线
DM地址总线
PM数据总线
32
32
64
DM数据总线
64
IOA
IOD
IOA
IOD
IOA
IOD
IOA
IOD
PX注册
处理
元素
( PEX )
处理
元素
( PEY )
IOP寄存器
(内存映射)
6
JTAG测试和仿真
SPI
SPORT有
IDP
PCG
计时器
SRC
SPDIF
DTCP
信号
路由
单位
S
图1.功能框图处理器内核
I / O处理器
与外设
SHARC和SHARC徽标是ADI公司的商标。
REV 。一
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
主要特点处理器内核
频率为333 MHz ( 3.0纳秒)内核指令速率, ADSP- 2136x
执行2 GFLOPS / 666 MMACS
3M位片上SRAM (块0和1 1M位和0.50M位
在对由核心亲同时访问块2和3)
处理器和DMA
4M位片上ROM(块0和2M位2M比特块1 )
双数据地址产生器( DAG)的有模和位
反转寻址
零开销循环与单循环回路设置, provid-
荷兰国际集团高效的程序排序
单指令多数据(SIMD)体系结构
规定:
两个计算处理单元
并发执行
与其他SHARC系列成员的代码兼容性
装配水平
在并行总线和计算单元允许单
乘法的周期执行(具有或不具有单指令多数据)
操作中, ALU运算,双内存读取或
写和取指令
在持续的内存和内核之间转移
5.4G字节/ s的带宽,在333 MHz内核指令速率
多达12个TDM流的支持,每128个通道
FRAME
扩选择在每个通道的基础上的TDM模式
输入数据端口提供了一个附加的输入路径的亲
处理器核心,可配置为八个信道的串行数据或
七个通道的串行数据,以及多达20位宽paral-
LEL数据通道
信号路由单元提供配置和灵活的CON-
所有组件戴个串行端口之间连接中,有1
SPI接口, 8通道异步采样率CON-
变流器,一个S / PDIF接收器/发射器,三个定时器,一个SPI
口,10中断, 6标志输入, 6标志输出,并
20 SRU I / O引脚( DAI_Px )
两个串行外设接口( SPI ) :主要在专用
销,二次上DAI引脚提供:
通过初级SPI主设备或从串行启动
全双工操作
主从模式,支持多个
漏极开路输出
可编程波特率,时钟极性和相位
3多路复用旗/ IRQ线
1多路复用旗/定时器到期行
专用音频组件
S / PDIF兼容数字音频接收器/发送器
支持:
EIAJ CP- 340 ( CP- 1201 ) , IEC- 958 , AES / EBU标准
左对齐,我
2
S或右对齐串行数据输入,
16-, 18- , 20-或24位字宽(发射器)
双通道模式,单道双变频
(新加坡民防部队)模式
采样速率转换器( SRC )包含了一个串行输入端口,
去加重滤波器,采样率转换器(SRC )和串行
输出端口提供高达-140 dB的SNR性能(见
表2第4页)
支持左对齐,我
2
S, TDM和右对齐
24-, 20-, 18- ,以及16位串行格式(输入)
脉宽调制提供:
配置为四组,每组四个输出16路PWM输出
支持中心对齐或边沿对齐的PWM波形
可以生成两个输出互补信号
配对模式或nonpaired模式独立信号
基于ROM的安全特性包括:
JTAG存取存储器允许有一个64位的密钥
可以分配来限制受保护的存储器区域
在程序控制下访问敏感代码
PLL具有各种各样的软件和硬件的多
钳/分频比
双电压: 3.3 V的I / O , 1.2V的核心
可在136球BGA封装(见
订购指南
第52页)
I / O口
DMA控制器支持:
25 DMA通道之间的传输ADSP- 2136x内部
存储器和各种外设
32位DMA传输的外设时钟速度,并行
用全速处理器执行
异步并行端口可以访问异步
外部存储器
16复用的地址/数据线支持24位地址
外部地址范围与8位数据还是16位地址
外部地址范围具有16位数据
每秒的传输速率55M字节
在一个专用的DMA通道的外部存储器存取
8位到32位和16位到32位的包装选项
可编程的数据周期持续时间: 2 CCLK至31 CCLK
数字音频接口( DAI ),包括六个串口,2个预
Cision公司时钟发生器,一个输入数据端口,三个定时器,一个
S / PDIF收发器, DTCP的加密,一个8通道asynchro-
理性的采样率转换器,一个SPI端口,和一个信号
路由单元
六双数据线,在高达41.67M操作串行端口
在每个数据位/秒线各具有时钟,帧同步,并
可以被配置为接收器或两条数据线
发射器对
左对齐采样对和我
2
的支持下,可编程
方向多达24个同时接收或发送
使用两个I通道
2
每个S-兼容的立体声设备
串行端口
电信TDM接口的支持,包括
较新的电话接口128 TDM通道支持
如H.100 / H.110
REV 。一
|页52 2 |
2006年12月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
目录
摘要................................................. ............... 1
主要特点处理器内核.................................. 2
输入/输出功能............................................ 2
专用音频组件.................................. 2
概述................................................ ..4
SHARC系列核心架构............................. 5
内存和I / O接口功能............................ 6
开发工具.............................................. 10
附加信息......................................... 11
引脚功能描述........................................ 12
地址数据引脚为标志.................................. 15
地址/数据模式............................................ 15
引导模式................................................ ........ 15
核心指令速率为CLKIN比模式............. 15
ADSP- 2136x规格....................................... 16
工作条件........................................... 16
电气特性........................................ 16
包装信息............................................ 17
最大功率耗散................................. 17
绝对最大额定值................................... 17
ESD敏感度................................................ .... 17
时序规格........................................... 18
输出驱动电流.......................................... 46
测试条件................................................ ... 46
电容负载............................................... 46
热特性........................................ 47
136球BGA引脚配置............................... 48
外形尺寸................................................ 51
表面贴装设计.......................................... 51
订购指南................................................ ...... 52
修订历史
12月6日 - 修订版0至修订版A
这个版本的数据表结合了ADSP- 21362 ,
ADSP- 21363 , ADSP- 21364 , ADSP- 21365和ADSP- 21366
数据表。在本文档中,这些产品是
称为“ ADSP- 2136x ”除非特征或规范
系统蒸发散适用于特定的处理器。对于每一个比较
处理器见
表2第4页。
额外
包装信息...................................... 17
固定
图6 ,核心时钟和系统时钟的关系
CLKIN ................................................. ................ 18
固定
图24 , IDP主时序............................ 34
这个版本的数据资料只用于BGA部件。备用
LQFP封装(裸焊盘)将在未来提供。
在该选项的信息可在ADSP- 21365
产品页面。看
订购指南............................... 52
REV 。一
|第52 3 |
2006年12月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
概述
在ADSP- 2136x SHARC处理器是SIMD的一员
SHARC系列DSP的功能ADI公司的超级Har-
vard架构。该处理器的源代码兼容
与ADSP- 2126x和ADSP- 2116x的DSP ,以及与
在SISD第一代ADSP- 2106x SHARC处理器(了正弦
GLE -指令单数据)模式。在ADSP - 2136x是
32位/ 40位浮点处理器,优化高
高性能汽车音频应用的大导通
片上SRAM和ROM ,多个内部总线以消除I / O
瓶颈,以及创新的数字音频接口( DAI) 。
如图所示的功能框图。
第1页,
ADSP- 2136x采用两个计算单位,以提供一个显
比上SHARC处理器着的性能提升
在一系列的信号处理算法。制作一个语句
的最先进,高速, CMOS工艺,在ADSP- 2136x proces-
SOR达到3.0 ns的频率为333 MHz指令周期时间。
凭借其SIMD计算硬件的ADSP- 2136x可以
执行频率为333 MHz运行的两个GFLOPS 。
表2
显示各个产品系列的特点
表1
显示性能基准测试的处理器
在333 MHz的运行。
表1.基准( 333兆赫)
速度
基准算法
( 333兆赫)
1024点复数FFT(基数4 ,具有逆转) 27.9
μs
FIR滤波器(每点击)
1
1.5纳秒
1
6.0纳秒
IIR滤波器(每双二阶)
矩阵乘法(流水线)
[3×3] × [3×1]
13.5纳秒
[4×4] × [4×1]
23.9纳秒
除( Y / X )
10.5纳秒
平方根的倒数
16.3纳秒
1
片上ROM( 4M位)
8 - bit或16 - bit并行端口,支持接口场外
片外存储器外设
JTAG测试访问端口
表2. ADSP- 2136x SHARC处理器系列产品特点
ADSP-21362
ADSP-21363
ADSP-21364
ADSP-21365
ADSP-21366
3M位
4M位
是的
是的
是的
No
128分贝
特征
内存
只读存储器
音频
在解码器
只读存储器
1
脉冲宽度
调制
S / PDIF
DTCP
2
SRC
性能
1
3M位
4M位
No
3M位
4M位
No
3M位
4M位
No
3M位
4M位
是的
是的
是的
是的
128分贝
是的
No
No
无SRC
是的
是的
No
140分贝
是的
是的
是的
128分贝
音频解码算法包括PCM ,杜比数码EX ,杜比定向逻辑IIx技术,
DTS 96/24 , NEO: 6 , DTS ES , MPEG - 2 AAC ,MP3和喜欢低音功能
管理,延迟,扬声器均衡,图形均衡,等等。
解码器/后处理算法相结合的支持,这取决于不同
芯片版本和系统配置。请访问www.analog.com的
完整的信息。
2
在ADSP- 21362和ADSP- 21365处理器提供的数字传输
内容保护协议,专有安全协议。请联系您
ADI公司的销售办事处以获取更多信息。
假设在多通道SIMD模式下的两个文件
的框图
第7页
说明了以下architec-
王兴仁特点:
· DMA控制器
六个全双工串行口
在德迪两个SPI兼容接口端口,小学
cated销,二次上DAI引脚
数字音频接口,其中包括两个精密时钟
发生器( PCG ),输入数据端口(IDP) ,一个S / PDIF
接收器/发送器, 8通道异步采样
率转换器, DTCP加密,六个串口, 8个串行
接口,一个20位的并行输入端口, 10中断, 6旗
输出,六旗投入,三个定时器,以及灵活的信号
路由单元( SRU )
图2
示出了使用精密度样品体育结构
锡安时钟发生器与I接口
2
S ADC和一个余
2
S
DAC具有低得多的时钟抖动比串口会
创造本身。许多其他SRU配置是可能的。
在ADSP- 2136x SHARC继续在业界领先的标
集成的DSP dards ,结合高性能
32位DSP内核集成的片上系统功能。
的框图
第1页,
说明了以下architec-
王兴仁特点:
两个处理元件,其每一个包括一个
ALU,乘法器,移位器和数据寄存器文件
数据地址发生器( DAG1 , DAG2 )
程序定序器与指令缓存
PM和DM总线支持4个32位数据的能力
在每一个核心的亲内存和核心之间传输
处理器周期
三个可编程间隔定时器, PWM发生器
化, PWM捕获/脉冲宽度测量,并
外部事件计数器功能
片上SRAM ( 3M位)
REV 。一
|第52 4 |
2006年12月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
ADSP-2136x
CLK OU牛逼
LOC
2
2
3
LK IN
X TA L
LK _C FG1-0
B最优输出跟踪控制FG1 -0
FLA G3-1
RD
WR
FLA G0
直流
( OPTI ONA L)
LK
FS
S.D。 AT
公元1 5-0
香格里拉TCH
一个DD
阿拉木图
OE
WE
CS
PA R A LLEL
POR牛逼
内存
I / O D用EVI CE
控制
D A I_P1
DA I_ P2
DA I_ P3
SR ü
D A I_P 18
D AI _P 19
DA I_ P2 0
S·C LK 0
S FS0
S.D。 0A
S.D。 0B
SP或T0-5
TIME R 5
SPD IF
SR
ID P
S PI
D交流
( OPTI ONA L)
LK
FS
S.D。 AT
LK
FS
ES等
PC GA
P CG B
JTA摹
6
图2. ADSP- 2136x系统示例配置
SHARC系列核心架构
在ADSP - 2136x是代码兼容,在与装配水平
在ADSP- 2126x , ADSP -21160和ADSP- 21161 ,并与
第一代ADSP- 2106x SHARC处理器。该
ADSP- 2136x股与ADSP- 2126x的建筑特色
和ADSP- 2116x SHARC的SIMD处理器,在详细
下面的章节。
存储器和处理元件之间的带宽。
当使用DAG的转移在SIMD模式下的数据,两个数据
值传送用的存储器或寄存器的每个接入
器文件中。
独立,并行计算单位
内的每个处理单元的一组计算单元。
所述计算单元包括一个算术/逻辑单元的
( ALU ) ,乘法器和移位器。这些单位执行所有操作
系统蒸发散在单个周期。每个处理中的三个单位
元件平行排列,从而最大限度地计算
吞吐量。单一的多功能指令执行的并行
ALU和乘法运算。在SIMD模式下,并行
ALU和乘法器操作发生在两个处理
元素。这些计算单元支持IEEE 32位
单精度浮点, 40位扩展精度
浮点和32位定点数据格式。
SIMD计算引擎
在ADSP- 2136x包含两个计算处理元素
该操作作为单指令多数据ments (SIMD)
引擎。的处理元件被称作PEX和PEY
每个包含一个ALU ,乘法器,移位器和寄存器文件。
PEX始终是积极的,并PEY可以通过设置来启用
在MODE1寄存器PEYEN模式位。当该模式是
使能,相同的指令是在两个处理元素执行
内,但在每一个处理单元上操作的不同数据。
这种架构是高效的执行数学运算密集的信号
处理算法。
进入SIMD方式也对使用方法的效果数据是反式
存储器和处理元件之间ferred 。当
SIMD模式下,数据带宽的两倍,需要维持
计算操作中的处理元素。由于
这一要求,进入SIMD模式也将增加一倍
REV 。一
|第52 5 |
数据寄存器文件
通用数据寄存器文件中包含的每个亲
cessing元素。之间的寄存器文件的数据传输
运算单元和数据总线,并存储中间
结果。这10个端口, 32个寄存器(16小学, 16所中学)
寄存器文件,结合ADSP- 2136x增强
2006年12月
地址
数据
查看更多ADSP-21362WBBCZ-1APDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:800888908 复制
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    ADSP-21362WBBCZ-1A
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADSP-21362WBBCZ-1A
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
ADSP-21362WBBCZ-1A
√ 欧美㊣品
▲10/11+
9936
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ADSP-21362WBBCZ-1A供应信息

深圳市碧威特网络技术有限公司
 复制成功!