ADSP-21262
目录
概述................................................ ..4
ADSP- 21262系列核心架构....................... 4
SIMD计算引擎................................ 4
独立,并行计算单位................. 5
数据寄存器文件............................................... 0.5
指令和四操作数的单周期取..5
指令缓存............................................... 5
数据地址发生器具有零开销
硬件循环缓冲支持....................... 5
灵活的指令集........................................ 6
ADSP- 21262的内存和I / O接口功能.......... 6
双端口的片上存储器.............................. 6
DMA控制器................................................ 0.6
数字音频接口( DAI) ................................ 6
串行端口................................................ 6 ........
串行外围设备(兼容)接口................... 8
并行端口................................................ ...... 8
定时器................................................. ............ 8
基于ROM的安全............................................ 8
节目引导................................................ 8
锁相环............................................ 8
电源................................................ 8 ...
目标板JTAG仿真器连接器..................... 9
开发工具................................................ 9
设计一个仿真器兼容的DSP
董事会(目标) .............................................. ... 10
附加信息......................................... 10
引脚功能描述........................................ 11
地址数据引脚为标志.................................. 14
引导模式................................................ ........ 14
核心指令速率为CLKIN比模式............. 14
地址数据模式............................................. 14
ADSP -21262规格....................................... 15
推荐工作条件....................... 15
电气特性........................................ 15
绝对最大额定值................................... 16
ESD敏感度................................................ .... 16
时序规格........................................... 16
加电排序........................................ 18
时钟输入................................................ ..... 19
时钟信号................................................ ... 19
复位................................................. ............ 20
中断................................................. ....... 20
内核定时器................................................ ...... 20
定时器PWM_OUT周期时序.......................... 21
定时器WDTH_CAP时间................................ 21
DAI引脚到引脚直接路由............................. 22
精密时钟发生器(引脚直接路由) ....... 23
旗................................................. ............. 24
存储器读并行端口................................. 25
内存写并行端口.............................. 27
串行端口................................................ ...... 29
输入数据端口( IDP ) ........................................ 32
并行数据采集端口( PDAP ) ................... 33
SPI接口,主........................................ 34
SPI接口从站........................................... 35
JTAG测试访问端口和仿真................... 36
输出驱动电流.......................................... 37
测试条件................................................ ... 37
电容负载............................................... 37
环境条件..................................... 38
热特性......................................... 38
136球BGA引脚配置................................ 39
144 - LQFP引脚配置.................................... 42
封装尺寸................................................ 43
订购指南................................................ ...... 44
修订历史
4月4日,数据表,从第0更改为版本A
补充说明,以AD引脚............................................ 11
加V
IHCLKIN
和V
ILCLKIN
规格..................... 15
变更后的规格(T
ALERW
和叔
ALEHZ
) ................25-28
更新136 -BGA封装图............................ 43
版本A |
第3页44 |
2004年5月