添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1592页 > ADSP-21160NCBZ-100
SHARC
数字信号处理器
ADSP-21160M/ADSP-21160N
摘要
高性能的32位DSP的应用,音频, medi-
CAL ,军事,图形,图像和通信
超级哈佛架构, 4个独立的总线双
数据取指,取指令和非侵入式,零过
起始I / O
向后兼容组件源代码级兼容
与ADSP- 2106x DSP的代码
单指令多数据(SIMD)计算
架构的两个32位IEEE浮点运算
单元,每个单元具有一个乘法器, ALU ,移位器和寄存器文件
集成外设集成的I / O处理器, 4M位
片内双端口SRAM ,无缝多为特色的
Tures的,并且端口(串口,链接,外部总线和JTAG )
特点
100兆赫( 10纳秒)内核指令速率( ADSP- 21160N )
单周期指令执行,其中包括SIMD操作
在这两个计算单元系统蒸发散
双数据地址产生器( DAG)的有模和位
反转寻址
零开销循环和单周期循环设置, provid-
荷兰国际集团高效的程序排序
IEEE 1149.1 JTAG标准测试访问端口和片
仿真
400球27毫米
×
27毫米PBGA封装
可提供无铅(符合RoHS标准)封装
200万固定点的MAC持续性能
(ADSP-21160N)
核心处理器
定时器
指令
缓存
32× 48位
双端口SRAM
两个独立
双端口功能块
处理器端口
ADDR
数据
ADDR
数据
块0
JTAG
1座
6
试验
仿真
I / O端口
数据
ADDR
数据
ADDR
DAG1
8 x 4 x 32
DAG2
8 x 4 x 32
节目
SEQUENCER
32
IOD
64
IOA
18
PORT
地址总线
MUX
接口
数据总线
MUX
主机端口
64
32
PM地址总线
DM地址总线
32
PM数据总线
公共汽车
CONNECT
( PX )
DM数据总线
16/32/40/48/64
32/40/64
MULT
数据
注册
网络文件
( PEX )
16× 40位
数据
注册
网络文件
( PEY )
16× 40位
MULT
IOP
注册
(内存
映射)
控制,
状态和
数据缓冲区
DMA
调节器
串口
(2)
链路端口
(6)
4
6
6
60
ALU
ALU
I / O处理器
图1.功能框图
SHARC和SHARC徽标是ADI公司的商标。
版本C
文档反馈
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 U.S.A.
联系电话: 781.329.4700
2013 ADI公司保留所有权利。
技术支援
www.analog.com
ADSP-21160M/ADSP-21160N
单指令多数据(SIMD)
架构提供
两个计算处理单元
并发执行,每个处理元素执行
相同的指令,而是运行在不同的数据
代码兼容性,在组装的水平,使用相同的
指令集为ADSP- 2106x SHARC DSP的
在并行总线和计算单元允许
乘法的单周期执行(具有或不具有单指令多数据)
操作中, ALU运算,双内存读取或
写和取指令
转让记忆与铁芯之间在高达四
每个周期32位浮点和定点的话
通过乘法加快FFT蝶形运算
用加减法
内存属性
4M位片上双端口SRAM的独立访问
由核处理器,主机和DMA
4G字地址范围,片外存储器
内存接口支持可编程等待状态gen-
关合作和页模式对片外存储器
DMA控制器支持
14零开销DMA通道之间的传输
ADSP- 21160x内部存储器和外部存储器,
外部的外围设备,主机处理器,串行端口,或者连接
端口
64位背景DMA传输的核心时钟速度,在
用全速处理器并行执行
主处理器接口为16位和32位微处理器
多提供支持
无缝连接的可扩展DSP多重
架构
分布式片上总线仲裁的并行总线CON-
NECT可达6 ADSP- 21160x处理器加上主机
对于点对点的连接和阵列6链路端口
串行端口提供
与扩硬件两个同步串行端口
独立的发送和接收功能
T1和E1接口的TDM支持
64位宽的同步外部端口提供
异步和SBSRAM克斯特无缝连接
最终的回忆
版本C |
第2页60 |
2013年2月
ADSP-21160M/ADSP-21160N
目录
摘要................................................. .............. 1
功能................................................. ................ 1
概述................................................ 4
ADSP- 21160x系列核心架构.................... 4
内存和I / O接口功能........................... 7
开发工具............................................... 9
附加信息......................................... 10
相关信号链........................................... 10
引脚功能描述........................................ 11
规格................................................. ........ 15
工作条件- ADSP - 21160M .................... 15
电气特性- ADSP- 21160M ................. 16
工作条件- ADSP- 21160N ..................... 17
电气特性- ADSP- 21160N ................. 18
绝对最大额定值................................... 19
ESD敏感度................................................ ... 19
包装信息............................................ 19
时序规格........................................... 20
输出驱动电流- ADSP- 21160M ................... 47
输出驱动电流- ADSP- 21160N ................... 47
功耗............................................... 47
测试条件................................................ .. 48
环境条件.................................... 51
400引脚PBGA引脚配置............................. 52
外形尺寸................................................ 57
表面贴装设计............................................. 57
订购指南................................................ ..... 58
修订历史
2/13 -REV 。 B到C版
更新
开发工具...................................... 9
补充部分,
相关信号链.......................... 10
添加脚注4表18
存储器读总线主控....................................... 26
更正脚注2
表40 , 400引脚PBGA引脚赋值
ments ................................................. .................. 52
版本C |
第3页60 |
2013年2月
ADSP-21160M/ADSP-21160N
概述
在ADSP- 21160x SHARC
DSP系列有两个成员:
ADSP- 21160M和ADSP- 21160N 。在ADSP - 21160M是fabri-
符在0.25微米CMOS工艺。在ADSP- 21160N是
制作一个0.18微米CMOS工艺。在ADSP- 21160N
提供了比更高的性能和更低的功耗
在ADSP- 21160M 。宽松的便携性, ADSP- 21160x是
应用程序源代码与第一代兼容
ADSP- 2106x SHARC系列的DSP在SISD (单指令,单
数据)的模式。为了充分利用处理器的SIMD的(单
指令多数据)的能力,一些代码的变化是
需要的。像其他SHARC系列的DSP ,在ADSP- 21160x是一个32位
处理器是高性能的DSP应用优化
系统蒸发散。在ADSP- 21160x包括运行到一个核心
100 MHz的双端口片上SRAM ,集成I / O亲
处理器与多处理器的支持,以及多个内部
公交车来消除I / O瓶颈。
表1
显示了ADSP- 21160M之间的主要区别
和ADSP - 21160N处理器。
表1. ADSP- 21160x SHARC处理器系列产品特点
特征
SRAM
工作电压
指令速率
链路端口传输速率( 6 )
串行端口传输速率( 2 )
ADSP-21160M
4兆位
3.3 V的I / O
2.5 V核心
80兆赫
80兆字节/秒
40兆位/秒
ADSP-21160N
4兆位
3.3 V的I / O
1.9 V核心
100兆赫
100兆字节/秒
50兆位/秒
表2. ADSP- 21160x基准
基准算法
1024点复数FFT
( 4基数,以冲销)
FIR滤波器(每点击)
IIR滤波器(每双二阶)
矩阵乘法(流水线)
[33]
[31]
[44]
[41]
除( Y / X )
平方根的倒数
DMA传输速率
ADSP- 21160M ADSP- 21160N
80兆赫
100兆赫
115 μs
92 μs
6.25纳秒
25纳秒
56.25纳秒
100纳秒
37.5纳秒
56.25纳秒
560M字节/秒
5纳秒
20纳秒
45纳秒
80纳秒
30纳秒
45纳秒
800M字节/秒
该功能框图(图
1第1页)
ADSP- 21160x说明了以下建筑特色:
两个处理单元,每一个ALU的组成,多
钳,移位器和数据寄存器文件
数据地址发生器( DAG1 , DAG2 )
程序定序器与指令缓存
PM和DM总线支持4个32位数据的能力
内存和核心的每个核心proces-之间的转账
SOR周期
间隔定时器
片上SRAM ( 4M比特)
外部端口支持:
接口与片外存储器外设
六无缝多支持
ADSP- 21160x SHARC DSP的
主机端口
· DMA控制器
串行端口和链路端口
JTAG测试访问端口
图2
示出了一个典型的单处理器系统。一个multipro-
cessing系统出现在
图3第6页。
在ADSP- 21160x介绍单指令,多数据
( SIMD )处理。使用两个计算单元
( ADSP - 2106x SHARC DSP的有一个) ,在ADSP- 21160x可
双倍性能与在一系列DSP的ADSP- 2106x
算法。
制造的国家的最先进的,高速,低功耗的CMOS
过程中, ADSP- 21160N具有10 ns指令周期时间。
随着在100MHz的SIMD计算硬件上运行,
在ADSP- 21160N可以执行6亿数学运算
每秒(480万次的ADSP- 21160M在
12.5 ns指令周期时间) 。
表2
显示性能基准测试的ADSP- 21160x 。
这些基准提供的单声道的推断
测得的双通道(SIMD)处理性能。为
标杆和优化的DSP代码的详细信息
对于单通道和双通道处理,请参阅ADI公司
网站( www.analog.com ) 。
在ADSP- 21160x延续了SHARC系列的业界
领先的集成DSP的标准,结合高
高性能32位DSP内核集成的片上系统
功能。这些功能包括4M位的双端口SRAM
内存,主机处理器接口, I / O ,支持的处理器
14个DMA通道,两个串行端口, 6端口的链接,外部杆
等位基因总线,以及无缝多。
ADSP - 21160X系列核心架构
在ADSP- 21160x处理器包括以下architec-
在ADSP- 2116x系列处理器的王兴仁功能。该
ADSP - 21160x代码是在与装配水平相适应
ADSP- 2106x和ADSP- 21161 。
SIMD计算引擎
在ADSP - 21160x包含两个计算处理元素
该操作作为单指令多数据ments (SIMD)
引擎。的处理元件被称作P EX与
PEY ,并且每个包含一个ALU,乘法器,移位器和寄存器
文件中。 PEX始终是积极的,并PEY可以通过设置来启用
在MODE1寄存器PEYEN模式位。当该模式是
2013年2月
版本C |
第4页60 |
ADSP-21160M/ADSP-21160N
数据寄存器文件
ADSP-21160X
时钟
4
CLKIN
血粉
CS
ADDR
数据
ADDR
数据存储器/
映射
OE
器件
WE
(可选)
确认
CS
控制
地址
数据
3
4
链接
器件
( 6 MAX)
(可选)
CLK_CFG3–0
CIF
EBOOT
LBOOT
BRST
IRQ2–0
ADDR31–0
FLAG3–0
TIMEXP DATA63-0
RDX
LxCLK
WRX
LxACK
确认
LXDAT7–0
MS3–0
TCLK0
RCLK0
TFS0
RSF0
DT0
DR0
TCLK1
RCLK1
TFS1
RSF1
DT1
DR1
RPBA
ID2–0
RESET
JTAG
6
页面
SBTS
CLKOUT
DMAR1–2
DMAG1–2
CS
HBR
HBG
REDY
BR1–6
PA
BOOT
EPROM
(可选)
通用数据寄存器文件中包含的每个亲
cessing元素。之间的寄存器文件的数据传输
运算单元和数据总线,并存储中间
结果。这10个端口, 32个寄存器(16小学, 16所中学)
寄存器文件,结合ADSP- 2116x增强
哈佛架构,允许约束之间的数据流
计算单元和内部存储器。 PEX中的寄存器
被称为R0- R15和在PEY为S0- S15。
指令和四操作数的单周期取
该处理器采用的增强型Harvard架构
该数据存储器(DM)的总线传送数据,且所述亲
克存储器(PM)的总线传输指令和数据
(参见功能框图
1).
与ADSP- 21160x
DSP的独立的程序和数据存储器总线和片
指令高速缓冲存储器时,处理器可以同时提取4个
操作数和指令(从高速缓存) ,在一个单一的
周期。
串行
设备
(可选)
DMA设备
(可选)
数据
串行
设备
(可选)
主持人
处理器
接口
(可选)
ADDR
数据
指令缓存
在ADSP- 21160x包括一个片上指令缓存
使三总线操作的取指令和四
数据值。缓存是有选择性的,只有他的指令
获取与PM总线的数据访问冲突被缓存。这
高速缓存允许全速执行核心,提供环状
操作,如数字滤波器乘法 - 累加和FFT
蝴蝶处理。
数据地址发生器与硬件循环缓冲器
图2.单处理器系统
使能,相同的指令是在两个处理元素执行
内,但在每一个处理单元上操作的不同数据。
这种架构是高效的执行数学密集型DSP
算法。
进入SIMD方式也对使用方法的效果数据是反式
存储器和处理元件之间ferred 。在SIMD
模式中,数据带宽的两倍,需要维持computa-
tional操作中的处理元素。因为这
要求,进入SIMD模式也加倍带宽
间存储器和处理元件。当使用
DAG的以SIMD方式传送数据,两个数据值是反式
ferred的内存每次访问或寄存器文件。
在ADSP- 21160x DSP的两个数据地址发生器(DAG )
用于间接寻址和提供用于实现
循环数据缓冲区中的硬件。循环缓冲区允许高效率
的延时线和其他数据结构编程所需
在数字信号处理中,并且通常在数字用
滤波器和傅里叶变换。该产品的两个DAG的
包含足够的寄存器允许创建多达32个税务局局长
丘拉尔缓冲区(小学16寄存器组, 16个二级) 。使用DAG
自动处理地址指针环绕,降低
开销,提高性能,并简化implemen-
塔季翁。循环缓冲区可以开始和结束于任何内存
位置。
灵活的指令集
48位指令字容纳了各种并行
操作的简洁的编程。例如,时处理
SOR可以有条件地执行一个乘法,一个加法和减法,
在这两个处理元件,而分支,在一个单一的
指令。
独立,并行计算单位
内的每个处理单元的一组计算单元。
所述计算单元包括一个算术/逻辑单元的
( ALU ) ,乘法器和移位器。这些单元的执行单周期
指令。每个处理单元内的三个单元是
平行排列,从而最大限度地计算吞吐量。
单一的多功能指令执行的并行ALU和
乘数操作。在SIMD模式下,并行ALU和
发生在两个处理单元乘数操作。这些
计算单元支持IEEE 32位单精度悬空
荷兰国际集团点, 40位扩展精度浮点和32位
定点数据格式。
版本C |
第5页60 |
2013年2月
SHARC
数字信号处理器
ADSP-21160M/ADSP-21160N
摘要
高性能的32位DSP的应用,音频, medi-
CAL ,军事,图形,图像和通信
超级哈佛架构, 4个独立的总线双
数据取指,取指令和非侵入式,零过
起始I / O
向后兼容组件源代码级兼容
与ADSP- 2106x DSP的代码
单指令多数据(SIMD)计算
架构的两个32位IEEE浮点运算
单元,每个单元具有一个乘法器, ALU ,移位器和寄存器文件
集成外设集成的I / O处理器, 4M位
片内双端口SRAM ,无缝多为特色的
Tures的,并且端口(串口,链接,外部总线和JTAG )
特点
100兆赫( 10纳秒)内核指令速率( ADSP- 21160N )
单周期指令执行,其中包括SIMD操作
在这两个计算单元系统蒸发散
双数据地址产生器( DAG)的有模和位
反转寻址
零开销循环和单周期循环设置, provid-
荷兰国际集团高效的程序排序
IEEE 1149.1 JTAG标准测试访问端口和片
仿真
400球27毫米
×
27毫米PBGA封装
可提供无铅(符合RoHS标准)封装
200万固定点的MAC持续性能
(ADSP-21160N)
核心处理器
定时器
指令
缓存
32× 48位
双端口SRAM
两个独立
双端口功能块
处理器端口
ADDR
数据
ADDR
数据
块0
JTAG
1座
6
试验
仿真
I / O端口
数据
ADDR
数据
ADDR
DAG1
8 x 4 x 32
DAG2
8 x 4 x 32
节目
SEQUENCER
32
IOD
64
IOA
18
PORT
地址总线
MUX
接口
数据总线
MUX
主机端口
64
32
PM地址总线
DM地址总线
32
PM数据总线
公共汽车
CONNECT
( PX )
DM数据总线
16/32/40/48/64
32/40/64
MULT
数据
注册
网络文件
( PEX )
16× 40位
数据
注册
网络文件
( PEY )
16× 40位
MULT
IOP
注册
(内存
映射)
控制,
状态和
数据缓冲区
DMA
调节器
串口
(2)
链路端口
(6)
4
6
6
60
ALU
ALU
I / O处理器
图1.功能框图
SHARC和SHARC徽标是ADI公司的商标。
版本C
文档反馈
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 U.S.A.
联系电话: 781.329.4700
2013 ADI公司保留所有权利。
技术支援
www.analog.com
ADSP-21160M/ADSP-21160N
单指令多数据(SIMD)
架构提供
两个计算处理单元
并发执行,每个处理元素执行
相同的指令,而是运行在不同的数据
代码兼容性,在组装的水平,使用相同的
指令集为ADSP- 2106x SHARC DSP的
在并行总线和计算单元允许
乘法的单周期执行(具有或不具有单指令多数据)
操作中, ALU运算,双内存读取或
写和取指令
转让记忆与铁芯之间在高达四
每个周期32位浮点和定点的话
通过乘法加快FFT蝶形运算
用加减法
内存属性
4M位片上双端口SRAM的独立访问
由核处理器,主机和DMA
4G字地址范围,片外存储器
内存接口支持可编程等待状态gen-
关合作和页模式对片外存储器
DMA控制器支持
14零开销DMA通道之间的传输
ADSP- 21160x内部存储器和外部存储器,
外部的外围设备,主机处理器,串行端口,或者连接
端口
64位背景DMA传输的核心时钟速度,在
用全速处理器并行执行
主处理器接口为16位和32位微处理器
多提供支持
无缝连接的可扩展DSP多重
架构
分布式片上总线仲裁的并行总线CON-
NECT可达6 ADSP- 21160x处理器加上主机
对于点对点的连接和阵列6链路端口
串行端口提供
与扩硬件两个同步串行端口
独立的发送和接收功能
T1和E1接口的TDM支持
64位宽的同步外部端口提供
异步和SBSRAM克斯特无缝连接
最终的回忆
版本C |
第2页60 |
2013年2月
ADSP-21160M/ADSP-21160N
目录
摘要................................................. .............. 1
功能................................................. ................ 1
概述................................................ 4
ADSP- 21160x系列核心架构.................... 4
内存和I / O接口功能........................... 7
开发工具............................................... 9
附加信息......................................... 10
相关信号链........................................... 10
引脚功能描述........................................ 11
规格................................................. ........ 15
工作条件- ADSP - 21160M .................... 15
电气特性- ADSP- 21160M ................. 16
工作条件- ADSP- 21160N ..................... 17
电气特性- ADSP- 21160N ................. 18
绝对最大额定值................................... 19
ESD敏感度................................................ ... 19
包装信息............................................ 19
时序规格........................................... 20
输出驱动电流- ADSP- 21160M ................... 47
输出驱动电流- ADSP- 21160N ................... 47
功耗............................................... 47
测试条件................................................ .. 48
环境条件.................................... 51
400引脚PBGA引脚配置............................. 52
外形尺寸................................................ 57
表面贴装设计............................................. 57
订购指南................................................ ..... 58
修订历史
2/13 -REV 。 B到C版
更新
开发工具...................................... 9
补充部分,
相关信号链.......................... 10
添加脚注4表18
存储器读总线主控....................................... 26
更正脚注2
表40 , 400引脚PBGA引脚赋值
ments ................................................. .................. 52
版本C |
第3页60 |
2013年2月
ADSP-21160M/ADSP-21160N
概述
在ADSP- 21160x SHARC
DSP系列有两个成员:
ADSP- 21160M和ADSP- 21160N 。在ADSP - 21160M是fabri-
符在0.25微米CMOS工艺。在ADSP- 21160N是
制作一个0.18微米CMOS工艺。在ADSP- 21160N
提供了比更高的性能和更低的功耗
在ADSP- 21160M 。宽松的便携性, ADSP- 21160x是
应用程序源代码与第一代兼容
ADSP- 2106x SHARC系列的DSP在SISD (单指令,单
数据)的模式。为了充分利用处理器的SIMD的(单
指令多数据)的能力,一些代码的变化是
需要的。像其他SHARC系列的DSP ,在ADSP- 21160x是一个32位
处理器是高性能的DSP应用优化
系统蒸发散。在ADSP- 21160x包括运行到一个核心
100 MHz的双端口片上SRAM ,集成I / O亲
处理器与多处理器的支持,以及多个内部
公交车来消除I / O瓶颈。
表1
显示了ADSP- 21160M之间的主要区别
和ADSP - 21160N处理器。
表1. ADSP- 21160x SHARC处理器系列产品特点
特征
SRAM
工作电压
指令速率
链路端口传输速率( 6 )
串行端口传输速率( 2 )
ADSP-21160M
4兆位
3.3 V的I / O
2.5 V核心
80兆赫
80兆字节/秒
40兆位/秒
ADSP-21160N
4兆位
3.3 V的I / O
1.9 V核心
100兆赫
100兆字节/秒
50兆位/秒
表2. ADSP- 21160x基准
基准算法
1024点复数FFT
( 4基数,以冲销)
FIR滤波器(每点击)
IIR滤波器(每双二阶)
矩阵乘法(流水线)
[33]
[31]
[44]
[41]
除( Y / X )
平方根的倒数
DMA传输速率
ADSP- 21160M ADSP- 21160N
80兆赫
100兆赫
115 μs
92 μs
6.25纳秒
25纳秒
56.25纳秒
100纳秒
37.5纳秒
56.25纳秒
560M字节/秒
5纳秒
20纳秒
45纳秒
80纳秒
30纳秒
45纳秒
800M字节/秒
该功能框图(图
1第1页)
ADSP- 21160x说明了以下建筑特色:
两个处理单元,每一个ALU的组成,多
钳,移位器和数据寄存器文件
数据地址发生器( DAG1 , DAG2 )
程序定序器与指令缓存
PM和DM总线支持4个32位数据的能力
内存和核心的每个核心proces-之间的转账
SOR周期
间隔定时器
片上SRAM ( 4M比特)
外部端口支持:
接口与片外存储器外设
六无缝多支持
ADSP- 21160x SHARC DSP的
主机端口
· DMA控制器
串行端口和链路端口
JTAG测试访问端口
图2
示出了一个典型的单处理器系统。一个multipro-
cessing系统出现在
图3第6页。
在ADSP- 21160x介绍单指令,多数据
( SIMD )处理。使用两个计算单元
( ADSP - 2106x SHARC DSP的有一个) ,在ADSP- 21160x可
双倍性能与在一系列DSP的ADSP- 2106x
算法。
制造的国家的最先进的,高速,低功耗的CMOS
过程中, ADSP- 21160N具有10 ns指令周期时间。
随着在100MHz的SIMD计算硬件上运行,
在ADSP- 21160N可以执行6亿数学运算
每秒(480万次的ADSP- 21160M在
12.5 ns指令周期时间) 。
表2
显示性能基准测试的ADSP- 21160x 。
这些基准提供的单声道的推断
测得的双通道(SIMD)处理性能。为
标杆和优化的DSP代码的详细信息
对于单通道和双通道处理,请参阅ADI公司
网站( www.analog.com ) 。
在ADSP- 21160x延续了SHARC系列的业界
领先的集成DSP的标准,结合高
高性能32位DSP内核集成的片上系统
功能。这些功能包括4M位的双端口SRAM
内存,主机处理器接口, I / O ,支持的处理器
14个DMA通道,两个串行端口, 6端口的链接,外部杆
等位基因总线,以及无缝多。
ADSP - 21160X系列核心架构
在ADSP- 21160x处理器包括以下architec-
在ADSP- 2116x系列处理器的王兴仁功能。该
ADSP - 21160x代码是在与装配水平相适应
ADSP- 2106x和ADSP- 21161 。
SIMD计算引擎
在ADSP - 21160x包含两个计算处理元素
该操作作为单指令多数据ments (SIMD)
引擎。的处理元件被称作P EX与
PEY ,并且每个包含一个ALU,乘法器,移位器和寄存器
文件中。 PEX始终是积极的,并PEY可以通过设置来启用
在MODE1寄存器PEYEN模式位。当该模式是
2013年2月
版本C |
第4页60 |
ADSP-21160M/ADSP-21160N
数据寄存器文件
ADSP-21160X
时钟
4
CLKIN
血粉
CS
ADDR
数据
ADDR
数据存储器/
映射
OE
器件
WE
(可选)
确认
CS
控制
地址
数据
3
4
链接
器件
( 6 MAX)
(可选)
CLK_CFG3–0
CIF
EBOOT
LBOOT
BRST
IRQ2–0
ADDR31–0
FLAG3–0
TIMEXP DATA63-0
RDX
LxCLK
WRX
LxACK
确认
LXDAT7–0
MS3–0
TCLK0
RCLK0
TFS0
RSF0
DT0
DR0
TCLK1
RCLK1
TFS1
RSF1
DT1
DR1
RPBA
ID2–0
RESET
JTAG
6
页面
SBTS
CLKOUT
DMAR1–2
DMAG1–2
CS
HBR
HBG
REDY
BR1–6
PA
BOOT
EPROM
(可选)
通用数据寄存器文件中包含的每个亲
cessing元素。之间的寄存器文件的数据传输
运算单元和数据总线,并存储中间
结果。这10个端口, 32个寄存器(16小学, 16所中学)
寄存器文件,结合ADSP- 2116x增强
哈佛架构,允许约束之间的数据流
计算单元和内部存储器。 PEX中的寄存器
被称为R0- R15和在PEY为S0- S15。
指令和四操作数的单周期取
该处理器采用的增强型Harvard架构
该数据存储器(DM)的总线传送数据,且所述亲
克存储器(PM)的总线传输指令和数据
(参见功能框图
1).
与ADSP- 21160x
DSP的独立的程序和数据存储器总线和片
指令高速缓冲存储器时,处理器可以同时提取4个
操作数和指令(从高速缓存) ,在一个单一的
周期。
串行
设备
(可选)
DMA设备
(可选)
数据
串行
设备
(可选)
主持人
处理器
接口
(可选)
ADDR
数据
指令缓存
在ADSP- 21160x包括一个片上指令缓存
使三总线操作的取指令和四
数据值。缓存是有选择性的,只有他的指令
获取与PM总线的数据访问冲突被缓存。这
高速缓存允许全速执行核心,提供环状
操作,如数字滤波器乘法 - 累加和FFT
蝴蝶处理。
数据地址发生器与硬件循环缓冲器
图2.单处理器系统
使能,相同的指令是在两个处理元素执行
内,但在每一个处理单元上操作的不同数据。
这种架构是高效的执行数学密集型DSP
算法。
进入SIMD方式也对使用方法的效果数据是反式
存储器和处理元件之间ferred 。在SIMD
模式中,数据带宽的两倍,需要维持computa-
tional操作中的处理元素。因为这
要求,进入SIMD模式也加倍带宽
间存储器和处理元件。当使用
DAG的以SIMD方式传送数据,两个数据值是反式
ferred的内存每次访问或寄存器文件。
在ADSP- 21160x DSP的两个数据地址发生器(DAG )
用于间接寻址和提供用于实现
循环数据缓冲区中的硬件。循环缓冲区允许高效率
的延时线和其他数据结构编程所需
在数字信号处理中,并且通常在数字用
滤波器和傅里叶变换。该产品的两个DAG的
包含足够的寄存器允许创建多达32个税务局局长
丘拉尔缓冲区(小学16寄存器组, 16个二级) 。使用DAG
自动处理地址指针环绕,降低
开销,提高性能,并简化implemen-
塔季翁。循环缓冲区可以开始和结束于任何内存
位置。
灵活的指令集
48位指令字容纳了各种并行
操作的简洁的编程。例如,时处理
SOR可以有条件地执行一个乘法,一个加法和减法,
在这两个处理元件,而分支,在一个单一的
指令。
独立,并行计算单位
内的每个处理单元的一组计算单元。
所述计算单元包括一个算术/逻辑单元的
( ALU ) ,乘法器和移位器。这些单元的执行单周期
指令。每个处理单元内的三个单元是
平行排列,从而最大限度地计算吞吐量。
单一的多功能指令执行的并行ALU和
乘数操作。在SIMD模式下,并行ALU和
发生在两个处理单元乘数操作。这些
计算单元支持IEEE 32位单精度悬空
荷兰国际集团点, 40位扩展精度浮点和32位
定点数据格式。
版本C |
第5页60 |
2013年2月
查看更多ADSP-21160NCBZ-100PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    ADSP-21160NCBZ-100
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADSP-21160NCBZ-100
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
ADSP-21160NCBZ-100
ADI/亚德诺
21+
16800
BGA
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2881936556 复制 点击这里给我发消息 QQ:1838629145 复制 点击这里给我发消息 QQ:1366534167 复制

电话:0755-88917652分机801-83200050
联系人:柯
地址:深圳市福田区华强北振兴华101号华匀大厦二栋五楼516室 本公司可以开13%增值税发票 以及3%普通发票!!
ADSP-21160NCBZ-100
ADI/亚德诺
21+
9850
BGA
只做原装正品现货或订货!代理渠道订货假一赔三!
QQ: 点击这里给我发消息 QQ:2394092314 复制 点击这里给我发消息 QQ:792179102 复制 点击这里给我发消息 QQ:841523240 复制

电话:021-62153656青岛0532-82001686军工专家真诚为您服务
联系人:李小姐/郭先生/钱先生-本公司可开具13%增值税发票
地址:上海公司:上海市静安区海宁路1399号金城大厦 北京公司:海淀区中关村大街 32 号蓝天科技综合楼 青岛公司:城阳区正阳路205号海都国际A座805
ADSP-21160NCBZ-100
ADI
25+热销
7730特价
BGA
【优势库存】专业代理全新现货特价热卖
QQ: 点击这里给我发消息 QQ:2881495423 复制 点击这里给我发消息 QQ:2881495422 复制 点击这里给我发消息 QQ:2881495424 复制

电话:0755-82704952/28227524/89202071/82704952/13528737027
联系人:李小姐/陈先生/李先生【只售原装假一罚百】豪迈兴你值得信赖的供应商!
地址:深圳市福田区中航路新亚洲二期N1B166,深圳市福田区华强北都会大厦B座17i 香港九龙湾临兴街21号美罗中心二期1908室
ADSP-21160NCBZ-100
ADI/亚德诺
2346+
23600
BGA400
假一罚十!原装现货!强势库存!特价!
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
ADSP-21160NCBZ-100
ANA
24+
8420
BGA400
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:1275936203 复制 点击这里给我发消息 QQ:1833158415 复制 点击这里给我发消息 QQ:3110308500 复制

电话:029-13289230882
联系人:杨先生
地址:陕西省西安市高新区大寨路/陕西省铜川市耀州新区华夏南道
ADSP-21160NCBZ-100
100
ADI
10+
特价定货
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
ADSP-21160NCBZ-100
ADI/亚德诺
22+
32570
BGA
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
ADSP-21160NCBZ-100
Analog Devices Inc.
24+
10000
400-PBGA(27x27)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
ADSP-21160NCBZ-100
Analog Devices Inc.
24+
10000
400-BBGA
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2885393584 复制

电话:0755-82865201/83223957
联系人:李先生//吴小姐
地址:深圳市福田区赛格广场6707A
ADSP-21160NCBZ-100
Analog Devices Inc.
23+
4500
400-BBGA
原装正品公司现货可含税
查询更多ADSP-21160NCBZ-100供应信息

深圳市碧威特网络技术有限公司
 复制成功!