ADS5263
www.ti.com
SLAS760A
–
2011年5月
–
经修订的2011年8月
四通道16位, 100 MSPS的高信噪比的ADC
检查样品:
ADS5263
1
特点
最大采样速率: 100 MSPS
可编程设备的分辨率
–
四通道, 16位,高信噪比模式
–
四通道, 14位,低功耗模式
16位高信噪比模式
–
1.4 W功率总功率在100 MSPS
–
355毫瓦/通道
–
4 Vpp的满量程输入
–
85 dBFS的SNR在f
in
= 3兆赫, 100 MSPS
14位低功耗模式
–
785 mW的总功率在100 MSPS
–
195毫瓦/通道
–
2 Vpp的满量程输入
–
74 dBFS的SNR在f
in
= 10 MHz的
–
集成钳位(用于连接CCD
传感器)
低频噪声抑制
数字处理模块
–
可编程FIR抽取滤波器
–
数字可编程增益:0 dB到12分贝
–
2或4通道平均
之间的ADC输入可编程映射
渠道和LVDS输出引脚,简化了
电路板设计
多种测试模式来验证数据的采集
通过FPGA /接收器
串行LVDS输出
内部和外部参考
3.3 V模拟电源
1.8 V数字电源
恢复从6 dB的过载在1时钟
周期
包装:
–
9-mm
×
9毫米64引脚QFN
–
用于MRI的非磁性封装选项
系统
CMOS技术
应用
医学影像
–
MRI
光谱
CCD成像
描述
采用CMOS工艺技术和创新
电路技术中, ADS5263被设计成
工作在低功耗,并给予很高的信噪比
性能4 Vpp的满量程输入。利用
低噪声的16位前端阶段,接着是14位
模数转换器,该器件提供了85 - dBFS的SNR最高可达10 MHz
并且优于80 dBFS的SNR达到30MHz 。
该设备还具有一个14位的低功率模式,其中
它作为一个四通道14位ADC 。 16位
前端阶段被断电和部分
消耗几乎一半的功率,相比于
16位模式。在14位模式下支持2 Vpp的
满量程输入信号,具有典型的74 dBFS的SNR 。该
ADS5263可之间的动态切换
两种分辨率模式。这允许系统使用
在一个高清晰度,高功率模式或者一个相同部分
低分辨率,低功耗模式。
该ADS5263具有数字处理块那
集成了多种常用的数字功能,
如数字增益(高达12分贝) 。它包括一个数字
过滤器模块具有内置抽取滤波器(带
低通,高通和带通特性) 。
抽取率也可编程( 2 ,由
4 ,或8 ) 。这使得它对于窄带非常有用
的应用,其中所述过滤器可被用于改进
SNR和敲除谐波,而在同一时间
降低了输出数据率。
该装置包括一个平均模式,其中两个
通道(或甚至4个通道)可被平均以
提高信噪比。一个非常独特的特点是
可编程映射器模块,它允许灵活
输入通道和LVDS之间的映射
输出管脚。这有助于大大降低了
LVDS输出路由的复杂性和可潜在地
通过减少导致更便宜的系统板
PCB的层数。
1
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权
2011年,德州仪器
ADS5263
SLAS760A
–
2011年5月
–
经修订的2011年8月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备放置在导电泡棉
储存或搬运过程中,以防止对静电损坏MOS大门。
描述(续)
从各通道ADC的数据被串行化并输出上2对的LVDS输出线,以及一个位
时钟和帧时钟。串行LVDS输出的减少接口线路数量。这一点,连同
低功耗设计,使四个通道在一个紧凑的9毫米至被包装
×
9毫米QFN封装,使高系统
集成密度。
为了便于设计,以在CCD传感器,一个钳位功能被集成在设备中。使用此功能时,
模拟输入引脚可以被钳位到一个内部电压的基础上,一个SYNC信号。与此相关, CCD传感器
输出可以很容易地交流耦合到ADS5263的模拟输入。钳位功能和四通道,
紧凑的封装制造工业的CCD成像应用ADS5263吸引力。
该器件集成了一个内部基准修整,以跨设备精确匹配。该设备可以
任选地被驱动的外部引用。最好的性能可以通过内部参考来实现
模式。该ADS5263可在不产生任何的MRI签名的非磁性QFN封装。该
器件工作在整个工业温度范围。
2
提交文档反馈
产品文件夹链接( S) : ADS5263
版权
2011年,德州仪器
ADS5263
www.ti.com
SLAS760A
–
2011年5月
–
经修订的2011年8月
引脚配置
–
ADS5263
64 QFN ( THERMAL PAD )
RGC包装
( TOP VIEW )
INT / EXTZ
RESETz
SDOUT
SDATA
CLKM
CLKP
IN1A_P
IN1A_M
AGND
IN1B_P
IN1B_M
AGND
IN2A_P
IN2A_M
AGND
IN2B_P
IN2B_M
LGND
PD
LGND
OUT1P
OUT1M
64
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
63
62
61
60
59
58
57
56
55
54
53
52
51
50
AVDD
AVDD
AVDD
REFB
SCLK
REFT
VCM
ISET
CSZ
49
48
47
46
45
44
43
42
SYNC
IN4A_M
IN4A_P
AGND
IN4B_M
IN4B_P
AGND
IN3A_M
IN3A_P
AGND
IN3B_M
IN3B_P
AGND
LGND
LVDD
OUT8M
OUT8P
散热垫
64 QFN
41
40
39
38
37
36
35
34
18
19
20
21
22
23
24
25
26
27
28
29
30
31
33
32
ADCLKP
ADCLKM
OUT7P
OUT4M
OUT6M
OUT2M
OUT5M
OUT3M
OUT7M
LCLKM
OUT2P
OUT5P
OUT6P
OUT3P
OUT4P
LCLKP
P0056-19
引脚功能
引脚名称
ADCLKM
ADCLKP
AGND
AVDD
CLKM
CLKP
CS
IN1A_P , IN1A_M
IN1B_P , IN1B_M
IN2A_P , IN2A_M
IN2B_P , IN2B_M
IN3A_P , IN3A_M
IN3B_P , IN3B_M
IN4A_P , IN4A_M
LVDS帧时钟( 1X )
–
负输出
LVDS帧时钟( 1X )
–
正输出
模拟地
模拟电源, 3.3 V
负差分时钟输入。对于单端时钟,配合CLKM接地。
正差分时钟输入
串行接口使能输入,低电平有效。该引脚具有内部300 kΩ的下拉电阻
地
差分模拟输入信道1中, 16位ADC
差分模拟输入通道1 , 14位ADC
差分模拟输入信道2中, 16位ADC
差分模拟输入信道2中, 14位ADC
差分模拟输入信道3, 16位ADC
差分模拟输入信道3, 14位ADC
差分模拟输入通道4 , 16位ADC
描述
针
TYPE
O
O
I
I
I
I
I
I
I
I
I
I
I
I
号
24
23
3, 6, 9, 37,
40, 43, 46
50, 57, 60
59
58
61
1, 2
4, 5
7, 8
10, 11
41, 42
38, 39
47, 48
7
3
1
1
1
2
2
2
2
2
2
2
数
引脚
版权
2011年,德州仪器
提交文档反馈
产品文件夹链接( S) : ADS5263
5
ADS5263
www.ti.com
SLAS760B
–
2011年5月
–
经修订的2011年10月
四通道16位, 100 MSPS的高信噪比的ADC
检查样品:
ADS5263
1
特点
最大采样速率: 100 MSPS
可编程设备的分辨率
–
四通道, 16位,高信噪比模式
–
四通道, 14位,低功耗模式
16位高信噪比模式
–
1.4 W功率总功率在100 MSPS
–
355毫瓦/通道
–
4 Vpp的满量程输入
–
85 dBFS的SNR在f
in
= 3兆赫, 100 MSPS
14位低功耗模式
–
785 mW的总功率在100 MSPS
–
195毫瓦/通道
–
2 Vpp的满量程输入
–
74 dBFS的SNR在f
in
= 10 MHz的
–
集成钳位(用于连接CCD
传感器)
低频噪声抑制
数字处理模块
–
可编程FIR抽取滤波器
–
数字可编程增益:0 dB到12分贝
–
2或4通道平均
之间的ADC输入可编程映射
渠道和LVDS输出引脚,简化了
电路板设计
多种测试模式来验证数据的采集
通过FPGA /接收器
串行LVDS输出
内部和外部参考
3.3 V模拟电源
1.8 V数字电源
恢复从6 dB的过载在1时钟
周期
包装:
–
9-mm
×
9毫米64引脚QFN
–
用于MRI的非磁性封装选项
系统
CMOS技术
应用
医学影像
–
MRI
光谱
CCD成像
描述
采用CMOS工艺技术和创新
电路技术中, ADS5263被设计成
工作在低功耗,并给予很高的信噪比
性能4 Vpp的满量程输入。利用
低噪声的16位前端阶段,接着是14位
模数转换器,该器件提供了85 - dBFS的SNR最高可达10 MHz
并且优于80 dBFS的SNR达到30MHz 。
该设备还具有一个14位的低功率模式,其中
它作为一个四通道14位ADC 。 16位
前端阶段被断电和部分
消耗几乎一半的功率,相比于
16位模式。在14位模式下支持2 Vpp的
满量程输入信号,具有典型的74 dBFS的SNR 。该
ADS5263可之间的动态切换
两种分辨率模式。这允许系统使用
在一个高清晰度,高功率模式或者一个相同部分
低分辨率,低功耗模式。
该ADS5263具有数字处理块那
集成了多种常用的数字功能,
如数字增益(高达12分贝) 。它包括一个数字
过滤器模块具有内置抽取滤波器(带
低通,高通和带通特性) 。
抽取率也可编程( 2 ,由
4 ,或8 ) 。这使得它对于窄带非常有用
的应用,其中所述过滤器可被用于改进
SNR和敲除谐波,而在同一时间
降低了输出数据率。
该装置包括一个平均模式,其中两个
通道(或甚至4个通道)可被平均以
提高信噪比。一个非常独特的特点是
可编程映射器模块,它允许灵活
输入通道和LVDS之间的映射
输出管脚。这有助于大大降低了
LVDS输出路由的复杂性和可潜在地
通过减少导致更便宜的系统板
PCB的层数。
1
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权
2011年,德州仪器
ADS5263
SLAS760B
–
2011年5月
–
经修订的2011年10月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备放置在导电泡棉
储存或搬运过程中,以防止对静电损坏MOS大门。
描述(续)
从各通道ADC的数据被串行化并输出上2对的LVDS输出线,以及一个位
时钟和帧时钟。串行LVDS输出的减少接口线路数量。这一点,连同
低功耗设计,使四个通道在一个紧凑的9毫米至被包装
×
9毫米QFN封装,使高系统
集成密度。
为了便于设计,以在CCD传感器,一个钳位功能被集成在设备中。使用此功能时,
模拟输入引脚可以被钳位到一个内部电压的基础上,一个SYNC信号。与此相关, CCD传感器
输出可以很容易地交流耦合到ADS5263的模拟输入。钳位功能和四通道,
紧凑的封装制造工业的CCD成像应用ADS5263吸引力。
该器件集成了一个内部基准修整,以跨设备精确匹配。该设备可以
任选地被驱动的外部引用。最好的性能可以通过内部参考来实现
模式。该ADS5263可在不产生任何的MRI签名的非磁性QFN封装。该
器件工作在整个工业温度范围。
2
提交文档反馈
产品文件夹链接( S) : ADS5263
版权
2011年,德州仪器
ADS5263
www.ti.com
SLAS760B
–
2011年5月
–
经修订的2011年10月
引脚配置
–
ADS5263
64 QFN ( THERMAL PAD )
RGC包装
( TOP VIEW )
INT / EXTZ
RESETz
SDOUT
SDATA
CLKM
CLKP
IN1A_P
IN1A_M
AGND
IN1B_P
IN1B_M
AGND
IN2A_P
IN2A_M
AGND
IN2B_P
IN2B_M
LGND
PD
LGND
OUT1P
OUT1M
64
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
63
62
61
60
59
58
57
56
55
54
53
52
51
50
AVDD
AVDD
AVDD
REFB
SCLK
REFT
VCM
ISET
CSZ
49
48
47
46
45
44
43
42
SYNC
IN4A_M
IN4A_P
AGND
IN4B_M
IN4B_P
AGND
IN3A_M
IN3A_P
AGND
IN3B_M
IN3B_P
AGND
LGND
LVDD
OUT8M
OUT8P
散热垫
64 QFN
41
40
39
38
37
36
35
34
18
19
20
21
22
23
24
25
26
27
28
29
30
31
33
32
ADCLKP
ADCLKM
OUT7P
OUT4M
OUT6M
OUT2M
OUT5M
OUT3M
OUT7M
LCLKM
OUT2P
OUT5P
OUT6P
OUT3P
OUT4P
LCLKP
P0056-19
引脚功能
引脚名称
ADCLKM
ADCLKP
AGND
AVDD
CLKM
CLKP
CS
IN1A_P , IN1A_M
IN1B_P , IN1B_M
IN2A_P , IN2A_M
IN2B_P , IN2B_M
IN3A_P , IN3A_M
IN3B_P , IN3B_M
IN4A_P , IN4A_M
LVDS帧时钟( 1X )
–
负输出
LVDS帧时钟( 1X )
–
正输出
模拟地
模拟电源, 3.3 V
负差分时钟输入。对于单端时钟,配合CLKM接地。
正差分时钟输入
串行接口使能输入,低电平有效。该引脚具有内部300 kΩ的下拉电阻
地
差分模拟输入信道1中, 16位ADC
差分模拟输入通道1 , 14位ADC
差分模拟输入信道2中, 16位ADC
差分模拟输入信道2中, 14位ADC
差分模拟输入信道3, 16位ADC
差分模拟输入信道3, 14位ADC
差分模拟输入通道4 , 16位ADC
描述
针
TYPE
O
O
I
I
I
I
I
I
I
I
I
I
I
I
号
24
23
3, 6, 9, 37,
40, 43, 46
50, 57, 60
59
58
61
1, 2
4, 5
7, 8
10, 11
41, 42
38, 39
47, 48
7
3
1
1
1
2
2
2
2
2
2
2
数
引脚
版权
2011年,德州仪器
提交文档反馈
产品文件夹链接( S) : ADS5263
5