ADS4128
www.ti.com
SBAS578 - 2012年5月
12位, 200 MSPS ,超低功耗ADC
检查样品:
ADS4128
1
特点
最大采样速率: 200 MSPS
超低功耗,具有1.8 V单电源供电:
- 230 mW的总功耗为200 MSPS
高动态性能:
- 信噪比: 69 dBFS的在170兆赫
- SFDR : 85 dBc的在170兆赫
动态功率调节与采样率
输出接口:
- 双数据速率( DDR ) LVDS与
可编程Swing和力量
- 标准的Swing : 350毫伏
- 低摆幅: 200毫伏
- 默认强度: 100 Ω的终端
- 2X强度: 50 Ω终端
- 1.8 V CMOS并行接口还
支持
可编程增益高达6分贝信噪比和
SFDR权衡
直流偏移校正
支持低输入时钟幅度为向下
200毫伏
PP
包装: 7毫米× 7毫米QFN -48
描述
该ADS4128是一个12位模拟 - 数字转换器
( ADC) ,采样速率高达200 MSPS 。这
设备采用了创新的设计技术来实现
高动态性能,而功耗
极低的功耗,在1.8 V电源。该装置是
非常适合
为
多载波
宽带宽
通信应用。
该ADS4128具有可用于精细增益选项
改善SFDR性能,更低的满量程
输入范围,尤其是在高输入频率。它
包括可以使用的直流偏移校正环路
取消ADC失调。以较低的采样率,则
ADC会自动在缩小电源工作
在性能没有损失。
该ADS4128可在一个紧凑的QFN -48
封装,规定工作在工业
温度范围(-40 ° C至+ 85°C )
23
家庭比较
采样率
家庭
ADS412x
12位家族
ADS414x
14位家族
9-bit
11-bit
65 MSPS
ADS4122
ADS4142
—
—
125 MSPS
ADS4125
ADS4145
—
—
160 MSPS
ADS4126
ADS4146
—
—
200 MSPS
ADS4128
—
—
—
250 Msps的
ADS4129
ADS4149
—
—
模拟输入
缓冲器
200 MSPS
—
—
—
ADS58B18
250 Msps的
ADS41B29
ADS41B49
ADS58B19
—
1
2
3
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
使用PowerPad是德州仪器的商标。
所有其他商标均为其各自所有者的财产。
版权所有2012,德州仪器
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
ADS4128
SBAS578 - 2012年5月
www.ti.com
这个集成电路可以被ESD损坏。德州仪器建议所有集成电路与处理
适当的预防措施。如果不遵守正确的操作和安装程序,可以造成损坏。
ESD损害的范围可以从细微的性能下降,完成设备故障。精密集成电路可能会更
容易受到伤害,因为很小的参数变化可能导致设备不能满足其公布的规格。
订购信息
(1)
产品
ADS4128
套餐 -
领导
QFN-48
包
代号
罗格列酮
特定网络版
温度
范围
-40 ° C至+ 85°C
环保计划
(2)
绿色环保(RoHS ,无
锑/溴)
铅和
球完成
铜和镍钯金
包
记号
AZ4128
ADS4128IRGZT
磁带和卷轴, 250
订购
数
ADS4128IRGZR
传输介质,
QUANTITY
磁带和卷轴, 2500
(1)
(2)
对于最新的封装和订购信息,请参阅封装选项附录本文档的末尾,或者访问
器件产品文件夹在
www.ti.com 。
生态规划是计划的环保分级。绿色环保(RoHS ,无锑/溴) : TI定义
绿色
意味着无铅(符合RoHS标准)和
游离溴素(Br)和锑( Sb)的基阻燃剂的。参阅
质量与无铅(无铅)数据
网站了解更多
信息。
该ADS4128引脚兼容与上一代
ADS6149
家庭;这种架构可方便
迁移。但是,也有在世代之间的重要差别,总结
表1中。
表1.迁移FROM THE ADS6149系列
ADS6149系列
引脚
销21是NC(未连接)
引脚23是模式
供应
AVDD为3.3 V
DRVDD为1.8 V
输入共模电压
VCM为1.5 V
串行接口
协议: 8位的寄存器地址和8位寄存器
数据
在协议中没有变化
新的串行寄存器映射
外部基准模式
支持
ADS61B49家庭
引脚
销21是NC(未连接)
引脚23是模式
供应
AVDD为3.3 V
DRVDD为1.8 V
输入共模电压
VCM为1.5 V
串行接口
协议: 8位的寄存器地址和8位寄存器
数据
外部基准模式
支持
不支持
在协议中没有变化
新的串行寄存器映射
VCM是1.7 V
AVDD为1.8 V , AVDD_BUF是3.3 V
没有变化
引脚21为3.3 V AVDD_BUF (电源模拟输入缓冲器)
引脚23是一个数字控制引脚为保留功能。
23引脚的功能如SNR升压使能(仅B18 ) 。
不支持
ADS41B49与ADS58B18家庭
VCM是0.95 V
AVDD为1.8 V
没有变化
销21是NC(未连接)
引脚23是预留的ADS4128 。它被保留作为数字控制引脚为一个(尚未)未定义
功能在下一代的ADC系列。
ADS4149系列(包括ADS4128 )
2
提交文档反馈
产品文件夹链接( S) :
ADS4128
版权所有2012,德州仪器
ADS4128
www.ti.com
SBAS578 - 2012年5月
绝对最大额定值
(1)
在工作自由空气的温度范围内,除非另有说明。
价值
电源电压范围
AVDD
DRVDD
与AGND和DRGND
电压
与AVDD到DRVDD (当
AVDD导致DRVDD )
DRVDD之间为AVDD (当
DRVDD导致AVDD )
INP , INM
电压施加到输入引脚
CLKP , CLKM
(2)
单位
V
V
V
V
V
V
V
V
°C
°C
°C
kV
-0.3 2.1
-0.3 2.1
-0.3 0.3
0至2.1
0至2.1
-0.3为最小( 1.9 , AVDD + 0.3 )
, DFS , OE
-0.3至AVDD + 0.3
-0.3 3.9
-40至+85
+125
-65到+150
2
RESET , SCLK , SDATA , SEN
工作的自由空气,T
A
温度范围
静电放电( ESD )
评级
(1)
(2)
工作结,T
J
存储,T
英镑
人体模型( HBM )
强调以上这些额定值可能会造成永久性的损害。长期在绝对最大条件下工作会
降低设备的可靠性。这些压力额定值只,设备的这些功能操作或以后的任何其他条件
这些规定是不是暗示。
当AVDD被关断时,建议关掉输入时钟(或确保CLKP电压和CLKM小于| 0.3 V | 。
此设置可防止ESD保护二极管,在转动的时钟输入引脚。
热信息
ADS4128
热公制
(1)
θ
JA
θ
JCtop
θ
JB
ψ
JT
ψ
JB
θ
JCbot
结至环境热阻
结至外壳(顶部)热阻
结至电路板的热阻
结至顶部的特征参数
结至电路板的特征参数
结至外壳(底部)热阻
罗格列酮( QFN )
48针
27.9
15.1
5.4
0.3
5.4
1.7
° C / W
单位
(1)
有关传统和新的热度量的更多信息,请参阅
IC封装热度量
申请报告,
SPRA953.
版权所有2012,德州仪器
提交文档反馈
产品文件夹链接( S) :
ADS4128
3
ADS4128
SBAS578 - 2012年5月
www.ti.com
推荐工作条件
在工作自由空气的温度范围内,除非另有说明。
ADS4128
民
耗材
AVDD
DRVDD
模拟输入
迪FF erential输入电压范围
(1)
输入共模电压
最大模拟输入频率
时钟输入
输入时钟采样率
低速模式
启用
(3)
残
(3)
典型值
1.8
1.8
2
V
CM
± 0.05
最大
1.9
1.9
单位
V
V
V
PP
V
兆赫
兆赫
模拟电源电压
数字电源电压
1.7
1.7
与2 -V
PP
输入幅度
(2)
与1 -V
PP
输入幅度
(2)
400
800
20
> 80
0.2
1.5
1.6
0.7
1.8
40
35
50
50
80
200
MSPS
MSPS
V
PP
V
PP
V
PP
V
正弦波,交流耦合
输入时钟振幅差
(V
CLKP
– V
CLKM
)
LVPECL ,交流耦合
LVDS ,交流耦合
LVCMOS单端,交流耦合
输入时钟的占空比
数字输出
C
负载
R
负载
T
A
(1)
(2)
(3)
从每个最大外部负载电容
输出引脚DRGND
LVDS的差分之间的负载电阻
输出对( LVDS模式)
工作自由空气的温度
低速模式下启用
低速模式下被禁用
60
65
%
%
5
100
–40
+85
pF
Ω
°C
0 dB增益。见
精细增益
在节
应用信息
对之间的输入电压范围和增益的关系。
见
工作原理
在节
应用程序的信息。
见
串行接口
部分在低速模式的详细信息。
表2.高性能模式
(1) (2) (3)
模式
模式1
模式2
(1)
(2)
(3)
描述
设置模式1的寄存器来获得跨越采样时钟和输入信号的频率最佳性能。
注册地址= 03H ,寄存器数据= 03H
设置模式寄存器2位获得在高输入信号频率的最佳性能。
注册地址= 4Ah可,寄存器数据= 01H
它建议使用这些模式以获得最佳的性能。这些模式可以仅使用串行接口进行设置。
见
串行接口
部分对寄存器编程的详细信息。
注意,当不使用串行接口,这些模式不能设置(当RESET引脚连接到高电平) ;看
设备
CON组fi guration
部分。
4
提交文档反馈
产品文件夹链接( S) :
ADS4128
版权所有2012,德州仪器
ADS4128
www.ti.com
SBAS578 - 2012年5月
电气特性
典型值为+ 25 ° C, AVDD = 1.8 V , DRVDD = 1.8 V , 50 %时钟占空比, -1 - dBFS的差分模拟输入, 1分贝
增益和DDR LVDS接口,除非另有说明。
最低和最高值是在整个温度范围:T已
民
= -40°C至T
最大
= + 85°C , AVDD = 1.8 V ,和
DRVDD = 1.8 V.注意复位后,该装置是在0 - dB增益模式。
ADS4128
参数
决议
f
IN
= 10 MHz的
f
IN
± 70兆赫
SNR
信噪比,LVDS
f
IN
= 100兆赫
f
IN
= 170兆赫
f
IN
= 300 MHz的
f
IN
= 10 MHz的
f
IN
± 70兆赫
SINAD
信号对噪声和失真比,LVDS
f
IN
= 100兆赫
f
IN
= 170兆赫
f
IN
= 300 MHz的
f
IN
= 10 MHz的
f
IN
± 70兆赫
SFDR
无杂散动态范围
f
IN
= 100兆赫
f
IN
= 170兆赫
f
IN
= 300 MHz的
f
IN
= 10 MHz的
f
IN
± 70兆赫
THD
总谐波失真
f
IN
= 100兆赫
f
IN
= 170兆赫
f
IN
= 300 MHz的
f
IN
= 10 MHz的
f
IN
± 70兆赫
HD2
二次谐波失真
f
IN
= 100兆赫
f
IN
= 170兆赫
f
IN
= 300 MHz的
f
IN
= 10 MHz的
f
IN
± 70兆赫
HD3
第三谐波失真
f
IN
= 100兆赫
f
IN
= 170兆赫
f
IN
= 300 MHz的
f
IN
= 10 MHz的
f
IN
± 70兆赫
最差杂散
(比第二和第三谐波等)
f
IN
= 100兆赫
f
IN
= 170兆赫
f
IN
= 300 MHz的
f
1
= 46兆赫,女
2
= 50 MHz时,
每个音在-7 dBFS的
f
1
= 185兆赫,女
2
= 190兆赫,
每个音在-7 dBFS的
恢复到1%以内(最终值)
6分贝超载与正弦波输入
对于50 mV的
PP
对AVDD电源信号,
高达10 MHz
f
IN
= 170兆赫
f
IN
= 170兆赫
f
IN
= 170兆赫
–0.95
75
70
70
69
70
65.5
65.8
70
70
69.7
69
68.2
69.8
69.2
69.1
68.8
67
87
80
82
85
74
84
78
79
83
73
90
84
83
85
74
87
80
82
86
79
93
93
91
90
88
–85
–90
1
> 30
11.2
±0.2
±0.5
1.6
±5
测试条件
民
典型值
最大
单位
位
dBFS的
dBFS的
dBFS的
dBFS的
dBFS的
dBFS的
dBFS的
dBFS的
dBFS的
dBFS的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBFS的
dBFS的
时钟周期
dB
最低有效位
最低有效位
最低有效位
IMD
双音互调失真
输入过载恢复
PSRR
ENOB
DNL
INL
AC电源抑制比
有效位数
微分非线性
集成非线性
版权所有2012,德州仪器
提交文档反馈
产品文件夹链接( S) :
ADS4128
5