添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1216页 > ADRF6702
400 MHz至1250 MHz的正交调制器
750 MHz至1150 MHz的压裂N分频PLL和VCO集成
数据表
特点
IQ调制器,集成小数N分频PLL
输出频率范围: 400 MHz至1250 MHz的
内部LO频率范围: 750 MHz至1150 MHz的
输出P1dB为10.3 dBm的@ 1100 MHz的
输出IP3 : 30.1 dBm的@ 1100 MHz的
本底噪声: -159.4 dBm / Hz计@ 1100 MHz的
基带带宽: 750 MHz的(3 dB为单位)
对于PLL编程的SPI串行接口
集成的LDO和LO缓冲器
电源: 5V / 240毫安
40引脚6毫米×6 mm LFCSP封装
ADRF6701
调制器, PLL和VCO提供显著板
节约和降低了BOM和设计复杂度。
集成的小数N分频PLL /合成器产生2 ×F
LO
输入到IQ调制器。连同一个相位检测器
外部环路滤波器,用于控制所述压控振荡器的输出。该VCO
输出被施加到一个正交分频器。为了减少杂散
部分组成,一个Σ-Δ ( Σ - Δ )调制器控制
可编程PLL分频器。
IQ调制器具有宽带差分I和Q输入,
其中支持基带以及复杂的IF架构。
单端调制器输出用于驱动一个
50 Ω负载阻抗,并且可以禁用。
ADRF6701
采用先进的硅被制成
锗BiCMOS工艺。它是在一个40引脚,
裸露焊盘,无铅的6 mm ×6 mm LFCSP封装。
性能为-40 ° C至+ 85° C温度范围。一种无铅
评估板可用。
表1中。
产品型号
ADRF6701
ADRF6702
ADRF6703
内部LO范围
750兆赫
1150兆赫
1550兆赫
2150兆赫
2100兆赫
2600兆赫
IQ调制器
± 3分贝RF输出范围
400兆赫
1250兆赫
1200兆赫
2400兆赫
1550兆赫
2650兆赫
应用
蜂窝式通信系统
GSM / EDGE ,CDMA2000, W-CDMA, TD-SCDMA, LTE
宽带无线接入系统
卫星调制解调器
概述
ADRF6701
提供了一种正交调制器和
在一个小6毫米×6 mm占位面积的解决方案合成
同时需要最少的外部元件。
ADRF6701
是专为RF输出从400 MHz到
1250兆赫。低相位噪声的VCO和高性能
正交调制器,使
ADRF6701
适合下一个
需要高信号生成通信系统
动态范围和线性度。智商的整合
功能框图
VCC7
34
VCC6
29
VCC5
27
VCC4
22
VCC3
17
VCC2
10
VCC1
1
LOSEL
36
LON
37
卜FF器
ADRF6701
分频器
÷2
2:1
MUX
分频器
÷2
40
9
2
DECL3
DECL2
DECL1
垂耳
38
卜FF器
数据
12
CLK
13
LE
14
SPI
接口
分数
REG
系数
REG
三阶
部分的
×2
N计数器
21 123
MUX
温度
传感器
4
7
REFIN
6
÷2
÷4
MUXOUT
8
预分频器
÷2
电荷泵
250A,
500μA (默认) ,
750A,
1000A
24
5
3
VCO
CORE
18
QP
QN
IN
IP
÷2
0/90
19
32
33
+频率
探测器
11 15 20 21 23 25 28 30 31 35
39
16
26
08567-001
GND
笔记
1. NC =无连接。不要连接到该引脚。
NC
RSET
CP VTUNE ENOP RFOUT
图1 。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011 ADI公司保留所有权利。
ADRF6701
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序特性................................................ ................ 6
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 10
工作原理............................................... ....................... 16
PLL + VCO ............................................... ................................... 16
操作基本连接............................................. 16
外部LO ................................................ ................................. 16
环路滤波器................................................ ................................... 17
DAC到IQ调制器接口技术.......................................... 18
添加一个Swing限流电阻........................................... 18
智商过滤................................................ .................................. 19
基带带宽................................................ ................. 19
数据表
器件编程器和寄存器序列..................... 19
注册摘要................................................ .......................... 20
注册说明................................................ ....................... 21
寄存器0整数分频控制(默认: 0x0001C0 ) .... 21
注册1模数除法器(默认值: 0x003001 ) .. 22
注册2 ,小数除法控制(默认值: 0x001802 ) 22
注册3 - Σ- Δ调制器抖动控制(默认值:
0x10000B ) ................................................ .................................... 23
注册4 -PLL电荷泵, PFD和参考路径
控制(默认: 0x0AA7E4 ) ............................................ ....... 24
注册5 -LO路径和调制器控制(默认值:
0x0000D5 ) ................................................ ................................... 26
注册6 -VCO控制和VCO启用(默认值:
0x1E2106 ) ................................................ .................................... 27
注册7 -外部VCO启用和第二LO分频器.... 27
表征出设置................................................ ................. 28
评估板................................................ ............................ 30
评估板控制软件......................................... 30
外形尺寸................................................ ....................... 35
订购指南................................................ .......................... 35
修订历史
9月11日 - 修订版0 :初始版
第0版|第36 2
数据表
特定网络阳离子
ADRF6701
V
S
= 5 V ;牛逼
A
= 25°C ;基带I / Q幅度= 1 V pp差分正弦波正交具有500 mV的直流偏置;基带I / Q
频率(f
BB
)= 1 MHz的; F
PFD
= 38.4兆赫; F
REF
= 153.6兆赫在+4 dBm的回复: 50 Ω ( 1 V P-P ) ; 130 kHz的环路滤波器,除非另有说明。
表2中。
参数
工作频率范围
RF输出= 800 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 950 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 1100 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
合成器规范
内部LO范围
品质因数( FOM )
1
测试条件/评论
IQ调制器( ± 3分贝RF输出范围)
PLL LO范围
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
400
750
4.4
0.4
12.5
49.9
53.9
0.75
0.03
81.9
58.8
>70
30.8
157.9
3.8
0.2
11.2
46.2
45.4
0.5
0.03
76.5
59.1
>70
31.7
157.9
2.1
1.9
10.3
49.9
47.2
0.5
0.03
77.7
60.3
>70
30.1
159.4
750
222
1150
典型值
最大
1250
1150
单位
兆赫
兆赫
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
兆赫
dBc的/赫兹/ Hz的
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音)
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
合成器的规格参照的是调制器的输出
第0版|第36 3
ADRF6701
参数
基准特性
REFIN输入频率
REFIN输入电容
鉴相器频率
MUXOUT输出电平
MUXOUT占空比
电荷泵
电荷泵电流
输出顺从电压范围
相位噪声(频率=
800兆赫,女
PFD
= 38.4兆赫)
可编程为250 μA , 500 μA , 750 μA , 1000 μA
1
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
测量RFOUT ,频率= 1100 MHz的
二次谐波
三次谐波
114
112
135
154
0.09
113
101
99
108
99
测试条件/评论
REFIN , MUXOUT引脚
12
4
20
(选择锁定检测输出)低
(选择锁定检测输出)高
2.7
50
500
典型值
数据表
最大
160
40
0.25
单位
兆赫
pF
兆赫
V
V
%
μA
V
2.8
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
集成相位噪声
参考热刺
相位噪声(
频率=
950兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
112
111
133
153
0.11
113
106
104
100
107
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
1100兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
113
108
135
153
0.12
112
93
93
105
103
61
73
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
RF输出谐波
第0版|第36 4
数据表
参数
LO输入/输出
输出频率范围
测试条件/评论
LOP , LON
在LO通路的4分频电路有效
在LO通路2分频电路无效
在LO路径分隔禁用
2 × LO或1 × LO模式,为50Ω负载, LO缓冲器启用
外加2 × LO , PLL禁用
外加2 × LO , PLL禁用
的IP ,IN, QP , QN销
P
OUT
≈ -7 dBm时, IQ调制器输出的射频平整度进行校准
0.5分贝
3分贝
750
1500
3000
2.5
0
50
400
500
350
750
920
1
1.4
0
0.1
5
测量MUXOUT VPTAT电压
T
A
= 25 ° C, RL ≥10千欧( LO缓冲器禁用)
T
A
= -40 ° C至+ 85°C , RL ≥10 kΩ的
VCC1 , VCC2 , VCC3 , VCC4 , VCC5 , VCC6 , VCC7
4.75
普通的Tx模式( PLL和IQMOD启用, LO缓冲器禁用)
使用外部LO输入TX模式(内部VCO / PLL禁用)
TX模式,带有LO缓冲器启用
掉电模式
1.63
3.75
5
240
130
290
22
典型值
ADRF6701
最大
1150
2300
4600
单位
兆赫
兆赫
兆赫
DBM
DBM
Ω
mV
兆赫
兆赫
Ω
pF
3.3
0.7
V
V
μA
pF
V
毫伏/°C的
5.25
V
mA
mA
mA
μA
LO输出电平在950 MHz的
LO输入电平
LO输入阻抗
基带输入
I和Q输入的直流偏置电平
带宽
600
差分输入阻抗
差分输入电容
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
INH
/I
INL
输入电容,C
IN
温度传感器
输出电压
温度COEF网络cient
电源
电压范围
电源电流
CLK , DATA , LE , ENOP , LOSEL
1
优点( FOM )的数字计算相位噪声( dBc的/赫兹) - 10log10 (F
PFD
) - 20log10 (F
LO
/f
PFD
) 。在FOM测量在整个LO范围内,使用f
REF
= 80 MHz时,
f
REF
功率= 10 dBm的( 500 V / μs压摆率)与40兆赫F
PFD
。在FOM被计算在50 kHz偏置。
第0版|第36 5
400 MHz至1250 MHz的正交调制器
750 MHz至1150 MHz的压裂N分频PLL和VCO集成
数据表
特点
IQ调制器,集成小数N分频PLL
输出频率范围: 400 MHz至1250 MHz的
内部LO频率范围: 750 MHz至1150 MHz的
输出P1dB为10.3 dBm的@ 1100 MHz的
输出IP3 : 30.1 dBm的@ 1100 MHz的
本底噪声: -159.4 dBm / Hz计@ 1100 MHz的
基带带宽: 750 MHz的(3 dB为单位)
对于PLL编程的SPI串行接口
集成的LDO和LO缓冲器
电源: 5V / 240毫安
40引脚6毫米×6 mm LFCSP封装
ADRF6701
调制器, PLL和VCO提供显著板
节约和降低了BOM和设计复杂度。
集成的小数N分频PLL /合成器产生2 ×F
LO
输入到IQ调制器。连同一个相位检测器
外部环路滤波器,用于控制所述压控振荡器的输出。该VCO
输出被施加到一个正交分频器。为了减少杂散
部分组成,一个Σ-Δ ( Σ - Δ )调制器控制
可编程PLL分频器。
IQ调制器具有宽带差分I和Q输入,
其中支持基带以及复杂的IF架构。
单端调制器输出用于驱动一个
50 Ω负载阻抗,并且可以禁用。
ADRF6701
采用先进的硅被制成
锗BiCMOS工艺。它是在一个40引脚,
裸露焊盘,无铅的6 mm ×6 mm LFCSP封装。
性能为-40 ° C至+ 85° C温度范围。一种无铅
评估板可用。
表1中。
产品型号
ADRF6701
ADRF6702
ADRF6703
内部LO范围
750兆赫
1150兆赫
1550兆赫
2150兆赫
2100兆赫
2600兆赫
IQ调制器
± 3分贝RF输出范围
400兆赫
1250兆赫
1200兆赫
2400兆赫
1550兆赫
2650兆赫
应用
蜂窝式通信系统
GSM / EDGE ,CDMA2000, W-CDMA, TD-SCDMA, LTE
宽带无线接入系统
卫星调制解调器
概述
ADRF6701
提供了一种正交调制器和
在一个小6毫米×6 mm占位面积的解决方案合成
同时需要最少的外部元件。
ADRF6701
是专为RF输出从400 MHz到
1250兆赫。低相位噪声的VCO和高性能
正交调制器,使
ADRF6701
适合下一个
需要高信号生成通信系统
动态范围和线性度。智商的整合
功能框图
VCC7
34
VCC6
29
VCC5
27
VCC4
22
VCC3
17
VCC2
10
VCC1
1
LOSEL
36
LON
37
卜FF器
ADRF6701
分频器
÷2
2:1
MUX
分频器
÷2
40
9
2
DECL3
DECL2
DECL1
垂耳
38
卜FF器
数据
12
CLK
13
LE
14
SPI
接口
分数
REG
系数
REG
三阶
部分的
×2
N计数器
21 123
MUX
温度
传感器
4
7
REFIN
6
÷2
÷4
MUXOUT
8
预分频器
÷2
电荷泵
250A,
500μA (默认) ,
750A,
1000A
24
5
3
VCO
CORE
18
QP
QN
IN
IP
÷2
0/90
19
32
33
+频率
探测器
11 15 20 21 23 25 28 30 31 35
39
16
26
08567-001
GND
笔记
1. NC =无连接。不要连接到该引脚。
NC
RSET
CP VTUNE ENOP RFOUT
图1 。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011 ADI公司保留所有权利。
ADRF6701
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序特性................................................ ................ 6
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 10
工作原理............................................... ....................... 16
PLL + VCO ............................................... ................................... 16
操作基本连接............................................. 16
外部LO ................................................ ................................. 16
环路滤波器................................................ ................................... 17
DAC到IQ调制器接口技术.......................................... 18
添加一个Swing限流电阻........................................... 18
智商过滤................................................ .................................. 19
基带带宽................................................ ................. 19
数据表
器件编程器和寄存器序列..................... 19
注册摘要................................................ .......................... 20
注册说明................................................ ....................... 21
寄存器0整数分频控制(默认: 0x0001C0 ) .... 21
注册1模数除法器(默认值: 0x003001 ) .. 22
注册2 ,小数除法控制(默认值: 0x001802 ) 22
注册3 - Σ- Δ调制器抖动控制(默认值:
0x10000B ) ................................................ .................................... 23
注册4 -PLL电荷泵, PFD和参考路径
控制(默认: 0x0AA7E4 ) ............................................ ....... 24
注册5 -LO路径和调制器控制(默认值:
0x0000D5 ) ................................................ ................................... 26
注册6 -VCO控制和VCO启用(默认值:
0x1E2106 ) ................................................ .................................... 27
注册7 -外部VCO启用和第二LO分频器.... 27
表征出设置................................................ ................. 28
评估板................................................ ............................ 30
评估板控制软件......................................... 30
外形尺寸................................................ ....................... 35
订购指南................................................ .......................... 35
修订历史
9月11日 - 修订版0 :初始版
第0版|第36 2
数据表
特定网络阳离子
ADRF6701
V
S
= 5 V ;牛逼
A
= 25°C ;基带I / Q幅度= 1 V pp差分正弦波正交具有500 mV的直流偏置;基带I / Q
频率(f
BB
)= 1 MHz的; F
PFD
= 38.4兆赫; F
REF
= 153.6兆赫在+4 dBm的回复: 50 Ω ( 1 V P-P ) ; 130 kHz的环路滤波器,除非另有说明。
表2中。
参数
工作频率范围
RF输出= 800 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 950 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 1100 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
合成器规范
内部LO范围
品质因数( FOM )
1
测试条件/评论
IQ调制器( ± 3分贝RF输出范围)
PLL LO范围
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
400
750
4.4
0.4
12.5
49.9
53.9
0.75
0.03
81.9
58.8
>70
30.8
157.9
3.8
0.2
11.2
46.2
45.4
0.5
0.03
76.5
59.1
>70
31.7
157.9
2.1
1.9
10.3
49.9
47.2
0.5
0.03
77.7
60.3
>70
30.1
159.4
750
222
1150
典型值
最大
1250
1150
单位
兆赫
兆赫
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
兆赫
dBc的/赫兹/ Hz的
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音)
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
合成器的规格参照的是调制器的输出
第0版|第36 3
ADRF6701
参数
基准特性
REFIN输入频率
REFIN输入电容
鉴相器频率
MUXOUT输出电平
MUXOUT占空比
电荷泵
电荷泵电流
输出顺从电压范围
相位噪声(频率=
800兆赫,女
PFD
= 38.4兆赫)
可编程为250 μA , 500 μA , 750 μA , 1000 μA
1
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
测量RFOUT ,频率= 1100 MHz的
二次谐波
三次谐波
114
112
135
154
0.09
113
101
99
108
99
测试条件/评论
REFIN , MUXOUT引脚
12
4
20
(选择锁定检测输出)低
(选择锁定检测输出)高
2.7
50
500
典型值
数据表
最大
160
40
0.25
单位
兆赫
pF
兆赫
V
V
%
μA
V
2.8
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
集成相位噪声
参考热刺
相位噪声(
频率=
950兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
112
111
133
153
0.11
113
106
104
100
107
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
1100兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
113
108
135
153
0.12
112
93
93
105
103
61
73
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
RF输出谐波
第0版|第36 4
数据表
参数
LO输入/输出
输出频率范围
测试条件/评论
LOP , LON
在LO通路的4分频电路有效
在LO通路2分频电路无效
在LO路径分隔禁用
2 × LO或1 × LO模式,为50Ω负载, LO缓冲器启用
外加2 × LO , PLL禁用
外加2 × LO , PLL禁用
的IP ,IN, QP , QN销
P
OUT
≈ -7 dBm时, IQ调制器输出的射频平整度进行校准
0.5分贝
3分贝
750
1500
3000
2.5
0
50
400
500
350
750
920
1
1.4
0
0.1
5
测量MUXOUT VPTAT电压
T
A
= 25 ° C, RL ≥10千欧( LO缓冲器禁用)
T
A
= -40 ° C至+ 85°C , RL ≥10 kΩ的
VCC1 , VCC2 , VCC3 , VCC4 , VCC5 , VCC6 , VCC7
4.75
普通的Tx模式( PLL和IQMOD启用, LO缓冲器禁用)
使用外部LO输入TX模式(内部VCO / PLL禁用)
TX模式,带有LO缓冲器启用
掉电模式
1.63
3.75
5
240
130
290
22
典型值
ADRF6701
最大
1150
2300
4600
单位
兆赫
兆赫
兆赫
DBM
DBM
Ω
mV
兆赫
兆赫
Ω
pF
3.3
0.7
V
V
μA
pF
V
毫伏/°C的
5.25
V
mA
mA
mA
μA
LO输出电平在950 MHz的
LO输入电平
LO输入阻抗
基带输入
I和Q输入的直流偏置电平
带宽
600
差分输入阻抗
差分输入电容
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
INH
/I
INL
输入电容,C
IN
温度传感器
输出电压
温度COEF网络cient
电源
电压范围
电源电流
CLK , DATA , LE , ENOP , LOSEL
1
优点( FOM )的数字计算相位噪声( dBc的/赫兹) - 10log10 (F
PFD
) - 20log10 (F
LO
/f
PFD
) 。在FOM测量在整个LO范围内,使用f
REF
= 80 MHz时,
f
REF
功率= 10 dBm的( 500 V / μs压摆率)与40兆赫F
PFD
。在FOM被计算在50 kHz偏置。
第0版|第36 5
2050 MHz至3000 MHz的正交调制器
2500 MHz至2900 MHz的压裂N分频PLL和VCO集成
数据表
特点
IQ调制器,集成小数N分频PLL
输出频率范围: 2050 MHz至3000 MHz的
内部LO频率范围: 2500 MHz至2900 MHz的
输出P1dB为12.1 dBm的@ 2700 MHz的
输出IP3 : 27.2 dBm的@ 2700 MHz的
本底噪声: -158.3 dBm / Hz计@ 2700 MHz的
基带带宽: 750 MHz的(3 dB为单位)
对于PLL编程的SPI串行接口
集成的LDO和LO缓冲器
电源: 5V / 226毫安
40引脚6毫米×6 mm LFCSP封装
ADRF6704
调制器, PLL和VCO提供显著板
节约和降低了BOM和设计复杂度。
集成的小数N分频PLL /合成器产生2 ×F
LO
输入到IQ调制器。连同一个相位检测器
外部环路滤波器,用于控制所述压控振荡器的输出。该VCO
输出被施加到一个正交分频器。为了减少杂散
部分组成,一个Σ-Δ ( Σ - Δ )调制器控制
可编程PLL分频器。
IQ调制器具有宽带差分I和Q输入,
其中支持基带以及复杂的IF架构。
单端调制器输出用于驱动一个
50 Ω负载阻抗,并且可以禁用。
ADRF6704
采用先进的硅被制成
锗BiCMOS工艺。它是在一个40引脚,
裸露焊盘,无铅的6 mm ×6 mm LFCSP封装。
性能为-40 ° C至+ 85° C温度范围。一种无铅
评估板可用。
表1中。
产品型号
ADRF6701
ADRF6702
ADRF6703
ADRF6704
内部LO范围
750兆赫
1150兆赫
1550兆赫
2150兆赫
2100兆赫
2600兆赫
2500兆赫
2900兆赫
IQ调制器
± 3分贝RF输出范围
400兆赫
1250兆赫
1200兆赫
2400兆赫
1550兆赫
2650兆赫
2050兆赫
3000兆赫
应用
蜂窝式通信系统
GSM / EDGE ,CDMA2000, W-CDMA, TD-SCDMA, LTE
宽带无线接入系统
卫星调制解调器
概述
ADRF6704
提供了一种正交调制器和
在一个小6毫米×6 mm占位面积的解决方案合成
同时需要最少的外部元件。
ADRF6704
被设计用于RF输出从2050 MHz到
3000兆赫。低相位噪声的VCO和高性能
正交调制器,使
ADRF6704
适合下一个
需要高信号生成通信系统
动态范围和线性度。智商的整合
功能框图
VCC7
34
VCC6
29
VCC5
27
VCC4
22
VCC3
17
VCC2
10
VCC1
1
LOSEL
36
LON
37
卜FF器
ADRF6704
分频器
÷2
2:1
MUX
40
9
2
DECL3
DECL2
DECL1
垂耳
38
卜FF器
数据
12
CLK
13
LE
14
SPI
接口
分数
REG
系数
REG
三阶
部分的
×2
N计数器
21 123
MUX
温度
传感器
4
7
REFIN
6
÷2
÷4
MUXOUT
8
预分频器
÷2
电荷泵
250A,
500μA (默认) ,
750A,
1000A
24
5
3
VCO
CORE
18
QP
QN
IN
IP
÷2
0/90
19
32
33
+频率
探测器
11 15 20 21 23 25 28 30 31 35
39
16
26
08571-001
GND
笔记
1. NC =无连接。不要连接到该引脚。
NC
RSET
CP VTUNE ENOP RFOUT
图1 。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011 ADI公司保留所有权利。
ADRF6704
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序特性................................................ ................ 6
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 10
工作原理............................................... ....................... 16
PLL + VCO ............................................... ................................... 16
操作基本连接............................................. 16
外部LO ................................................ ................................. 16
环路滤波器................................................ ................................... 17
DAC到IQ调制器接口技术.......................................... 18
添加一个Swing限流电阻........................................... 18
智商过滤................................................ .................................. 19
数据表
基带带宽................................................ ................. 19
器件编程器和寄存器序列..................... 19
注册摘要................................................ .......................... 20
注册说明................................................ ....................... 21
寄存器0整数分频控制(默认: 0x0001C0 ) .... 21
注册1模数除法器(默认值: 0x003001 ) .. 22
注册2 ,小数除法控制(默认值: 0x001802 ) ..22
注册3 - Σ- Δ调制器抖动控制(默认值:
0x10000B ) ................................................ .................................... 23
注册4 -PLL电荷泵, PFD和参考路径
控制(默认: 0x12A7E4 ) ............................................ ........ 24
注册5 -LO路径和调制器控制(默认值:
0x0000E5 ) ................................................ .................................... 26
注册6 -VCO控制和VCO启用(默认值:
0x1E2106 ) ................................................ .................................... 27
表征出设置................................................ ................. 28
评估板................................................ ............................ 30
评估板控制软件......................................... 30
外形尺寸................................................ ....................... 35
订购指南................................................ .......................... 35
修订历史
10月11日 - 修订版0 :初始版
第0版|第36 2
数据表
特定网络阳离子
ADRF6704
V
S
= 5 V ;牛逼
A
= 25°C ;基带I / Q幅度= 1 V pp差分正弦波正交具有500 mV的直流偏置;基带I / Q
频率(f
BB
)= 1 MHz的; F
PFD
= 38.4兆赫; F
REF
= 153.6兆赫在+4 dBm的回复: 50 Ω ( 1 V P-P ) ; 130 kHz的环路滤波器,除非另有说明。
表2中。
参数
工作频率范围
RF输出= 2500 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 2700 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 2900 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
合成器规范
内部LO范围
品质因数( FOM )
1
测试条件/评论
IQ调制器( ± 3分贝RF输出范围)
PLL LO范围
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
2050
2500
6.2
2.2
12.9
41.2
42.4
±1
0.06
67
45.6
65.4
25.4
157.8
5.5
1.5
12.1
40.6
37.7
0-2
0.06
66
47.1
63.8
27.2
158.3
4.1
0.1
11.8
41.5
32.7
1到2.8
0.1
67
51.4
62.7
29.6
157.5
2500
221.4
2900
典型值
最大
3000
2900
单位
兆赫
兆赫
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
兆赫
dBc的/赫兹/ Hz的
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音)
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
合成器的规格参照的是调制器的输出
第0版|第36 3
ADRF6704
参数
基准特性
REFIN输入频率
REFIN输入电容
鉴相器频率
MUXOUT输出电平
MUXOUT占空比
电荷泵
电荷泵电流
输出顺从电压范围
相位噪声(频率=
2500兆赫,女
PFD
= 38.4兆赫)
可编程为250 μA , 500 μA , 750 μA , 1000 μA
1
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图35
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
测量RFOUT ,频率= 2700 MHz的
二次谐波
三次谐波
LOP , LON
在LO通路2分频电路有效
在LO通路2分频电路无效
1 × LO模式,为50Ω负载, LO缓冲器启用
外加2 × LO , PLL禁用
外加2 × LO , PLL禁用
第0版|第36 4
数据表
测试条件/评论
REFIN , MUXOUT引脚
11
4
22
(选择锁定检测输出)低
(选择锁定检测输出)高
2.7
50
500
2.8
40
0.25
160
兆赫
pF
兆赫
V
V
%
μA
V
典型值
最大
单位
集成相位噪声
参考热刺
100.9
100
126
148.3
0.37
111
87.3
93.6
92.8
98.2
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
2700兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
97.7
97.6
126.1
148.4
0.46
110.4
89.9
92
89.9
94.5
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
2900兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
92.3
96.4
125.2
148.5
0.62
110.7
90.9
89.8
92.1
93.7
44.4
76.7
2500
5000
2
0
50
2900
5800
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
兆赫
兆赫
DBM
DBM
Ω
RF输出谐波
LO输入/输出
输出频率范围
LO输出电平在2700兆赫
LO输入电平
LO输入阻抗
数据表
参数
基带输入
I和Q输入的直流偏置电平
带宽
测试条件/评论
的IP ,IN, QP , QN销
400
P
OUT
≈ -7 dBm时, IQ调制器输出的射频平整度进行校准
0.5分贝
3分贝
500
350
750
920
1
1.4
0
0.1
5
测量MUXOUT VPTAT电压
T
A
= 25 ° C, RL ≥10千欧( LO缓冲器禁用)
T
A
= -40 ° C至+ 85°C , RL ≥10 kΩ的
VCC1 , VCC2 , VCC3 , VCC4 , VCC5 , VCC6 , VCC7
4.75
普通的Tx模式( PLL和IQMOD启用, LO缓冲器禁用)
使用外部LO输入TX模式(内部VCO / PLL禁用)
TX模式,带有LO缓冲器启用
掉电模式
1.579
3.8
5
226
135
276
22
典型值
ADRF6704
最大
600
单位
mV
兆赫
兆赫
Ω
pF
3.3
0.7
V
V
μA
pF
V
毫伏/°C的
5.25
V
mA
mA
mA
mA
差分输入阻抗
差分输入电容
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
INH
/I
INL
输入电容,C
IN
温度传感器
输出电压
温度COEF网络cient
电源
电压范围
电源电流
CLK , DATA , LE , ENOP , LOSEL
1
优点( FOM )的数字计算相位噪声( dBc的/赫兹) - 10log10 (F
PFD
) - 20log10 (F
LO
/f
PFD
) 。在FOM测量在整个LO范围内,使用f
REF
= 80 MHz时,
f
REF
功率= 10 dBm的( 500 V / μs压摆率)与40兆赫F
PFD
。在FOM被计算在50 kHz偏置。
第0版|第36 5
1550 MHz至2650 MHz的正交调制器
2100 MHz至2600 MHz的压裂N分频PLL和VCO集成
ADRF6703
特点
IQ调制器,集成小数N分频PLL
RF输出频率范围: 1550 MHz至2650 MHz的
内部LO频率范围: 2100 MHz至2600 MHz的
输出P1dB为14.2 dBm的@ 2140 MHz的
输出IP3 : 33.2 dBm的@ 2140 MHz的
本底噪声: -159.6 dBm / Hz计@ 2140 MHz的
基带带宽: 750 MHz的(3 dB为单位)
对于PLL编程的SPI串行接口
集成的LDO和LO缓冲器
电源: 5V / 240毫安
40引脚6毫米×6 mm LFCSP封装
动态范围和线性度。智商的整合
调制器, PLL和VCO提供显著板
节约和降低了BOM和设计复杂度。
集成的小数N分频PLL /合成器产生2 ×F
LO
输入到IQ调制器。连同一个相位检测器
外部环路滤波器,用于控制所述压控振荡器的输出。该VCO
输出被施加到一个正交分频器。为了减少杂散
部分组成,一个Σ-Δ ( Σ - Δ )调制器控制
可编程PLL分频器。
IQ调制器具有宽带差分I和Q输入,
其中支持基带以及复杂的IF架构。
单端调制器输出用于驱动一个
50 Ω负载阻抗,并且可以禁用。
ADRF6703
采用先进的硅被制成
锗BiCMOS工艺。它是在一个40引脚,
裸露焊盘,无铅的6 mm ×6 mm LFCSP封装。
性能为-40 ° C至+ 85° C温度范围。一种无铅
评估板可用。
表1中。
产品型号
ADRF6702
ADRF6703
内部LO
范围
1550兆赫
2150兆赫
2100兆赫
2600兆赫
± 3分贝RF
OUT
平衡不平衡转换器系列
1200兆赫
2400兆赫
1550兆赫
2650兆赫
应用
蜂窝式通信系统
GSM / EDGE ,CDMA2000, W-CDMA, TD-SCDMA, LTE
宽带无线接入系统
卫星调制解调器
概述
ADRF6703
提供了一种正交调制器和
在一个小6毫米×6 mm占位面积的解决方案合成
同时需要最少的外部元件。
ADRF6703
是专为RF输出从1550 MHz到
2650兆赫。低相位噪声的VCO和高性能
正交调制器,使
ADRF6703
适合下一个
需要高信号生成通信系统
VCC7
34
功能框图
VCC6
29
VCC5
27
VCC4
22
VCC3
17
VCC2
10
VCC1
1
LOSEL
36
LON
37
卜FF器
ADRF6703
分频器
÷2
2:1
MUX
40
DECL3
9
2
垂耳
38
卜FF器
DECL2
DECL1
数据
12
CLK
13
LE
14
SPI
接口
分数
REG
系数
REG
三阶
部分的
×2
N计数器
21 123
MUX
温度
传感器
4
7
REFIN
6
÷2
÷4
MUXOUT
8
预分频器
÷2
电荷泵
250A,
500μA (默认) ,
750A,
1000A
24
5
3
VCO
CORE
18
QP
÷2
0/90
19
QN
32
IN
33
IP
+频率
探测器
11 15 20 21 23 25 28 30 31 35
39
16
26
08570-001
GND
笔记
1. NC =无连接。不要连接到该引脚。
NC
RSET
CP VTUNE ENOP RFOUT
图1 。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011 ADI公司保留所有权利。
ADRF6703
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序特性................................................ ................ 6
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 10
工作原理............................................... ....................... 16
PLL + VCO ............................................... ................................... 16
操作基本连接............................................. 16
外部LO ................................................ ................................. 16
环路滤波器................................................ ................................... 17
DAC到IQ调制器接口技术.......................................... 18
添加一个Swing限流电阻........................................... 18
智商过滤................................................ .................................. 19
基带带宽................................................ ................. 19
器件编程器和寄存器序列..................... 19
注册摘要................................................ .......................... 20
注册说明................................................ ....................... 21
寄存器0整数分频控制(默认: 0x0001C0 ) .... 21
注册1模数除法器(默认值: 0x003001 ) .. 22
注册2 ,小数除法控制(默认值: 0x001802 ) ..... 22
注册3 - Σ- Δ调制器抖动控制(默认值:
0x10000B ) ................................................ .................................... 23
注册4 -PLL电荷泵, PFD和参考路径
控制(默认: 0x0AA7E4 ) ............................................ ....... 24
注册5 -LO路径和调制器控制(默认值:
0x0000D5 ) ................................................ ................................... 26
注册6 -VCO控制和VCO启用(默认值:
0x1E2106 ) ................................................ .................................... 27
注册7 -外部VCO启用........................................... 27
表征出设置................................................ ................. 28
评估板................................................ ............................ 30
评估板控制软件......................................... 30
外形尺寸................................................ ....................... 35
订购指南................................................ .......................... 35
修订历史
6月11日 - 修订版0 :初始版
第0版|第36 2
ADRF6703
特定网络阳离子
V
S
= 5 V ;牛逼
A
= 25°C ;基带I / Q幅度= 1 V pp差分正弦波正交具有500 mV的直流偏置;基带I / Q
频率(f
BB
)= 1 MHz的; F
PFD
= 38.4兆赫; F
REF
= 153.6兆赫在+4 dBm的回复: 50 Ω ( 1 V P-P ) ; 130 kHz的环路滤波器,除非另有说明。
表2中。
参数
工作频率范围
RF输出= 2140 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 2300 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 2600 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
合成器规范
内部LO范围
品质因数( FOM )
1
测试条件/评论
IQ调制器( ± 3分贝RF输出范围)
PLL LO范围
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
1550
2100
4.95
0.95
14.2
44.1
52.3
+0.0/0.6
0.04
63.0
52.0
70.1
33.2
159.6
4.48
0.48
13.5
46.0
44.0
0.25/0.98
0.06
67.0
53.0
68.6
32.7
159.7
2.75
1.25
11.8
46.8
35.3
0.56/2.3
0.06
63.0
51.0
62.0
29.2
161.7
2100
222.0
2600
典型值
最大
2650
2600
单位
兆赫
兆赫
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
兆赫
dBc的/赫兹/ Hz的
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音)
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
合成器的规格参照的是调制器的输出
第0版|第36 3
ADRF6703
参数
基准特性
REFIN输入频率
REFIN输入电容
鉴相器频率
MUXOUT输出电平
MUXOUT占空比
电荷泵
电荷泵电流
输出顺从电压范围
相位噪声(频率=
2140兆赫,女
PFD
= 38.4兆赫)
可编程为250 μA , 500 μA , 750 μA , 1000 μA
1
闭环操作(参见图35为环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(参见图35为环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(参见图35为环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
测量RFOUT ,频率= 2140 MHz的
二次谐波
三次谐波
LOP , LON
在LO通路2分频电路有效
在LO通路2分频电路无效
2 × LO或1 × LO模式,为50Ω负载, LO缓冲器启用
外加2 × LO , PLL禁用
外加2 × LO , PLL禁用
第0版|第36 4
测试条件/评论
REFIN , MUXOUT引脚
12
典型值
最大
160
单位
兆赫
pF
兆赫
V
V
%
μA
V
4
20
(选择锁定检测输出)低
(选择锁定检测输出)高
2.7
50
500
2.8
40
0.25
集成相位噪声
参考热刺
105.3
103.1
127.9
149.7
0.29
110
102.0
87.2
90.4
98.4
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
2300兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
103.5
102.2
128.4
149.5
0.295
110.7
102.3
85.5
92.4
101.1
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
2600兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
98.8
100.2
129.2
151.0
0.37
110.6
106.5
88.6
92.4
102.5
41
65
2100
4200
0.1
0
50
2600
5200
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
兆赫
兆赫
DBM
DBM
Ω
RF输出谐波
LO输入/输出
输出频率范围
LO输出电平在2140兆赫
LO输入电平
LO输入阻抗
ADRF6703
参数
基带输入
I和Q输入的直流偏置电平
带宽
测试条件/评论
的IP ,IN, QP , QN销
400
P
OUT
≈ -7 dBm时, IQ调制器输出的射频平整度进行校准
0.5分贝
3分贝
频率= 1 MHz的
2
频率= 1 MHz的
2
CLK , DATA , LE , ENOP , LOSEL
1.4
0
0.1
5
测量MUXOUT VPTAT电压
T
A
= 25 ° C, RL ≥10千欧( LO缓冲器禁用)
T
A
= -40 ° C至+ 85°C , RL ≥10 kΩ的
VCC1 , VCC2 , VCC3 , VCC4 , VCC5 , VCC6 , VCC7
4.75
普通的Tx模式( PLL和IQMOD启用, LO缓冲器禁用)
使用外部LO输入TX模式(内部VCO / PLL禁用)
TX模式,带有LO缓冲器启用
掉电模式
1.624
3.65
5
240
134
290
22
5.25
500
350
750
945
1
3.3
0.7
600
mV
兆赫
兆赫
Ω
pF
V
V
μA
pF
V
毫伏/°C的
V
mA
mA
mA
μA
典型值
最大
单位
差分输入阻抗
差分输入电容
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
INH
/I
INL
输入电容,C
IN
温度传感器
输出电压
温度COEF网络cient
电源
电压范围
电源电流
1
优点( FOM )的数字计算相位噪声( dBc的/赫兹) - 10log10 (F
PFD
) - 20log10 (F
LO
/f
PFD
) 。在FOM测量在整个LO范围内,使用f
REF
= 80 MHz时,
f
REF
功率= 10 dBm的( 500 V / μs压摆率)与40兆赫F
PFD
。在FOM被计算在50 kHz偏置。
2
请参考图40的输入阻抗的情节频率。
第0版|第36 5
1200 MHz至2400 MHz的正交调制器
1550 MHz至2150 MHz的压裂N分频PLL和VCO集成
ADRF6702
特点
IQ调制器,集成小数N分频PLL
输出频率范围:1200 MHz至2400 MHz的
内部LO频率范围: 1550 MHz至2150 MHz的
输出P1dB为13.1 dBm的@ 2140 MHz的
输出IP3 : 29.1 dBm的@ 2140 MHz的
本底噪声: -157.8 dBm / Hz计@ 2140 MHz的
基带带宽: 750 MHz的(3 dB为单位)
对于PLL编程的SPI串行接口
集成的LDO和LO缓冲器
电源: 5V / 240毫安
40引脚6毫米×6 mm LFCSP封装
动态范围和线性度。智商的整合
调制器, PLL和VCO提供显著板
节约和降低了BOM和设计复杂度。
集成的小数N分频PLL /合成器产生2 ×F
LO
输入到IQ调制器。连同一个相位检测器
外部环路滤波器,用于控制所述压控振荡器的输出。该VCO
输出被施加到一个正交分频器。为了减少杂散
部分组成,一个Σ-Δ ( Σ - Δ )调制器控制
可编程PLL分频器。
IQ调制器具有宽带差分I和Q输入,
其中支持基带以及复杂的IF架构。
单端调制器输出用于驱动一个
50 Ω负载阻抗,并且可以禁用。
该ADRF6702采用先进的硅制造
锗BiCMOS工艺。它是在一个40引脚,
裸露焊盘,无铅的6 mm ×6 mm LFCSP封装。
性能为-40 ° C至+ 85° C温度范围。一种无铅
评估板可用。
表1中。
产品型号
ADRF6702
内部LO范围
1550兆赫
2150兆赫
IQ调制器
± 3分贝RF输出范围
1200兆赫
2400兆赫
应用
蜂窝式通信系统
GSM / EDGE ,CDMA2000, W-CDMA, TD-SCDMA, LTE
宽带无线接入系统
卫星调制解调器
概述
该ADRF6702提供了正交调制器和
在一个小6毫米×6 mm占位面积的解决方案合成
同时需要最少的外部元件。
该ADRF6702是专为RF输出从1200 MHz到
2400兆赫。低相位噪声的VCO和高性能
正交调制器,使ADRF6702适合下一个
需要高信号生成通信系统
VCC7
34
功能框图
VCC6
29
VCC5
27
VCC4
22
VCC3
17
VCC2
10
VCC1
1
LOSEL
36
LON
37
卜FF器
ADRF6702
分频器
÷2
2:1
MUX
40
9
2
DECL3
DECL2
DECL1
垂耳
38
卜FF器
数据
12
CLK
13
LE
14
SPI
接口
分数
REG
系数
REG
三阶
部分的
×2
N计数器
21 123
MUX
温度
传感器
4
7
REFIN
6
÷2
÷4
MUXOUT
8
预分频器
÷2
电荷泵
250A,
500μA (默认) ,
750A,
1000A
24
5
3
VCO
CORE
18
QP
QN
IN
IP
÷2
0/90
19
32
33
+频率
探测器
11 15 20 21 23 25 28 30 31 35
39
16
26
08568-001
GND
笔记
1. NC =无连接。不要连接到该引脚。
NC
RSET
CP VTUNE ENOP RFOUT
图1 。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011 ADI公司保留所有权利。
ADRF6702
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序特性................................................ ................ 6
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 10
工作原理............................................... ....................... 15
PLL + VCO ............................................... ................................... 15
操作基本连接............................................. 15
外部LO ................................................ ................................. 15
环路滤波器................................................ ................................... 16
DAC到IQ调制器接口技术.......................................... 17
添加一个Swing限流电阻........................................... 17
智商过滤................................................ .................................. 18
基带带宽................................................ ................. 18
器件编程器和寄存器序列..................... 18
注册摘要................................................ .......................... 19
注册说明................................................ ....................... 20
寄存器0整数分频控制(默认: 0x0001C0 ) .... 20
注册1模数除法器(默认值: 0x003001 ) .. 21
注册2 ,小数除法控制(默认值: 0x001802 ) 21
注册3 - Σ- Δ调制器抖动控制(默认值:
0x10000B ) ................................................ .................................... 22
注册4 -PLL电荷泵, PFD和参考路径
控制(默认: 0x0AA7E4 ) ............................................ ....... 23
注册5 -LO路径和调制器控制(默认值:
0x0000D5 ) ................................................ ................................... 25
注册6 -VCO控制和VCO启用(默认值:
0x1E2106 ) ................................................ .................................... 26
注册7 -外部VCO启用........................................... 26
表征出设置................................................ ................. 27
评估板................................................ ............................ 29
评估板控制软件......................................... 29
外形尺寸................................................ ....................... 34
订购指南................................................ .......................... 34
修订历史
4月11日 - 修订版0 :初始版
第0版|第36 2
ADRF6702
特定网络阳离子
V
S
= 5 V ;牛逼
A
= 25°C ;基带I / Q幅度= 1 V pp差分正弦波正交具有500 mV的直流偏置;基带I / Q
频率(f
BB
)= 1 MHz的; F
PFD
= 38.4兆赫; F
REF
= 153.6兆赫在+4 dBm的回复: 50 Ω ( 1 V P-P ) ; 130 kHz的环路滤波器,除非另有说明。
表2中。
参数
工作频率范围
RF输出= 1850 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 1960 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
RF输出= 2140 MHz的
额定输出功率
IQ调制器电压增益
OP1dB
载波馈通
边带抑制
正交误差
I / Q幅度平衡
二次谐波
三次谐波
输出IP2
输出IP3
本底噪声
合成器规范
内部LO范围
品质因数( FOM )
1
测试条件/评论
IQ调制器( ± 3分贝RF输出范围)
PLL LO范围
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
1200
1550
4
0
13.5
41.2
43.7
±1
0.02
62.2
50.6
56
31
156.6
4.1
0.1
13.6
40.6
53.9
+0.7/1.7
0.03
74.6
54.1
66.4
30.1
156.5
3.8
0.2
13.1
46.8
44.4
±1
0.02
71.8
57.3
70.4
29.1
157.8
1550
220.5
2150
典型值
最大
2400
2150
单位
兆赫
兆赫
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
DBM
dB
DBM
DBM
dBc的
dB
dBc的
dBc的
DBM
DBM
dBm / Hz计
兆赫
dBc的/赫兹/ Hz的
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
RFOUT引脚
基带VIQ = 1 V P-P差分
RF输出除以基带输入电压
P
OUT
- P (F
LO
± (2 × f
BB
))
P
OUT
- P (F
LO
± (3 × f
BB
))
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音
f1
BB
= 3.5 MHz时, F2
BB
= 4.5 MHz时, P
OUT
≈ -2 dBm的每个音)
I / Q输入= 0 V差分与500 mV的直流偏置, 20 MHz载波偏移
合成器的规格参照的是调制器的输出
第0版|第36 3
ADRF6702
参数
基准特性
REFIN输入频率
REFIN输入电容
鉴相器频率
MUXOUT输出电平
MUXOUT占空比
电荷泵
电荷泵电流
输出顺从电压范围
相位噪声(频率=
1850兆赫,女
PFD
= 38.4兆赫)
可编程为250 μA , 500 μA , 750 μA , 1000 μA
1
闭环操作(见
图34
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图34
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
闭环操作(见
图34
环路滤波器的设计)
10 kHz偏置
100 kHz偏置
1 MHz偏移
10兆赫 FF集
1千赫至10兆赫的集成带宽
f
PFD
/2
f
PFD
f
PFD
× 2
f
PFD
× 3
f
PFD
× 4
测量RFOUT ,频率= 2140 MHz的
二次谐波
三次谐波
LOP , LON
在LO通路2分频电路有效
在LO通路2分频电路无效
2 × LO或1 × LO模式,为50Ω负载, LO缓冲器启用
外加2 × LO , PLL禁用
外加2 × LO , PLL禁用
第0版|第36 4
测试条件/评论
REFIN , MUXOUT引脚
12
典型值
最大
160
单位
兆赫
pF
兆赫
V
V
%
μA
V
4
20
(选择锁定检测输出)低
(选择锁定检测输出)高
2.7
50
500
2.8
40
0.25
集成相位噪声
参考热刺
110.8
105.8
124.6
144.2
0.27
112
84
87
93
90
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
1960年兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
108.5
104.2
125.1
144.7
0.25
110
83
97
91
97
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
相位噪声(
频率=
2140兆赫,女
PFD
= 38.4兆赫)
集成相位噪声
参考热刺
107.5
102.7
126.1
144.8
0.25
111
86
88
91
99
47
74
1550
3100
1
0
50
2150
4300
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
° RMS
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
兆赫
兆赫
DBM
DBM
Ω
RF输出谐波
LO输入/输出
输出频率范围
LO输出电平在1960年兆赫
LO输入电平
LO输入阻抗
ADRF6702
参数
基带输入
I和Q输入的直流偏置电平
带宽
测试条件/评论
的IP ,IN, QP , QN销
400
P
OUT
≈ -7 dBm时, IQ调制器输出的射频平整度进行校准
0.5分贝
3分贝
500
350
750
920
1
1.4
0
0.1
5
测量MUXOUT VPTAT电压
T
A
= 25 ° C, RL ≥10千欧( LO缓冲器禁用)
T
A
= -40 ° C至+ 85°C , RL ≥10 kΩ的
VCC1 , VCC2 , VCC3 , VCC4 , VCC5 , VCC6 , VCC7
4.75
普通的Tx模式( PLL和IQMOD启用, LO缓冲器禁用)
使用外部LO输入TX模式(内部VCO / PLL禁用)
TX模式,带有LO缓冲器启用
掉电模式
1.64
3.9
5
240
130
290
22
5.25
3.3
0.7
600
mV
兆赫
兆赫
Ω
pF
V
V
μA
pF
V
毫伏/°C的
V
mA
mA
mA
μA
典型值
最大
单位
差分输入阻抗
差分输入电容
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
INH
/I
INL
输入电容,C
IN
温度传感器
输出电压
温度COEF网络cient
电源
电压范围
电源电流
CLK , DATA , LE , ENOP , LOSEL
1
优点( FOM )的数字计算相位噪声( dBc的/赫兹) - 10log10 (F
PFD
) - 20log10 (F
LO
/f
PFD
) 。在FOM测量在整个LO范围内,使用f
REF
= 80 MHz时,
f
REF
功率= 10 dBm的( 500 V / μs压摆率)与40兆赫F
PFD
。在FOM被计算在50 kHz偏置。
第0版|第36 5
电路笔记
设备连接/参考
从实验室参考电路电路
设计和测试用于快速和容易
系统集成,以帮助解决当今模拟,
混合信号和RF设计挑战。
欲了解更多信息和/或支持,请访问:
www.analog.com/CN0243.
ADRF6702
AD9122
AD9516-0/AD9516-1/
AD9516-2/AD9516-3/
AD9516-4
1200 MHz至2400 MHz的正交
调制器with1550兆赫至2150兆赫
小数N分频PLL和VCO集成
双通道, 16位, 1230 MSPS , TxDAC
时钟发生器,集成的VCO
与各种频率范围选项
从1.45 GHz到2.95 GHz的
CN-0243
高动态范围RF发射器信号链
运用
单一的外部频率
参考DAC采样时钟和IQ调制器产生LO
评估和设计支持
电路评估板
CN - 0243电路评估板( EVAL - CN0243 - EB1Z )
设计和集成文件
原理图,布局文件,物料清单
电路功能与优势
的组合
ADRF6702
IQ调制器和所述
AD9122
16位双1.2 GSPS TxDAC系列具有动态范围
有必要根据现代高水平QAM或OFDM
无线发射器,如图1中的动态范围
外循环
滤波器
频率
参考
输入
双模PLL
带有片上VCO
外循环
滤波器
可选
2 × LO ( I / O)
AD9516
ADRF6702
PLL参考
输入
PLL内核( PFD , CHARGE
PUMP ,除法)
国内
产生
2 × LO
可编程分频器
可编程分频器
国内
VCO
AD9122 DAC
采样时钟
内部LO
合成器/ PLL
÷2
调制器
CORE
RF输出
AD9122
32位NCO
ADRF6702
16-BIT
数据总线
(I)
2×/4×/8×
过滤器
我CHANNEL被动接口过滤器
IDAC
图1. AD9122 , ADRF6702和AD9516用于高动态范围发射
Rev.0
从ADI公司的实验室电路电路的设计和ADI公司建
工程师。标准的工程实践中已采用的设计和施工
每个电路,其功能和性能进行了测试和验证在实验室环境
室温。但是,你是全权负责测试电路,并确定其
适宜性和适用性的使用和应用。因此,在任何情况下, ADI公司
对于直接的,间接的,特殊的,附带的,后果性的或惩罚性赔偿责任因任何原因引起的
任何连接到使用任何电路从实验室电路。 (下转最后一页)
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011 ADI公司保留所有权利。
10165-001
16-BIT
数据总线
(Q)
2×/4×/8×
过滤器
Q通道被动接口过滤器
QDAC
CN-0243
该电路是不够好,让这两个ZIF (零IF /
基带)和CIF (复合中频高达200兆赫至300兆赫) 。
AD9122
具有高达8倍插值的选择,以及
一个32位的NCO为非常细的IF频率的选择性。
一个发送器的总体性能是高度依赖于
直接在信号链中的组件的动态范围。
在使用DAC和IQ调制器的混合信号发射机,
这些本底噪声和失真特性
元件限定了信号的总动态范围
链。但是, DAC的噪声基底也可以是
由采样时钟抖动,和IQ调制器退化
性能取决于噪声和杂散特性
它的本机振荡器的(LO) 。采用高性能的组件
对于采样时钟和LO产生,因此,键以高
发射器的性能。
此外,产生这些信号物理上接近到DAC
和调制器在PCB上,并用一个外部基准
可以使设计更加简单。生成样本
时钟和LO (本振是很经常的多GHz的信号)分别
并且在从DAC和IQ调制器有一定距离,需要
非常谨慎的PCB布局。细微的布局错误可能会导致
耦合到和来自这些关键信号和降低整体
信号链的性能。
信号链的性能也严重依赖于
DAC / IQ调制器接口滤波器。为了获得最佳性能,
这种无源滤波器应经过认真分析的设计
所需的系统规格。
ADRF6702
包括板载小数分频PLL的LO
产生,因此一个低频参考值(通常小于
100兆赫)的全部就是必要合成的IQ调制器
LO 。在使用PLL
AD9516
时钟发生器允许
单参照生成DAC采样时钟和两
PLL参考
ADRF6702.
该电路在图1中,使用内置
AD9516-0,
但其他
成员
AD9516
家庭可以根据不同的使用
所需的内部VCO频率。
电路笔记
电路描述
ADRF6702
IQ调制器,内置LO合成器,
合成IQ调制器接口
ADRF6702
IQ调制器是在几个唯一的设备
方面。除了其优异的动态范围,它也
包括小数N分频PLL ,其允许编程
离散的LO频率步长小于25千赫,而在
同时保持整体倍频小
够避免来自大量增加的相位噪声
参考到合成输出。
的另一个方面
ADRF6702
是除以2的体系结构
IQ调制器的。传统IQ调制器接受LO
输入频率为1×所需的LO 。在内部,一个分布式
RC网络将创建所需的同相和正交本振
从单个LO频率的输入信号。因为这是一
无源RC网络,其带宽在其上的正交
调制精度达到有限。此外,对于良好
正交精度,外部LO应该是光谱纯净。
谐波对LO这种传统的IQ调制器
体系结构可以降低整体的调制精度。为
由于这个原因,使用一个PLL合成器,以产生一个LO时
信号为IQ调制器,一个尖锐的带通或低通滤波器
经常需要在IQ调制器的LO输入。
中的分频, 2 LO架构
ADRF6702,
一个简单的
数字分频器内部用来创建近乎完美
正交在很宽的频带。 PLL合成器产生
2 ×LO的内部,因此它不具有要被分发
在PCB四周,需要的没有过滤器
合成器和IQ调制器LO因为2 × LO
体系结构仅仅是敏感的LO信号的边缘,不
的频率成分。对的影响的详细描写的特征
在1 ×的IQ调制器的LO谐波和LO的设计
过滤器,请参阅
电路笔记CN - 0134 。
采样信号到射频,总体支线楼
的基带信号经过一系列步骤,在途中
RF发射频率。的信号中的离散的开始
DC
1x
2x
3x
4x
FREQUENCY (X - FDATA )
–4x
0dB
–3x
–2x
–1x
振幅( dBFS的)
–20dB
–40dB
–60dB
–80dB
–100dB
–245.76
–184.32
–122.88
–61.44
DC
频率
61.44
122.88
184.32
245.76
图2. DAC输出频谱,蓝色实线表示基带信号和图像,点缀红色线表示DAC正弦函数
第0版|第8 2
1065-002
电路笔记
FREQUENCY (X - FDATA )
–4x
0dB
–3x
–2x
–1x
DC
1x
2x
3x
CN-0243
4x
振幅( dBFS的)
–20dB
–40dB
–60dB
–80dB
–100dB
–245.76
–184.32
–122.88
–61.44
DC
频率
61.44
122.88
184.32
245.76
图3. DAC输出频谱使用4倍插值,细蓝线代表插值DAC传递函数
(采样)结构域和由DAC合成进
模拟域。该步骤的结果是图像和
由DAC所产生的失真产物。如图2 ,
一个理想的DAC,具有不变形会产生的图像
必须被调制之前被滤波的基带信号。
使用内插滤波器,如那些在
AD9122
可以
抑制大部分的图像能量的,但模拟接口滤波器
DAC和调制器之间仍然是必要的。有一
权衡,但是, DAC的插值的顺序之间
和模拟滤波器的阶数。更高的DAC插值
率意味着更低所需的模拟滤波器的阶数,反之亦然。
图3显示了DAC输出频谱的样子时,
使用4倍插值,作为一个例子。
3.
杂散分量的RF你的表现
信号链可以增加显著杂散分量的
谱,两个原因,一是调产物,失真
产品,和LO频率的整数倍。这需要我们
考虑到所有这些,我们有机会为假
所讨论的,寄生的内容可以包括
(j ×
LO_freq )
+ (k ×
DAC_sample_rate )
+
(l ×
DAC_NCO_freq )
+ (m ×
DAC_input_IF )
其中,j中,k ,l和m为整数,在为负的范围
无穷大到正无穷大。
和负载阻抗,以及在该信号中的寄生
痕迹,可在滤波器通带内增加不必要的纹波。
PCB布局。如图4所示, I和Q
对基带输入
ADRF6702
IQ调制器的
位于设备的相对边缘。注意过滤器
虚线圆圈内的布局区域。路由DAC的
输出信号,这些引脚,走线必须移动起来
然后再向下到达上的基带销
ADRF6702.
这些差分信号走线应
相等的长度,并在该方向上的任何变化的
走线应使用45 °的弯曲来完成。如果这些
建议不落实,带
波纹,相位或幅度响应可能会降低
在滤波器响应。注意,使用该过滤器
拓扑结构中,电容器可以使用差分
(在整个信号路径),或者它们可以在使用
通过将过滤器盖的共模连接
从信号路径焊盘接地焊盘。有
条件(将在本电路笔记讨论),其中
共模电容提高性能对比
差模电容器。
DAC /调制器接口的无源滤波器
的关键在于降低了整体的杂散频谱是模拟
之间的DAC和IQ调制器接口滤波器。该
之间的DAC和IQ调制器接口滤波器的设计
必须考虑到性能考虑多个方面的内容:
1.
2.
滤波器的拓扑结构,秩序和3 dB截止频率
在直流时,DAC看到的负载阻抗等于
DAC端接电阻(通常为100 Ω
差分阻抗)在平行于所述输入
阻抗的IQ调制器。 IQ调制器
阻抗通常是>1kΩ ,所以分流电阻通常是
跨越IQ调制器输入端用于创建一个类似
负载阻抗与源。不平等的源过滤器
第0版|第8 3
1065-003
10165-004
图4. PCB布局发射机, DAC /模接口滤波器部分
CN-0243
4.
以实现最佳的性能,从过滤器中,这些
走线应为100 Ω差分或50 Ω每行。
需要注意的是,典型FR4材料, 50Ω线路的结果
从2的T / W比为2:1。
如果高阻抗线需要的应该是
理解的是,线的阻抗是
的T / W (T =板层厚度的非线性函数,
W =宽度痕迹) 。较薄的线路将导致较高的
阻抗线。典型FR4层的厚度,一
100 Ω线可以得到非常薄的,往往接近最低
设计约束。一个解决方案是对无效
跟踪下方地面层,并把另一
接地层的印刷电路板的第三层上。这
有效地加倍T和允许更宽的迹线。
电路笔记
DAC失真和相关杂散分量
本身使用的DAC内插滤波器可减少
在调制器输入端的杂散内容,因此,在
在RF虚假内容。但是,仍然可能存在显著
虚假的内容。图7示出的RF输出频谱
在下列条件下的IQ调制器;
为fLO
= 1940 MHz的
DAC输入数据速率
= 300 MSPS
DAC插值
= 4×
DAC NCO频率
= 150 MHz的
DAC输入中频频率
= 8 MHz的
请注意,从最强的乱真(除了
在2098 MHz的基波)为DAC的2×分量
在2400 MHz的时钟。这是有可能的共同结果和
含有DAC输出的差模成分
一些频谱的DAC时钟。共模
排斥的IQ调制器输入的拒绝太多这个信号时,
但它仍然含有显著能量。接下来的两个最高
马刺队在2062兆赫和2242兆赫,似乎也与
DAC时钟马刺。在2242 MHz的冲动易于识别
2 × ( DAC时钟 - DAC基波) = 2400 - 158支线在
2062兆赫是不那么明显,但看起来像( 3 × LO ) - ( 3 × DAC
时钟) - 158 = 5820 - 3600 - 158如果分析是正确的,那么
我们应该能够看到显著降低鞭策,如果我们能
抑制在DAC时钟的共模成分
IQ调制器的输入。
DAC_MOD接口滤波器拓扑
图5显示了一个典型的拓扑结构,给出了5
th
订单
最平坦的巴特沃斯响应的差分输入和
100 Ω输出阻抗..实际响应中给出
图6.过滤器使用4.6 pF电容在电源和负载。
电容值( <20 pF)时的大小,是典型的过滤器
高截止频率。寄生可具有显著
使用这些小的电容值时,就反应的影响。
PORT
IP_BB
NUM = 1
L
L1
L = 58.5nH
R = 1pΩ
L
L2
L = 58.5nH
R = 1pΩ
PORT
IP_MOD
NUM = 2
C
C3
C = 4.46893pF
C
C1
C = 4.46893pF
C
C2
C = 14.461762pF
1065-005
PORT
IN_BB
NUM = 3
L
L3
L = 58.5nH
R = 1pΩ
L
L4
L = 58.51nH
R = 1pΩ
PORT
IN_MOD
NUM = 4
2098MHz
图5. DAC /模接口滤波器拓扑,五阶巴特沃斯,
3分贝BW = 220兆赫, 100 Ω差分输入和输出阻抗
0
–10
2242MHz
2400MHz
–20
2062MHz
S21 ( dB)的
–30
–40
10165-007
–50
–60
S1
SPC
0
0.2
0.4
0.6
0.8
1.0
10165-006
图7. IQ调制射频输出与DAC / IQ国防部过滤缺席,
LO = 1940 MHz的DAC输入IF = 8 MHz的DAC NCO = 150兆赫, RF = 2098 MHz的
–70
频率(GHz )
图6.频率滤波器拓扑结构的响应鉴于图5
第0版|第8 4
电路笔记
应用差分巴特沃斯滤波器提供了显著
刺激水平降低,如图8。马刺最强
仍然在2062兆赫, 2242兆赫,和2× DAC时钟骨刺在
2400兆赫。所有三个寄生分量已经减少
显着。
CN-0243
2062 MHz和2242 MHz的下降几个分贝以上,且有
已经有大约15 dB的衰减,在2× DAC时钟
成分,几乎与本底噪声。
这里示出的拓扑结构和结果可能不同,从布局
布局,所以它总是与设计者的优势
实验用的过滤器的布局,特别是其混
的差动和共模电容器的结果在
最低的总体鞭策楼。
2098MHz
合成路径和PLL相位噪声
如图1所示,该电路使用单个外部
参照来生成
AD9122
DAC采样时钟和
参考时钟的PLL中
ADRF6702.
AD9516
is
根本在提供灵活性,以做到这一点。该
AD9516
包含一个PLL和集成VCO 。它还包含一个数
的,可以被编程为差分LVPECL输出
LVDS或单端CMOS ,具有独立分频器
设置每个输出路径。在该电路中,这些输出中的一个
路径用于DAC时钟和另一个输出用于
小数N分频PLL中的基准输入
ADRF6702.
在使用小数分频PLL的优点
ADRF6702
is
双重的。首先,小数分频PLL允许的非常精细的调整
输出LO 。作为一个例子,用38.4 MHz的输入频率
并且,在一个编程的MOD值
ADRF6702
1536时,
路可以在25千赫兹为单位进行编程。第二个
优点在于,所述基准频率不必是
等于本振频率/分频比,但也可以高得多,从而导致
到较低的分频比。由于输出相位噪声是
参考相位的函数噪声乘以除法器
比,这意味着在RF上固有的较低的相位噪声。
一种在合成系统中的关键指标是量
加到由各个PLL和分频器的相位噪声。图10
示出的频谱分析仪的本底噪声做
测量(绿色线) ,参考的相位噪声
发生器(红色) ,以及输出音的射频相位噪声
1961兆赫的频率与1940兆赫(黄色)的LO 。该
PLL的组合中
AD9516
ADRF6702
是否
产生显着高的近载波相位噪声(低于500千赫
从载波偏移),但没有贡献显著
宽带噪声的系统。在压控振荡器的环路滤波器
无论是
AD9516
ADRF6702
被设置为带宽
100千赫兹的测量电路。近载波相位噪声可能
通过降低这些环路滤波器的带宽被减小。
系统规范进行审查,以确定如何
多近载波相位噪声是可以容忍的一个给定的系统。
10165-008
2062MHz
2242MHz
2400MHz
图8. RF频谱使用五阶巴特沃斯滤波器,差分
电容器
所述的共模抑制的DAC / IQ调制器的
接口通常可以通过改变拓扑结构加以改进
接口过滤器。在图9中,输入和输出4.7 pF的帽
通过从两面共模电容器( 9.0 pF)的取代
的滤波器输入端,滤波器输出到地面的两侧。
这不改变整体微分滤波器模式
响应,但确实会对整体在此基板上的效果
在RF虚假内容。在早些时候提到的谐波
2098MHz
2062MHz
2242MHz
2400MHz
图9.射频频谱使用五阶巴特沃斯滤波器,结合
差分和共模电容用在DAC_Mod过滤器
第0版|第8 5
10165-009
查看更多ADRF6702PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADRF6702
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
ADRF6702
AD
2425+
11280
LFCSP40
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
ADRF6702
AD
24+
25000
SMD(只做原装)
全新进口原装现货!
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
ADRF6702
√ 欧美㊣品
▲10/11+
8811
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ADRF6702供应信息

深圳市碧威特网络技术有限公司
 复制成功!