a
特点
ADOPT 优化技术定位为高级
负载瞬态响应和最少的输出电容器
符合VRM 9.0具有最低的系统成本
这两个输出相位之间的有效电流均衡,
5位数字可编程1.1 V至1.85 V输出
双重逻辑电平PWM输出,用于连接外部
高功率驱动器
在整个温度范围的总输出精度0.8 %
电流模式工作
短路保护
电源良好输出
过压保护撬棒保护
微处理器,无需额外的
外部元件
应用
台式电脑电源为:
英特尔奔腾
4处理器
AMD速龙处理器
VRM模块
5位可编程2相
同步降压控制器
ADP3160/ADP3167
功能框图
VCC
UVLO
和
BIAS
SET
RESET
CROWBAR
2-PHASE
司机
逻辑
PWM1
PWM2
REF
GND
3.0V
参考
CMP3
DAC+24%
PWRGD
CT
振荡器
CMP
CMP2
DAC–18%
CSの
CMP
CMP1
CS +
COMP
ADP3160/ADP3167
VID
DAC
g
m
FB
VID4
VID3
VID2
VID1
VID0
概述
该ADP3160和ADP3167具有很强的英法fi cient ,双输出,
优化的同步降压型开关稳压控制器
将5 V或12 V主电源到内核供电电压
由高性能处理器,如奔腾4和所需
速龙。该ADP3160采用内部5位DAC读取电压
年龄identi音响阳离子(VID)直接代码的处理器,其
用于设定在1.1 V至1.85 V的输出电压
器件采用电流模式PWM架构,以驱动两个逻辑电
在可编程开关频率,可以产出水平
为VRM大小和EF网络效率最优化。的输出信号是
180度的相位差,从而允许两个构造
互补的降压型开关阶段。这两个阶段共享
直流输出电流,以降低整体的输出电压纹波。一
有源电流均衡功能可确保两个阶段进行
的总负载电流的,即使是在大的瞬变等分
载荷,以减少电感的大小。该ADP3160控制
ADOPT是ADI公司的商标。
速龙是Advanced Micro Devices公司的商标。
Pentium是Intel Corporation的注册商标。
循环进行了优化转化率从12 V ,而
ADP3167设计用于从5 V电源的转换。
该ADP3160和ADP3167还采用了独特的补充
调节技术称为有源电压定位,以提高
负载瞬态响应性能。有源电压定位结果
在满足严格的输出电压的DC / DC变换器
特定网络连接的阳离子为高性能处理器,用最小的
输出电容和最小的占用空间的数量。与
电压模式和标准电流模式的体系结构,活性
电压定位调节输出电压的一个函数
的负载电流,使得它总是最佳地定位成用于一
系统暂态。他们还提供准确而可靠的短
电路保护和可调电流限制。
该ADP3160是特定网络版在商用温度
0∞C的范围70∞C ,并提供16引脚窄体
SOIC封装。
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
ADP3160/ADP3167–SPECIFICATIONS
参数
反馈输入
准确性
1.1 V输出
1.475 V输出
1.85 V输出
线路调整
输入偏置电流
撬棍旅行门槛
撬棍复位门限
撬棍响应时间
参考
输出电压
输出电流
VID输入
输入低电压
输入高电压
输入电流
上拉电阻
内部上拉电压
振荡器
最大频率
2
频率变化
CT充电电流
误差放大器器
输出电阻
跨
输出电流
最大输出电压
输出关断阈值
-3 dB带宽
电流检测
电流限制门限电压
符号
V
FB
条件
1
( VCC = 12 V,I
REF
= 150 A,T
A
= 0 ℃至70℃,
除非另有说明)。
民
典型值
最大
单位
V
FB
I
FB
V
CROWBAR
t
CROWBAR
V
REF
I
REF
V
白细胞介素( VID )
V
IH( VID)
I
VID
R
VID
见图1
见图1
见图1
VCC = 10 V至14 V
额定输出的百分比
额定输出的百分比
过电压为PWM走出低
1.091 1.1
1.463 1.475
1.835 1.85
0.05
5
114
124
50
60
300
2.952 3.0
300
1.109
1.487
1.865
50
134
70
V
V
V
%
nA
%
%
ns
V
mA
V
V
mA
kW
V
千赫
千赫
mA
mA
kW
mmho
mA
V
mV
mV
千赫
mV
mV
mV
mV
mV
V/V
V/V
mA
ns
ns
3.048
0.6
2.2
VID ( X)= 0 V
20
4.5
2000
430
130
26
180
28
5.0
250
5.5
f
CT (MAX)
f
CT
I
CT
T
A
= 25∞C , CT = 91 pF的
T
A
= 25 ° C,V
FB
在监管
T
A
= 25 ° C,V
FB
= 0 V
500
150
36
200
2.2
1
3.0
720
800
500
157
79
0
95
47
12.5
25
0.5
50
50
570
170
46
R
O( ERR )
g
M( ERR )
I
O( ERR )
V
COMP ( MAX)
V
COMP ( OFF )
BW
ERR
V
CS (CL)的
2.0
V
FB
= 0 V
FB被迫V
OUT
– 3%
ADP3160
ADP3167
COMP =打开
ADP3160 , CS + = VCC
FB被迫V
OUT
– 3%
ADP3167 , CS + = VCC
FB被迫V
OUT
– 3%
0.8 V
COMP
1 V
ADP3160 , FB
375毫伏
ADP3167 , FB
750毫伏
ADP3160 , 1 V
V
COMP
3 V
ADP3167 , 1 V
V
COMP
3 V
CS + = CS- = VCC
ADP3160 , CS + - ( CS- )
≥
172毫伏
为PWM走出低
ADP3167 , CS + - ( CS- )
≥
89毫伏
为PWM走出低
%额定输出
%额定输出
I
PWRGD ( SINK )
= 100
mA
FB去高
FB变低
2.45
560
640
800
880
142
69
172
89
15
115
58
电流限制折返电压
DV
COMP
/ DV
CS
输入偏置电流
响应时间
V
CS ( FOLD )
n
I
I
CS +
, I
CSの
t
CS
75
37
5
电源良好比较
欠压阈值
过电压阈值
输出电压低
响应时间
V
PWRGD (UV)的
V
PWRGD ( OV )
V
OL ( PWRGD )
76
114
82
124
30
2
200
88
134
200
%
%
mV
ms
ns
–2–
版本B
ADP3160/ADP3167
参数
PWM输出
输出电压低
输出电压高
输出电流
占空比限制
2
供应
直流电源电流
普通模式
UVLO模式
UVLO阈值电压
UVLO迟滞
符号
V
OL (PWM)的
V
OH (PWM)的
I
PWM
D
最大
条件
I
PWM ( SINK )
= 400
mA
I
PWM ( SOURCE )
= 400
mA
每相,相到f
CT
民
典型值
100
4.0
0.4
1
50
最大
500
单位
mV
V
mA
%
I
CC
I
CC ( UVLO )
V
UVLO
VCC
V
UVLO
, VCC上升
5.9
0.1
3.8
220
6.4
0.4
5.5
400
6.9
0.6
mA
mA
V
V
笔记
1
所有的极限温度下通过的相关使用标准的统计质量控制( SQC)方法。
2
通过设计保证,不在生产中测试。
特定网络阳离子如有更改,恕不另行通知。
版本B
–3–
ADP3160/ADP3167
绝对最大额定值*
引脚功能描述
VCC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V至+15 V
CS + , CS- 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至VCC + 0.3 V
所有其他的输入和输出。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+10 V
工作环境温度范围。 。 。 。 。 。 。 0∞C到70∞C
工作结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 125∞C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
JA
销指令码功能
1–5
VID4–
VID0
电压Identi科幻阳离子DAC输入。
这些引脚被上拉至一个内部
参考,如果不开放提供了一个逻辑1 。
DAC输出方案的FB法规
从1.1 V至1.85 V.离开化电压
所有的网络连接已经DAC输入开路导致
ADP3160 / ADP3167进入了“无
CPU “模式,关闭其PWM输出。
误差放大器的输出ER和补偿
点。在此输出节目的电压
间的输出电流控制电平
CS +和CS- 。
反馈输入。误差放大器连接器输入
遥感输出电压。
外部电容CT连接到
地设置装置的频率。
地面上。该ADP3160的/所有的内部信号
ADP3167是参照这个理由。
漏极开路输出的信号时,
输出电压是在正常的工作范围。
电流检测正节点。积极投入
为电流比较器。输出
当前检测到的电压在这个引脚
对于CS- 。
逻辑电平输出的第2阶段驱动
逻辑电平输出的第1阶段司机
电流检测负节点。负
输入的电流比较。
3.0 V基准电压输出
电源电压为ADP3160 / ADP3167 。
双层板。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 125∞C / W
四层板。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 81∞C / W
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
气相(60秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 215∞C
红外( 15秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220∞C
*本
是一个额定值;超出这些限制的操作可能会导致设备
永久损坏。除非另有规定ED ,所有电压参考
到GND 。
6
COMP
7
8
9
FB
CT
GND
PWRGD
CS +
引脚配置
VID4
1
VID3
2
VID2
3
VID1
4
16
VCC
15
REF
10
11
13
PWM1
顶视图
VID0
5
(不按比例)
12
PWM2
11
CS +
10
PWRGD
9
ADP3160/
ADP3167
14
CSの
COMP
6
FB
7
CT
8
GND
12
13
14
15
16
PWM2
PWM1
CSの
REF
VCC
订购指南
模型
ADP3160JR
ADP3167JR
温度
范围
0 ° C至70℃
0 ° C至70℃
包
描述
窄体SOIC
窄体SOIC
封装选项
R- 16A (SO -16)
R- 16A (SO -16)
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
ADP3160 / ADP3167具有专用ESD保护电路,永久性的损害可能发生
器件经受高能量静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
版本B
a
特点
ADOPT 优化技术定位为高级
负载瞬态响应和最少的输出电容器
符合VRM 9.0具有最低的系统成本
这两个输出相位之间的有效电流均衡,
5位数字可编程1.1 V至1.85 V输出
双重逻辑电平PWM输出,用于连接外部
高功率驱动器
在整个温度范围的总输出精度0.8 %
电流模式工作
短路保护
电源良好输出
过压保护撬棒保护
微处理器,无需额外的
外部元件
应用
台式电脑电源为:
英特尔奔腾
4处理器
AMD速龙处理器
VRM模块
5位可编程2相
同步降压控制器
ADP3160/ADP3167
功能框图
VCC
UVLO
和
BIAS
SET
RESET
CROWBAR
2-PHASE
司机
逻辑
PWM1
PWM2
REF
GND
3.0V
参考
CMP3
DAC+24%
PWRGD
CT
振荡器
CMP
CMP2
DAC–18%
CSの
CMP
CMP1
CS +
COMP
ADP3160/ADP3167
VID
DAC
g
m
FB
VID4
VID3
VID2
VID1
VID0
概述
该ADP3160和ADP3167具有很强的英法fi cient ,双输出,
优化的同步降压型开关稳压控制器
将5 V或12 V主电源到内核供电电压
由高性能处理器,如奔腾4和所需
速龙。该ADP3160采用内部5位DAC读取电压
年龄identi音响阳离子(VID)直接代码的处理器,其
用于设定在1.1 V至1.85 V的输出电压
器件采用电流模式PWM架构,以驱动两个逻辑电
在可编程开关频率,可以产出水平
为VRM大小和EF网络效率最优化。的输出信号是
180度的相位差,从而允许两个构造
互补的降压型开关阶段。这两个阶段共享
直流输出电流,以降低整体的输出电压纹波。一
有源电流均衡功能可确保两个阶段进行
的总负载电流的,即使是在大的瞬变等分
载荷,以减少电感的大小。该ADP3160控制
ADOPT是ADI公司的商标。
速龙是Advanced Micro Devices公司的商标。
Pentium是Intel Corporation的注册商标。
循环进行了优化转化率从12 V ,而
ADP3167设计用于从5 V电源的转换。
该ADP3160和ADP3167还采用了独特的补充
调节技术称为有源电压定位,以提高
负载瞬态响应性能。有源电压定位结果
在满足严格的输出电压的DC / DC变换器
特定网络连接的阳离子为高性能处理器,用最小的
输出电容和最小的占用空间的数量。与
电压模式和标准电流模式的体系结构,活性
电压定位调节输出电压的一个函数
的负载电流,使得它总是最佳地定位成用于一
系统暂态。他们还提供准确而可靠的短
电路保护和可调电流限制。
该ADP3160是特定网络版在商用温度
0∞C的范围70∞C ,并提供16引脚窄体
SOIC封装。
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
ADP3160/ADP3167–SPECIFICATIONS
参数
反馈输入
准确性
1.1 V输出
1.475 V输出
1.85 V输出
线路调整
输入偏置电流
撬棍旅行门槛
撬棍复位门限
撬棍响应时间
参考
输出电压
输出电流
VID输入
输入低电压
输入高电压
输入电流
上拉电阻
内部上拉电压
振荡器
最大频率
2
频率变化
CT充电电流
误差放大器器
输出电阻
跨
输出电流
最大输出电压
输出关断阈值
-3 dB带宽
电流检测
电流限制门限电压
符号
V
FB
条件
1
( VCC = 12 V,I
REF
= 150 A,T
A
= 0 ℃至70℃,
除非另有说明)。
民
典型值
最大
单位
V
FB
I
FB
V
CROWBAR
t
CROWBAR
V
REF
I
REF
V
白细胞介素( VID )
V
IH( VID)
I
VID
R
VID
见图1
见图1
见图1
VCC = 10 V至14 V
额定输出的百分比
额定输出的百分比
过电压为PWM走出低
1.091 1.1
1.463 1.475
1.835 1.85
0.05
5
114
124
50
60
300
2.952 3.0
300
1.109
1.487
1.865
50
134
70
V
V
V
%
nA
%
%
ns
V
mA
V
V
mA
kW
V
千赫
千赫
mA
mA
kW
mmho
mA
V
mV
mV
千赫
mV
mV
mV
mV
mV
V/V
V/V
mA
ns
ns
3.048
0.6
2.2
VID ( X)= 0 V
20
4.5
2000
430
130
26
180
28
5.0
250
5.5
f
CT (MAX)
f
CT
I
CT
T
A
= 25∞C , CT = 91 pF的
T
A
= 25 ° C,V
FB
在监管
T
A
= 25 ° C,V
FB
= 0 V
500
150
36
200
2.2
1
3.0
720
800
500
157
79
0
95
47
12.5
25
0.5
50
50
570
170
46
R
O( ERR )
g
M( ERR )
I
O( ERR )
V
COMP ( MAX)
V
COMP ( OFF )
BW
ERR
V
CS (CL)的
2.0
V
FB
= 0 V
FB被迫V
OUT
– 3%
ADP3160
ADP3167
COMP =打开
ADP3160 , CS + = VCC
FB被迫V
OUT
– 3%
ADP3167 , CS + = VCC
FB被迫V
OUT
– 3%
0.8 V
COMP
1 V
ADP3160 , FB
375毫伏
ADP3167 , FB
750毫伏
ADP3160 , 1 V
V
COMP
3 V
ADP3167 , 1 V
V
COMP
3 V
CS + = CS- = VCC
ADP3160 , CS + - ( CS- )
≥
172毫伏
为PWM走出低
ADP3167 , CS + - ( CS- )
≥
89毫伏
为PWM走出低
%额定输出
%额定输出
I
PWRGD ( SINK )
= 100
mA
FB去高
FB变低
2.45
560
640
800
880
142
69
172
89
15
115
58
电流限制折返电压
DV
COMP
/ DV
CS
输入偏置电流
响应时间
V
CS ( FOLD )
n
I
I
CS +
, I
CSの
t
CS
75
37
5
电源良好比较
欠压阈值
过电压阈值
输出电压低
响应时间
V
PWRGD (UV)的
V
PWRGD ( OV )
V
OL ( PWRGD )
76
114
82
124
30
2
200
88
134
200
%
%
mV
ms
ns
–2–
版本B
ADP3160/ADP3167
参数
PWM输出
输出电压低
输出电压高
输出电流
占空比限制
2
供应
直流电源电流
普通模式
UVLO模式
UVLO阈值电压
UVLO迟滞
符号
V
OL (PWM)的
V
OH (PWM)的
I
PWM
D
最大
条件
I
PWM ( SINK )
= 400
mA
I
PWM ( SOURCE )
= 400
mA
每相,相到f
CT
民
典型值
100
4.0
0.4
1
50
最大
500
单位
mV
V
mA
%
I
CC
I
CC ( UVLO )
V
UVLO
VCC
V
UVLO
, VCC上升
5.9
0.1
3.8
220
6.4
0.4
5.5
400
6.9
0.6
mA
mA
V
V
笔记
1
所有的极限温度下通过的相关使用标准的统计质量控制( SQC)方法。
2
通过设计保证,不在生产中测试。
特定网络阳离子如有更改,恕不另行通知。
版本B
–3–
ADP3160/ADP3167
绝对最大额定值*
引脚功能描述
VCC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V至+15 V
CS + , CS- 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至VCC + 0.3 V
所有其他的输入和输出。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+10 V
工作环境温度范围。 。 。 。 。 。 。 0∞C到70∞C
工作结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 125∞C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
JA
销指令码功能
1–5
VID4–
VID0
电压Identi科幻阳离子DAC输入。
这些引脚被上拉至一个内部
参考,如果不开放提供了一个逻辑1 。
DAC输出方案的FB法规
从1.1 V至1.85 V.离开化电压
所有的网络连接已经DAC输入开路导致
ADP3160 / ADP3167进入了“无
CPU “模式,关闭其PWM输出。
误差放大器的输出ER和补偿
点。在此输出节目的电压
间的输出电流控制电平
CS +和CS- 。
反馈输入。误差放大器连接器输入
遥感输出电压。
外部电容CT连接到
地设置装置的频率。
地面上。该ADP3160的/所有的内部信号
ADP3167是参照这个理由。
漏极开路输出的信号时,
输出电压是在正常的工作范围。
电流检测正节点。积极投入
为电流比较器。输出
当前检测到的电压在这个引脚
对于CS- 。
逻辑电平输出的第2阶段驱动
逻辑电平输出的第1阶段司机
电流检测负节点。负
输入的电流比较。
3.0 V基准电压输出
电源电压为ADP3160 / ADP3167 。
双层板。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 125∞C / W
四层板。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 81∞C / W
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
气相(60秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 215∞C
红外( 15秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220∞C
*本
是一个额定值;超出这些限制的操作可能会导致设备
永久损坏。除非另有规定ED ,所有电压参考
到GND 。
6
COMP
7
8
9
FB
CT
GND
PWRGD
CS +
引脚配置
VID4
1
VID3
2
VID2
3
VID1
4
16
VCC
15
REF
10
11
13
PWM1
顶视图
VID0
5
(不按比例)
12
PWM2
11
CS +
10
PWRGD
9
ADP3160/
ADP3167
14
CSの
COMP
6
FB
7
CT
8
GND
12
13
14
15
16
PWM2
PWM1
CSの
REF
VCC
订购指南
模型
ADP3160JR
ADP3167JR
温度
范围
0 ° C至70℃
0 ° C至70℃
包
描述
窄体SOIC
窄体SOIC
封装选项
R- 16A (SO -16)
R- 16A (SO -16)
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
ADP3160 / ADP3167具有专用ESD保护电路,永久性的损害可能发生
器件经受高能量静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
版本B