ADM1185
引脚配置和功能描述
GND
1
VIN1
2
VIN2
3
VIN3
4
VIN4
5
10
VCC
OUT1
OUT2
PWRGD
06196-003
ADM1185
顶视图
(不按比例)
9
8
7
6
OUT3
网络连接gure 3 。
表4.引脚功能描述
PIN号
1
2
助记符
GND
VIN1
描述
芯片的接地引脚。
比较1.该引脚上的电压同相输入端与一个0.6 V基准电压进行比较。可用于
监控通过电阻分压器的电压轨。该比较器的输出由状态机的核心监控。
该输入也可以被驱动通过一个逻辑信号,以启动一个上电序列。
比较器2引脚上的电压同相输入端与一个0.6 V基准电压进行比较。可用于
监控通过电阻分压器的电压轨。该比较器的输出由状态机的核心监控。
比较3。该引脚上的电压同相输入端与一个0.6 V基准电压进行比较。可用于
监控通过电阻分压器的电压轨。该比较器的输出由状态机的核心监控。
比较4.该引脚上的电压同相输入端与一个0.6 V基准电压进行比较。可用于
监控通过电阻分压器的电压轨。该比较器的输出由状态机的核心监控。
高电平有效,漏极开路输出。这个输出被拉低,一旦VCC = 1 V时每个VINx输入电压
超过0.6 V,从状态4 ,状态机移动到STATE5 ,并PWRGD被断言。一旦国5(
PWRGD状态) ,这个输出变为低电平,如果在VIN1 , VIN2 , VIN3或VIN4的电压低于0.6V。
高电平有效,漏极开路输出。这个输出被拉低,一旦VCC = 1 V时VIN3上的电压超过0.6 V,
从STATE3状态机进入状态4 ,和OUT3被断言。一旦上电顺序完成
和STATE5 ( PWRGD的状态)达到该输出驱动为低电平,如果VIN1上的电压低于0.6V。
高电平有效,漏极开路输出。这个输出被拉低,一旦VCC = 1V。当VIN2的电压超过0.6 V,
从STATE2状态机进入状态3 ,和OUT2是断言。一旦上电顺序完成
和STATE5 ( PWRGD的状态)达到该输出驱动为低电平,如果VIN1上的电压低于0.6V。
高电平有效,漏极开路输出。这个输出被拉低,一旦VCC = 1V。当VIN1上的电压超过0.6 V,
从STATE1状态机移动到状态2 ,并且OUT1被断言。 190毫秒(典型值)的延时包括
之前,该引脚的断言。一旦上电顺序完成, STATE5 ( PWRGD的状态)
达到这个输出变为低电平,如果VIN1上的电压低于0.6V。
正电源输入引脚。在工作电源电压范围为2.7 V至5.5 V.
3
4
5
6
VIN2
VIN3
VIN4
PWRGD
7
OUT3
8
OUT2
9
OUT1
10
VCC
第0版|第16页5