ADM1014
引脚功能说明
针
1
2
助记符
M12VOA
M12VGA
功能
切换-12V输出通道A额定100mA电流。
通道A的内部NMOS晶体管的栅极。从这个引脚连接到-12VOA电容(引脚1 )
设置起动加速为+ 12V电源。在导通时,该电容是从25μA充电
电流源。
电源控制通道A 3.3V CMOS兼容的逻辑输入控制所有的四种主要用品。
PWRONA高=上, PWRONA低输出=输出关闭。
低电平有效,
5V
兼容,漏极开路故障输出通道A.一个上拉电阻连接
PIN码进行3.3VAux 。 4.7K建议使用此功能。可选的电容器可以被连接
此引脚与GND ,以提供更好的抗电源瞬变。
低电平有效,
3.3V
兼容,漏极开路故障输出的辅助通道A.同样的上拉电阻
作为对FLTNA连接引脚到3.3VAux 。
过电流设定为所有10个输出。此引脚与地之间连接一个电阻设置过流
所有八个用品的触发点。所有8过电流跳闸点可以通过改变进行编程
此电阻器的值。的6.04k默认值的±1%是具有最大电流的兼容
由PCI规范允许的。
通道A + 3.3VAUX内部PMOS晶体管的栅极。从这个引脚连接电容器
AUXOA (引脚8)设置起动加速为+ 3.3VAUX供应。在导通,这个电容是
从25μA电流源充电。
切换3.3V辅助输出通道A额定0.375A 。
通道A的内部PMOS晶体管的栅极。从这个引脚连接到12VOA电容(引脚10 )
设置起动加速为+ 12V电源。在导通时,该电容是从25μA充电
电流源。当12VGA电压超过1.2V的低电压电路被禁用。
如果在引脚7( AUXGA )或销33 ( 3V5VGA )的电容比电容器上大25%以上的
9脚( 12VGA )假欠压条件,可以在启动过程中检测到。
开关12V输出通道A额定0.5A 。
开关12V输出通道B.额定0.5A 。
B通道内部PMOS晶体管的栅极。从这个引脚连接到12VOB电容(引脚11 )
设置起动加速为+ 12V电源。在导通时,该电容是从25μA充电
电流源。当12VGB电压超过1.2V的低电压电路被禁用。
如果销25 ( 3V5VGB )或销14 ( AUXGB )上的电容比大25%以上的
( 12VGB )假欠压状态可能会在启动过程中检测到电容的引脚12 。
切换3.3V辅助输出通道B.额定0.375A 。
通道B + 3.3VAUX内部PMOS晶体管的栅极。从这个引脚连接电容器
AUXOB (引脚13)设置起动加速为+ 3.3VAUX供应。在导通,这个电容是
从25μA电流源充电。
低电平有效,
3.3V
兼容,漏极开路故障输出的辅助通道B.同样的上拉电阻
作为对FLTNA连接引脚到3.3VAux 。
低电平有效,
5V
兼容,漏极开路故障输出通道B上拉电阻连接
PIN码进行3.3VAux 。 4.7K建议使用此功能。可选的电容器可以被连接
此引脚与GND ,以提供更好的抗电源瞬变。
电源控制通道B. 3.3V CMOS兼容的逻辑输入控制所有的四种主要用品。
PWRONB高=上, PWRONB低输出=输出关闭。
B通道内部NMOS晶体管的栅极。从这个引脚连接一个电容到-12VOB (引脚19 )
设置起动加速为+ 12V电源。在导通时,该电容是从25μA充电
电流源。
切换-12V输出通道B.额定100mA电流。
3
4
PWRONA
FLTNA
5
6
FAUXA
OCSET
7
AUXGA
8
9
AUXOA
12VGA
10
11
12
12VOA
12VOB
12VGB
13
14
AUXOB
AUXGB
15
16
FAUXB
FLTNB
17
18
PWRONB
M12VGB
19
M12VOB
REV 。 PRN 1/02
–5–