ADC700
16位分辨率,微处理器接口
A / D转换器
特点
q
完成与基准,时钟
8位微处理器的端口
接口
q
转换时间: 17
s最大
q
线性误差:
±
0.003 % FSR最大
q
无失码到14位OVER
温度
q
在指定的
±
12V和
±
15V电源
q
输出缓冲锁存器改进
接口时序灵活性
q
并行和串行数据输出
q
小型封装: 28引脚DIP
时钟振荡器的电流控制为优良
温度稳定性。增益和零误差可能
从外部调整到零。模拟输入范围
0V至+ 5V , 0V至+ 10V , 0V至+ 20V ,
±2.5V, ±5V,
和
±10V
是可用的。
转换时间为17μs最多为一个16位的转换
锡永的三面翻规格温度范围。
转换后,输出数据被存储在一个锁存器
从逐次逼近逻辑中分离出来。这
允许下一次转换过程中读取数据时,一
功能,提供灵活的接口时序,埃斯佩
是对于中断驱动接口。
数据是在两个8位字节的TTL -相容可用
IBLE三态输出驱动器。输出的数据是编码在
直接二进制的单极性输入信号和双极
偏移二进制或二进制补码的双极性输入
信号。 BOB或BTC选择由一个逻辑函数
可用的引脚之一。
该ADC700是商业用,工业
和军用温度范围。它被封装在一个
密封28引脚侧面钎焊陶瓷DIP封装。
描述
该ADC700是一款完整的16位分辨率演替
西伯逼近模拟 - 数字转换器。
参考电路,包含一个嵌入式齐纳二极管,是
激光调整,最低温度系数。
数据
准备
CS
RD
WR
HBEN
BTCEN
RESET
10V
类似物
输入
20V
SJ
双极
OFFSET
串行数据
频闪
状态
串行数据
时钟
和
控制逻辑
比较
连续
近似
注册
16
数据
LATCH
3-
状态
8
3-
状态
并行
数据
16-Bit
D / A
变流器
16
电压
参考
国际空港工业园邮寄地址:PO Box 11400
联系电话: ( 520 ) 746-1111 TWX : 910-952-1111 电缆: BBRCORP
1989的Burr-Brown公司
图森,亚利桑那州85734 街道地址: 6730 S.图森大道。 图森,亚利桑那州85706
电传: 066-6491 传真: ( 520 ) 889-1510 即时产品信息: ( 800 ) 548-6132
PDS-856A
美国印刷1993年10月
时序特定网络阳离子
(6)
在V
DD
= +5V, +V
CC
= + 12V或+ 15V , -V
CC
= -12V或-15V ,除非另有说明。
在极限
T
A
= 25
°
C
在极限
T
A
= 0, +70
°
C
–25
°
C, +85
°
C
在极限
T
A
= –55
°
C, +125
°
C
参数
单位
描述
转换和串行数据输出时序
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
0
110
40
0
15
550
1100
250
310
0
0
130
40
0
17
600
1150
210
360
0
0
145
40
0
17
650
1250
200
400
0
NS ,分
NS ,最大
NS ,分
NS ,分
s,
最大
NS ,最大
NS ,最大
NS ,分
NS ,最大
NS ,分
CS到WR建立时间
WR为状态延迟
WR脉冲宽度
CS到WR保持时间
转换时间
数据准备状态的时间
WR第一串行数据选通
首先串行数据到第一个串行数据选通
最后串行数据选通状态
地位, WR建立时间
并行数据输出时序
t
11
t
12
t
13 (7)
0
0
50
70
t
14
t
15
t
16(8)
t
17
t
18
复位时序
t
19
t
20
60
70
70
81
80
95
NS ,最大
NS ,最大
数据就绪复位时的低延时
从状态复位低延迟
40
40
50
0
0
0
0
58
81
40
45
60
0
0
0
0
66
95
40
50
65
0
0
NS ,分
NS ,分
NS ,最大
NS ,最大
NS ,分
NS ,最大
NS ,最大
NS ,分
NS ,分
HBEN到RD建立时间
CS到RD建立时间
高字节数据有效RD后
C
L
= 20pF的(高字节总线访问时间)
高字节数据有效RD后
C
L
= 100pF电容(高字节总线访问时间)
RD脉冲宽度
从RD数据就绪延迟( HBEN有效)
RD后的数据保持时间(总线释放时间)
RD到CS保持时间
RD为HBEN保持时间
*相同的规格为ADC700JH , AH , RH 。
注: ( 1 ) TTL , LSTTL和5V CMOS兼容。 ( 2 ) FSR是指满量程范围。例如,单元连接,用于
±10V
范围内具有20V FSR 。 (3)从外部
调节到零。 ( 4 )请参阅表一的USB - 单极标准二进制; BTC - 二进制补;鲍勃 - 双极偏移二进制; NRZ - 非归零。 (5)
最大供电电流被指定在额定电源电压。 (6)所有的输入控制信号用叔指定
上升
= t
秋天
= 5ns的(10 %90%为5V ),并从一个电压定时
1.6V的电平。 ( 7 )T
13
测定与图1的负载电路并且被定义为跨越0.8V或2.4V所需的输出的时间。 ( 8 )T
16
被定义为时间
当装载了图2的电路来改变0.5V所需的数据线。
绝对最大额定值
+V
DD
数码通用............................................... ............. 0V至+ 7V
+V
CC
以模拟共............................................... .......... 0V至+ 18V
–V
CC
以模拟共............................................... .......... 0V至-18V
常见的数字至模拟常见........................................ -1V到+ 1V
数字输入到数字通用................................ -0.5V到V
DD
+ 0.5V
模拟输入................................................ .................................. + 16.5V
功耗................................................ ........................ 1000MW
存储温度................................................ ...... -60 ° C至+ 150°C
焊接温度(焊接, 10秒) .......................................... ... + 300℃
注:条件超过上述“绝对最大额定值”
可能对器件造成永久性损坏。暴露在绝对马克西
妈妈额定值条件下工作会影响器件的可靠性。
包装信息
模型
ADC700JH
ADC700KH
ADC700AH
ADC700BH
ADC700RH
ADC700SH
包
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
封装图
数
(1)
237
237
237
237
237
237
注: ( 1 )有关详细的图纸和维表,请参阅数据结束
片,或的Burr-Brown IC数据手册附录D 。
订购信息
温度
范围
0 ° C至70℃
0 ° C至70℃
-25 ° C至+ 85°C
-25 ° C至+ 85°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
线性
ERROR ( % FSR )
±0.006
±0.003
±0.006
±0.003
±0.006
±0.003
模型
ADC700JH
ADC700KH
ADC700AH
ADC700BH
ADC700RH
ADC700SH
1–24
25–99
100+
3
ADC700
CS
t
1
WR
t
2
状态
t
5
t
6
t
10
t
3
t
4
数据就绪
t
7
串行数据选通
t
8
串行数据
t
9
开始转换和串行数据输出时序。
HBEN
t
11
CS
t
12
RD
t
13
并行数据
t
15
数据就绪
t
16
高
字节
DB8–DB15
t
13
t
16
低
字节
DB0–DB7
t
14
t
17
t
12
t
14
t
17
t
18
t
11
ADC700并行输出时序。
RESET
t
19
数据就绪
t
20
状态
ADC700复位功能的时序图。
本文提供的信息被认为是可靠的;但是, BURR -BROWN承担不准确或遗漏不承担任何责任。 BURR -BROWN承担
对于使用这些信息,所有此类信息的使用不承担任何责任应完全由用户自己承担风险。价格和规格如有变更,
恕不另行通知。没有专利的权利或许可给任何此处所描述的电路被暗示或向任何第三方授予的。 BURR -BROWN没有授权或保证
任何Burr-Brown产品用于生命支持设备和/或系统。
ADC700
4
引脚配置
5k
比较器,
双极偏移
+V
CC
增益调整
–V
CC
RESET
WR
RD
CS
HBEN
串行数据
数据就绪
状态
串行数据选通
1
2
3
4
5
6
7
8
9
10
11
12
13
14
时钟和时钟逻辑
最低位
16-Bit
D / A
变流器
连续
近似
注册
数据
LATCH
3-State
DRIVERS
控制逻辑
电压
参考
MSB LSB
5k
28
27
26
25
24
23
22
21
20
19
18
17
16
15
20V范围
10V范围
常见的模拟
数字通用
V
DD
BTCEN
DB15/DB7
DB14/DB6
DB13/DB5
DB12/DB4
DB11/DB3
DB10/DB2
DB9/DB1
DB8/DB0
最高位
未显示所有的内部控制线。参见图4和图5的偏移和增益调节的连接。
描述
和操作功能
该ADC700是一款16位分辨率逐次近似
化的A / D转换器。的并行数字数据,以及串行数据
是可用的。几个功能已被列入
ADC700使其更易于与微处理器接口
和/或串行数据的系统。多个模拟输入范围
可用。
一些关键操作特性如下所述。更多
细节在数据表的后面部分。参阅
框图以上。
RESET
该ADC700具有复位输入必须在被断言
上电或在电源中断后。这将初始化
特区,输出缓冲寄存器和数据就绪标志。自
微处理器系统已经使用一个上电复位电路,
在同一个系统复位信号可用于初始化
ADC700.
并行数据
通过一个8位端口的并行数据输出是可用的
具有三态输出驱动器。高字节和低字节是
通过HBEN (引脚10 )中选择。
缓冲/锁存器包含在逐次逼近之间
息寄存器( SAR)和三态驱动器。此功能
允许更灵活的接口时序可能比从
最逐次逼近转换器。
“旧”字可以在下一个转换过程中被读出。一
数据准备好标志(脚12 )为有效时,一个“新”字
5
在缓冲寄存器。数据就绪标志变为低电平( “0”)
当最显著字节(高字节)被读取。如果
“老”字看不懂,或者只是最显著字节
(低字节)被读取,数据准备不复位。下一个
转换输出会覆盖数据锁存器,当
转换完成。数据就绪标志仍然很高。
请参阅规格部分的时序图。
串行数据
十六位的串行数据输出是可用的(引脚11)连同
串行输出选通脉冲(引脚14) 。该串行数据选通不
内部特区时钟,但对于串行数据的特殊选
由16个负向边沿(转换期间)
每个串行数据位发生后约200ns内是有效的。这
功能简化到移位寄存器或通过光耦接口
耦合器要求电气隔离的应用。
状态
熟悉的状态(或者忙)标志,出现在连续的
逼近型A / D转换器,可(引脚13)和
表示转换正在进行中。状态是有效
convert命令( WR低)的声明后, 110ns的。
状态不能被用作样品保持控制,因为有
没有足够的时间进行采样保持沉降到
要求误差带前ADC700使得其第一
转换的决定。
芯片选择
CS (引脚9)选择ADC700 。没有任何其他功能都可以
除非实施CS断言。 WR (引脚7)开始 -
的转换频闪。 RD选通每个输出数据字节,
通过HBEN (引脚10)的选择,向所述三态驱动器。
ADC700
ADC700
16位分辨率,微处理器接口
A / D转换器
特点
q
完成与基准,时钟
8位微处理器的端口
接口
q
转换时间: 17
s最大
q
线性误差:
±
0.003 % FSR最大
q
无失码到14位OVER
温度
q
在指定的
±
12V和
±
15V电源
q
输出缓冲锁存器改进
接口时序灵活性
q
并行和串行数据输出
q
小型封装: 28引脚DIP
时钟振荡器的电流控制为优良
温度稳定性。增益和零误差可能
从外部调整到零。模拟输入范围
0V至+ 5V , 0V至+ 10V , 0V至+ 20V ,
±2.5V, ±5V,
和
±10V
是可用的。
转换时间为17μs最多为一个16位的转换
锡永的三面翻规格温度范围。
转换后,输出数据被存储在一个锁存器
从逐次逼近逻辑中分离出来。这
允许下一次转换过程中读取数据时,一
功能,提供灵活的接口时序,埃斯佩
是对于中断驱动接口。
数据是在两个8位字节的TTL -相容可用
IBLE三态输出驱动器。输出的数据是编码在
直接二进制的单极性输入信号和双极
偏移二进制或二进制补码的双极性输入
信号。 BOB或BTC选择由一个逻辑函数
可用的引脚之一。
该ADC700是商业用,工业
和军用温度范围。它被封装在一个
密封28引脚侧面钎焊陶瓷DIP封装。
描述
该ADC700是一款完整的16位分辨率演替
西伯逼近模拟 - 数字转换器。
参考电路,包含一个嵌入式齐纳二极管,是
激光调整,最低温度系数。
数据
准备
CS
RD
WR
HBEN
BTCEN
RESET
10V
类似物
输入
20V
SJ
双极
OFFSET
串行数据
频闪
状态
串行数据
时钟
和
控制逻辑
比较
连续
近似
注册
16
数据
LATCH
3-
状态
8
3-
状态
并行
数据
16-Bit
D / A
变流器
16
电压
参考
国际空港工业园邮寄地址:PO Box 11400
联系电话: ( 520 ) 746-1111 TWX : 910-952-1111 电缆: BBRCORP
1989的Burr-Brown公司
图森,亚利桑那州85734 街道地址: 6730 S.图森大道。 图森,亚利桑那州85706
电传: 066-6491 传真: ( 520 ) 889-1510 即时产品信息: ( 800 ) 548-6132
PDS-856A
美国印刷1993年10月
时序特定网络阳离子
(6)
在V
DD
= +5V, +V
CC
= + 12V或+ 15V , -V
CC
= -12V或-15V ,除非另有说明。
在极限
T
A
= 25
°
C
在极限
T
A
= 0, +70
°
C
–25
°
C, +85
°
C
在极限
T
A
= –55
°
C, +125
°
C
参数
单位
描述
转换和串行数据输出时序
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
0
110
40
0
15
550
1100
250
310
0
0
130
40
0
17
600
1150
210
360
0
0
145
40
0
17
650
1250
200
400
0
NS ,分
NS ,最大
NS ,分
NS ,分
s,
最大
NS ,最大
NS ,最大
NS ,分
NS ,最大
NS ,分
CS到WR建立时间
WR为状态延迟
WR脉冲宽度
CS到WR保持时间
转换时间
数据准备状态的时间
WR第一串行数据选通
首先串行数据到第一个串行数据选通
最后串行数据选通状态
地位, WR建立时间
并行数据输出时序
t
11
t
12
t
13 (7)
0
0
50
70
t
14
t
15
t
16(8)
t
17
t
18
复位时序
t
19
t
20
60
70
70
81
80
95
NS ,最大
NS ,最大
数据就绪复位时的低延时
从状态复位低延迟
40
40
50
0
0
0
0
58
81
40
45
60
0
0
0
0
66
95
40
50
65
0
0
NS ,分
NS ,分
NS ,最大
NS ,最大
NS ,分
NS ,最大
NS ,最大
NS ,分
NS ,分
HBEN到RD建立时间
CS到RD建立时间
高字节数据有效RD后
C
L
= 20pF的(高字节总线访问时间)
高字节数据有效RD后
C
L
= 100pF电容(高字节总线访问时间)
RD脉冲宽度
从RD数据就绪延迟( HBEN有效)
RD后的数据保持时间(总线释放时间)
RD到CS保持时间
RD为HBEN保持时间
*相同的规格为ADC700JH , AH , RH 。
注: ( 1 ) TTL , LSTTL和5V CMOS兼容。 ( 2 ) FSR是指满量程范围。例如,单元连接,用于
±10V
范围内具有20V FSR 。 (3)从外部
调节到零。 ( 4 )请参阅表一的USB - 单极标准二进制; BTC - 二进制补;鲍勃 - 双极偏移二进制; NRZ - 非归零。 (5)
最大供电电流被指定在额定电源电压。 (6)所有的输入控制信号用叔指定
上升
= t
秋天
= 5ns的(10 %90%为5V ),并从一个电压定时
1.6V的电平。 ( 7 )T
13
测定与图1的负载电路并且被定义为跨越0.8V或2.4V所需的输出的时间。 ( 8 )T
16
被定义为时间
当装载了图2的电路来改变0.5V所需的数据线。
绝对最大额定值
+V
DD
数码通用............................................... ............. 0V至+ 7V
+V
CC
以模拟共............................................... .......... 0V至+ 18V
–V
CC
以模拟共............................................... .......... 0V至-18V
常见的数字至模拟常见........................................ -1V到+ 1V
数字输入到数字通用................................ -0.5V到V
DD
+ 0.5V
模拟输入................................................ .................................. + 16.5V
功耗................................................ ........................ 1000MW
存储温度................................................ ...... -60 ° C至+ 150°C
焊接温度(焊接, 10秒) .......................................... ... + 300℃
注:条件超过上述“绝对最大额定值”
可能对器件造成永久性损坏。暴露在绝对马克西
妈妈额定值条件下工作会影响器件的可靠性。
包装信息
模型
ADC700JH
ADC700KH
ADC700AH
ADC700BH
ADC700RH
ADC700SH
包
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
28引脚陶瓷DIP
封装图
数
(1)
237
237
237
237
237
237
注: ( 1 )有关详细的图纸和维表,请参阅数据结束
片,或的Burr-Brown IC数据手册附录D 。
订购信息
温度
范围
0 ° C至70℃
0 ° C至70℃
-25 ° C至+ 85°C
-25 ° C至+ 85°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
线性
ERROR ( % FSR )
±0.006
±0.003
±0.006
±0.003
±0.006
±0.003
模型
ADC700JH
ADC700KH
ADC700AH
ADC700BH
ADC700RH
ADC700SH
1–24
25–99
100+
3
ADC700
CS
t
1
WR
t
2
状态
t
5
t
6
t
10
t
3
t
4
数据就绪
t
7
串行数据选通
t
8
串行数据
t
9
开始转换和串行数据输出时序。
HBEN
t
11
CS
t
12
RD
t
13
并行数据
t
15
数据就绪
t
16
高
字节
DB8–DB15
t
13
t
16
低
字节
DB0–DB7
t
14
t
17
t
12
t
14
t
17
t
18
t
11
ADC700并行输出时序。
RESET
t
19
数据就绪
t
20
状态
ADC700复位功能的时序图。
本文提供的信息被认为是可靠的;但是, BURR -BROWN承担不准确或遗漏不承担任何责任。 BURR -BROWN承担
对于使用这些信息,所有此类信息的使用不承担任何责任应完全由用户自己承担风险。价格和规格如有变更,
恕不另行通知。没有专利的权利或许可给任何此处所描述的电路被暗示或向任何第三方授予的。 BURR -BROWN没有授权或保证
任何Burr-Brown产品用于生命支持设备和/或系统。
ADC700
4
引脚配置
5k
比较器,
双极偏移
+V
CC
增益调整
–V
CC
RESET
WR
RD
CS
HBEN
串行数据
数据就绪
状态
串行数据选通
1
2
3
4
5
6
7
8
9
10
11
12
13
14
时钟和时钟逻辑
最低位
16-Bit
D / A
变流器
连续
近似
注册
数据
LATCH
3-State
DRIVERS
控制逻辑
电压
参考
MSB LSB
5k
28
27
26
25
24
23
22
21
20
19
18
17
16
15
20V范围
10V范围
常见的模拟
数字通用
V
DD
BTCEN
DB15/DB7
DB14/DB6
DB13/DB5
DB12/DB4
DB11/DB3
DB10/DB2
DB9/DB1
DB8/DB0
最高位
未显示所有的内部控制线。参见图4和图5的偏移和增益调节的连接。
描述
和操作功能
该ADC700是一款16位分辨率逐次近似
化的A / D转换器。的并行数字数据,以及串行数据
是可用的。几个功能已被列入
ADC700使其更易于与微处理器接口
和/或串行数据的系统。多个模拟输入范围
可用。
一些关键操作特性如下所述。更多
细节在数据表的后面部分。参阅
框图以上。
RESET
该ADC700具有复位输入必须在被断言
上电或在电源中断后。这将初始化
特区,输出缓冲寄存器和数据就绪标志。自
微处理器系统已经使用一个上电复位电路,
在同一个系统复位信号可用于初始化
ADC700.
并行数据
通过一个8位端口的并行数据输出是可用的
具有三态输出驱动器。高字节和低字节是
通过HBEN (引脚10 )中选择。
缓冲/锁存器包含在逐次逼近之间
息寄存器( SAR)和三态驱动器。此功能
允许更灵活的接口时序可能比从
最逐次逼近转换器。
“旧”字可以在下一个转换过程中被读出。一
数据准备好标志(脚12 )为有效时,一个“新”字
5
在缓冲寄存器。数据就绪标志变为低电平( “0”)
当最显著字节(高字节)被读取。如果
“老”字看不懂,或者只是最显著字节
(低字节)被读取,数据准备不复位。下一个
转换输出会覆盖数据锁存器,当
转换完成。数据就绪标志仍然很高。
请参阅规格部分的时序图。
串行数据
十六位的串行数据输出是可用的(引脚11)连同
串行输出选通脉冲(引脚14) 。该串行数据选通不
内部特区时钟,但对于串行数据的特殊选
由16个负向边沿(转换期间)
每个串行数据位发生后约200ns内是有效的。这
功能简化到移位寄存器或通过光耦接口
耦合器要求电气隔离的应用。
状态
熟悉的状态(或者忙)标志,出现在连续的
逼近型A / D转换器,可(引脚13)和
表示转换正在进行中。状态是有效
convert命令( WR低)的声明后, 110ns的。
状态不能被用作样品保持控制,因为有
没有足够的时间进行采样保持沉降到
要求误差带前ADC700使得其第一
转换的决定。
芯片选择
CS (引脚9)选择ADC700 。没有任何其他功能都可以
除非实施CS断言。 WR (引脚7)开始 -
的转换频闪。 RD选通每个输出数据字节,
通过HBEN (引脚10)的选择,向所述三态驱动器。
ADC700