添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1017页 > ADC12QS065
ADC12QS065四通道12位65 MSPS A / D转换器,串行化LVDS输出
初步
2005年11月
ADC12QS065
四通道12位65 MSPS A / D转换器,带有LVDS
序列化输出
概述
这是对一个产品目前在初步信息
发展。所有规格的设计目标,
如有变更。
该ADC12QS065是一款低功耗,高性能CMOS
4通道模拟 - 数字转换器具有LVDS串行化
输出。该ADC12QS065数字化信号以12位分辨率而
lution ,采样速率高达65 MSPS时消耗
典型的200毫瓦/ ADC从单一的3.0V电源。采样
数据被转换成高速串行LVDS输出数据
流。时钟和帧LVDS数据采集对援助。
该ADC12QS065六个差分线对上传输的数据
背板或电缆,也使PCB设计更加容易。在
此外,减少电缆, PCB走线数和连接器
尺寸大大降低成本。
无失码性能可保证在全
工作温度范围。流水线ADC架构
实现
& GT ;
11位有效,在整个奈奎斯特频带的
65 MSPS 。
该ADC12QS065输出引脚可以置于高阻抗
ANCE状态。该串行器PLL锁定频率BE-
吐温20兆赫和65兆赫。
如果不转换,功率消耗,可减少
拉PD (关机)引脚为高电平,将转换器
进入低功率状态下,它典型功耗低于
3毫瓦总数,并从其中恢复小于5毫秒。该
ADC12QS065的速度,分辨率和单电源操作
化使得它非常适合于各种应用的
超声成像,视频和通信。操作
在工业( -40℃至+ 85℃)温度范围内,
ADC12QS065是一个64引脚TQFP封装。
特点
n
n
n
n
n
n
n
n
单+ 3.0V电源工作
内部采样和保持
内部参考
低功耗
掉电模式
时钟和数据帧定时
780 Mbps的串行LVDS数据速率(在65 MHz时钟)
LVDS串行输出额定100欧姆负载
关键的特定连接的阳离子
n
n
n
n
n
n
n
n
决议
DNL
SNR (F
IN
= 10兆赫)
SFDR (F
IN
= 10兆赫)
ENOB (在奈奎斯特)
耗电量
- 工作, 65 MSPS ,每个ADC
- 掉电模式
12位
±
0.3 LSB (典型值)
68.5分贝(典型值)
85分贝(典型值)
11位(典型值)
200毫瓦(典型值)
& LT ;
3毫瓦(典型值)
应用
n
n
n
n
n
超声
医学影像
通讯
便携式仪表
数字视频
接线图
20106801
2005美国国家半导体公司
DS201068
www.national.com
ADC12QS065
订购信息
工业( -40°C
T
A
+85C)
ADC12QS065CIVS
ADC12QS065EVAL
64引脚TQFP
评估板
框图
20106802
www.national.com
2
ADC12QS065
引脚说明
PIN号
模拟量I / O
3
7
10
14
4
6
11
13
V
IN
1+
V
IN
2+
V
IN
3+
V
IN
4+
V
IN
1-
V
IN
2-
V
IN
3-
V
IN
4-
符号
描述
差分模拟输入引脚。随着电压差为1.0V参考
满量程输入信号电平为2.0 V
P-P
每个输入引脚的电压集中在一
共模电压V
COM
。负输入引脚可以连接到
V
COM
对于单端操作,但是差分输入信号所需的
最佳的性能。
24
V
REF
该引脚为参考选择引脚和外部基准输入,在使用
与INTREF管脚相结合。
如果INTREF引脚设置为V
A
,该引脚用作内部参考选择。
随着V
REF
= V
A
时,内部1.0V参考选择。随着V
REF
= AGND时,
内部0.5V参考选择。
如果INTREF引脚设置为AGND ,那么该引脚为输入外部
参考。在0.8 1.2V范围内的电压可以施加到该引脚。 V
REF
应绕过当外部AGND与1.0 μF电容
参考使用。
顶级ADC参考。该引脚必须被驱动到1.9V ,如果REFPD高。
如果REFPD低,绕过这个引脚通过一个0.1 μF的低ESR电容AGND和
一个10 μF的低ESR电容VREFB 。
这是一个模拟输出可以用来作为一个共模电压的
输入。应该绕过到AGND以最小1.0 μF的低ESR的
电容与一个0.1 μF电容并联。销23也可被用作一个1.5V
温度稳定的参考电压。
底部ADC参考。该引脚必须被驱动到0.9V ,如果REFPD高。
如果REFPD低,绕过这个引脚通过一个0.1 μF的低ESR电容AGND和
一个10 μF的低ESR电容VREFT 。
这些旁路引脚内部1.8V稳压器。每个引脚应
旁路到AGND与1.0 μF电容
此引脚用作任何非反相差分时钟输入或CMOS时钟
输入。如果CLKB被用作反相时钟输入端, CLK将作为
非反相时钟输入。如果CLKB被绑定到AGND , CLK将作为CMOS
时钟输入。 ADC的功耗将增加约40毫瓦,如果
差分时钟使用。
反相差分时钟输入。如果连接到AGND , CLK作为一个CMOS时钟
输入。
内部基准电压源使能输入。当该引脚为高电平时,两个内部参考
选择是选择通过V
REF
引脚。当该引脚为低电平时,外部
参考必须施加到V
REF
(引脚24) 。
串行数据输出使能。 TTL电平输入。低,使LVDS输出的
高阻抗状态。
掉电引脚,高电平时,把转换器进入掉电模式。
随着REFPD高,用户必须驱动VREFT12 , VREFT34和VREFB12 &
VREFB34外部。随着REFPD低, VREFT12 , VREFT34和VREFB12 &
VREFB34内部驱动。
59
22
VREFT12
VREFT34
58
23
VCOM12
VCOM34
60
21
32,49
数字I / O
VREFB12
VREFB34
VREG
55
CLK
56
CLKB
57
INTREF
31
25
26
46
44
36
34
DEN
PD
REFPD
DO1+
DO2+
DO3+
DO4+
+串行数据输出。非反相LVDS的差分输出。
3
www.national.com
ADC12QS065
引脚说明
PIN号
47
45
37
35
41
42
39
40
模拟电源
1,16,18,20,
61,63
2,5,8,9,
12,15,17,19,
29,52,62,64
数字电源
27,54
28,53
(续)
符号
DO1-
DO2-
DO3-
DO4-
FRAME +
框架
OUTCLK +
OUTCLK-
描述
- 串行数据输出。反相LVDS差分输出。
LVDS的输出,它的上升沿对应的输出的第一个串行位
流。帧时钟的频率是一样的CLK频率。
LVDS输出时钟。该数据是在输出切换时有效。连续数据
位被捕获在该时钟的两个边沿。 OUTCLK频率为6X的CLK
频率。
正模拟电源引脚。这些引脚应连接到一个安静的+ 3.0V
源和旁路到AGND与靠近这些权力0.1 μF电容
销,并与10μF的电容。
接地回路的模拟电源。
V
A
AGND
V
D
DGND
正数字电源引脚。该引脚应连接到同一个安静的+ 3.0V
来源为V
A
和旁路至DGND 0.1μF电容靠近
电源引脚和一个10μF的电容。
接地回路的数字电源。
正驱动电源引脚为ADC12QS065的输出驱动器。该引脚应
被连接到为+ 2.5V的电压源到V
D
并绕过来DR GND
用0.1 μF的电容。如果此引脚的电源是来自所使用的电源不同
对于V
A
和V
D
外,还应进行旁路用10μF的电容。 V
DR
从来没有超过对V的电压
D
。所有旁路电容应靠近
电源引脚。
接地回路的ADC12QS065的输出驱动器。
30, 51
V
DR
33,38,43,
48,50
DRGND
www.national.com
4
ADC12QS065
绝对最大额定值
2)
(注1 ,
工作额定值
(注1,2 )
工作温度
电源电压(V
A
, V
D
, V
DR
)
V
IN
差分输入范围
V
CM
输入共模
范围(差分输入)
V
REF
电压范围
数字输入引脚电压
范围内(不包括引脚31
50)
| AGND , DGND |
时钟占空比
40C
T
A
+85C
+ 2.7V至+ 3.6V
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
V
A
, V
D
, V
DR
|V
A
–V
D
|
3.8V
100毫伏
±
V
REF
V
REF
/ 2 (Ⅴ
A
- V
REF
/2 )
0.5V至1.0V
-0.3V到(V
A
+ 0.3V)
任何连接到GND (有效期为-0.3V到( V电压
A
或V
D
+0.3V)
销1-30和51-64 )
任何连接到GND电压(有效值
对于引脚31-50 )
在任何引脚输入电流(注3 )
包输入电流(注3)
在T封装散热
A
= 25C
LVDS输出短路持续时间
ESD敏感性
人体模型(注5 )
机器模型(注5 )
焊接温度,
红外线,持续10秒。 (注6 )
储存温度
2500V
250V
235C
-65 ° C至+ 150°C
-0.3V至2.2V
±
25毫安
±
50毫安
见(注4 )
10毫秒
≤100mV
30 %至70%
转换器电气特性
注:本产品是目前正在开发中。因此,在本节规定的参数设计
具体目标。本节中的规格不能保证到器件特性已经发生。
少另有规定,以下规格适用于AGND = DGND = DRGND = 0V ,V
A
= V
D
= V
DR
= +3.0V, V
IN
=
2V
P-P
, V
REF
= + 1.0V的外部,V
COM
= 1.5V ,女
CLK
= 65兆赫,女
IN
= 10 MHz时,T
r
= t
f
= 2纳秒,C
L
= 15 pF的/针。
黑体字限额适用
对于T
J
= T
给T
最大
:
所有其他限制牛逼
J
= 25 (注7 , 8 , 9 )
符号
参数
条件
典型
(注10 )
范围
(注10 )
12
单位
(限量)
位(分钟)
LSB (最大值)
LSB (最大值)
%FS (最大)
%FS (最大)
PPM /°C的
%FS (最大)
%FS (分钟)
PPM /°C的
0
4095
0.5
2.0
2.0
V
IN
- 2.5伏
+ 0.7 V
RMS
( CLK为低电平)
( CLK高)
8
3
1.00
0.8
1.2
V(分钟)
V(最大值)
V
P-P
pF
pF
V(分钟)
V(最大值)
A
PPM /°C的
静态转换器特性
分辨率,无失码
INL
DNL
GE
NGE
TC GE
V
关闭
TC
V
关闭
积分非线性度(注11 )
差分非线性度
正增益误差
负增益误差
增益误差温度系数
偏移误差(V
IN
+ = V
IN
)
失调误差温度系数
根据量程输出代码
超量程输出代码
基准电压与模拟输入特性
V
CM
V
IN
C
IN
V
REF
I
REF
TCV
CMO
共模输入电压
模拟差分输入范围
V
IN
输入电容(每个引脚
GND )
外部参考电压(注
13)
参考输入电流
参考温度系数
1.5
40C
T
A
+85C
40C
T
A
+85C
±
0.6
±
0.3
±
0.5
±
0.5
5
±
0.15
4
0
4095
& LT ;
1
80
5
www.national.com
ADC12QS065四通道12位65 MSPS A / D转换器,串行化LVDS输出
初步
2005年11月
ADC12QS065
四通道12位65 MSPS A / D转换器,带有LVDS
序列化输出
概述
这是对一个产品目前在初步信息
发展。所有规格的设计目标,
如有变更。
该ADC12QS065是一款低功耗,高性能CMOS
4通道模拟 - 数字转换器具有LVDS串行化
输出。该ADC12QS065数字化信号以12位分辨率而
lution ,采样速率高达65 MSPS时消耗
典型的200毫瓦/ ADC从单一的3.0V电源。采样
数据被转换成高速串行LVDS输出数据
流。时钟和帧LVDS数据采集对援助。
该ADC12QS065六个差分线对上传输的数据
背板或电缆,也使PCB设计更加容易。在
此外,减少电缆, PCB走线数和连接器
尺寸大大降低成本。
无失码性能可保证在全
工作温度范围。流水线ADC架构
实现
& GT ;
11位有效,在整个奈奎斯特频带的
65 MSPS 。
该ADC12QS065输出引脚可以置于高阻抗
ANCE状态。该串行器PLL锁定频率BE-
吐温20兆赫和65兆赫。
如果不转换,功率消耗,可减少
拉PD (关机)引脚为高电平,将转换器
进入低功率状态下,它典型功耗低于
3毫瓦总数,并从其中恢复小于5毫秒。该
ADC12QS065的速度,分辨率和单电源操作
化使得它非常适合于各种应用的
超声成像,视频和通信。操作
在工业( -40℃至+ 85℃)温度范围内,
ADC12QS065是一个64引脚TQFP封装。
特点
n
n
n
n
n
n
n
n
单+ 3.0V电源工作
内部采样和保持
内部参考
低功耗
掉电模式
时钟和数据帧定时
780 Mbps的串行LVDS数据速率(在65 MHz时钟)
LVDS串行输出额定100欧姆负载
关键的特定连接的阳离子
n
n
n
n
n
n
n
n
决议
DNL
SNR (F
IN
= 10兆赫)
SFDR (F
IN
= 10兆赫)
ENOB (在奈奎斯特)
耗电量
- 工作, 65 MSPS ,每个ADC
- 掉电模式
12位
±
0.3 LSB (典型值)
68.5分贝(典型值)
85分贝(典型值)
11位(典型值)
200毫瓦(典型值)
& LT ;
3毫瓦(典型值)
应用
n
n
n
n
n
超声
医学影像
通讯
便携式仪表
数字视频
接线图
20106801
2005美国国家半导体公司
DS201068
www.national.com
ADC12QS065
订购信息
工业( -40°C
T
A
+85C)
ADC12QS065CIVS
ADC12QS065EVAL
64引脚TQFP
评估板
框图
20106802
www.national.com
2
ADC12QS065
引脚说明
PIN号
模拟量I / O
3
7
10
14
4
6
11
13
V
IN
1+
V
IN
2+
V
IN
3+
V
IN
4+
V
IN
1-
V
IN
2-
V
IN
3-
V
IN
4-
符号
描述
差分模拟输入引脚。随着电压差为1.0V参考
满量程输入信号电平为2.0 V
P-P
每个输入引脚的电压集中在一
共模电压V
COM
。负输入引脚可以连接到
V
COM
对于单端操作,但是差分输入信号所需的
最佳的性能。
24
V
REF
该引脚为参考选择引脚和外部基准输入,在使用
与INTREF管脚相结合。
如果INTREF引脚设置为V
A
,该引脚用作内部参考选择。
随着V
REF
= V
A
时,内部1.0V参考选择。随着V
REF
= AGND时,
内部0.5V参考选择。
如果INTREF引脚设置为AGND ,那么该引脚为输入外部
参考。在0.8 1.2V范围内的电压可以施加到该引脚。 V
REF
应绕过当外部AGND与1.0 μF电容
参考使用。
顶级ADC参考。该引脚必须被驱动到1.9V ,如果REFPD高。
如果REFPD低,绕过这个引脚通过一个0.1 μF的低ESR电容AGND和
一个10 μF的低ESR电容VREFB 。
这是一个模拟输出可以用来作为一个共模电压的
输入。应该绕过到AGND以最小1.0 μF的低ESR的
电容与一个0.1 μF电容并联。销23也可被用作一个1.5V
温度稳定的参考电压。
底部ADC参考。该引脚必须被驱动到0.9V ,如果REFPD高。
如果REFPD低,绕过这个引脚通过一个0.1 μF的低ESR电容AGND和
一个10 μF的低ESR电容VREFT 。
这些旁路引脚内部1.8V稳压器。每个引脚应
旁路到AGND与1.0 μF电容
此引脚用作任何非反相差分时钟输入或CMOS时钟
输入。如果CLKB被用作反相时钟输入端, CLK将作为
非反相时钟输入。如果CLKB被绑定到AGND , CLK将作为CMOS
时钟输入。 ADC的功耗将增加约40毫瓦,如果
差分时钟使用。
反相差分时钟输入。如果连接到AGND , CLK作为一个CMOS时钟
输入。
内部基准电压源使能输入。当该引脚为高电平时,两个内部参考
选择是选择通过V
REF
引脚。当该引脚为低电平时,外部
参考必须施加到V
REF
(引脚24) 。
串行数据输出使能。 TTL电平输入。低,使LVDS输出的
高阻抗状态。
掉电引脚,高电平时,把转换器进入掉电模式。
随着REFPD高,用户必须驱动VREFT12 , VREFT34和VREFB12 &
VREFB34外部。随着REFPD低, VREFT12 , VREFT34和VREFB12 &
VREFB34内部驱动。
59
22
VREFT12
VREFT34
58
23
VCOM12
VCOM34
60
21
32,49
数字I / O
VREFB12
VREFB34
VREG
55
CLK
56
CLKB
57
INTREF
31
25
26
46
44
36
34
DEN
PD
REFPD
DO1+
DO2+
DO3+
DO4+
+串行数据输出。非反相LVDS的差分输出。
3
www.national.com
ADC12QS065
引脚说明
PIN号
47
45
37
35
41
42
39
40
模拟电源
1,16,18,20,
61,63
2,5,8,9,
12,15,17,19,
29,52,62,64
数字电源
27,54
28,53
(续)
符号
DO1-
DO2-
DO3-
DO4-
FRAME +
框架
OUTCLK +
OUTCLK-
描述
- 串行数据输出。反相LVDS差分输出。
LVDS的输出,它的上升沿对应的输出的第一个串行位
流。帧时钟的频率是一样的CLK频率。
LVDS输出时钟。该数据是在输出切换时有效。连续数据
位被捕获在该时钟的两个边沿。 OUTCLK频率为6X的CLK
频率。
正模拟电源引脚。这些引脚应连接到一个安静的+ 3.0V
源和旁路到AGND与靠近这些权力0.1 μF电容
销,并与10μF的电容。
接地回路的模拟电源。
V
A
AGND
V
D
DGND
正数字电源引脚。该引脚应连接到同一个安静的+ 3.0V
来源为V
A
和旁路至DGND 0.1μF电容靠近
电源引脚和一个10μF的电容。
接地回路的数字电源。
正驱动电源引脚为ADC12QS065的输出驱动器。该引脚应
被连接到为+ 2.5V的电压源到V
D
并绕过来DR GND
用0.1 μF的电容。如果此引脚的电源是来自所使用的电源不同
对于V
A
和V
D
外,还应进行旁路用10μF的电容。 V
DR
从来没有超过对V的电压
D
。所有旁路电容应靠近
电源引脚。
接地回路的ADC12QS065的输出驱动器。
30, 51
V
DR
33,38,43,
48,50
DRGND
www.national.com
4
ADC12QS065
绝对最大额定值
2)
(注1 ,
工作额定值
(注1,2 )
工作温度
电源电压(V
A
, V
D
, V
DR
)
V
IN
差分输入范围
V
CM
输入共模
范围(差分输入)
V
REF
电压范围
数字输入引脚电压
范围内(不包括引脚31
50)
| AGND , DGND |
时钟占空比
40C
T
A
+85C
+ 2.7V至+ 3.6V
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
V
A
, V
D
, V
DR
|V
A
–V
D
|
3.8V
100毫伏
±
V
REF
V
REF
/ 2 (Ⅴ
A
- V
REF
/2 )
0.5V至1.0V
-0.3V到(V
A
+ 0.3V)
任何连接到GND (有效期为-0.3V到( V电压
A
或V
D
+0.3V)
销1-30和51-64 )
任何连接到GND电压(有效值
对于引脚31-50 )
在任何引脚输入电流(注3 )
包输入电流(注3)
在T封装散热
A
= 25C
LVDS输出短路持续时间
ESD敏感性
人体模型(注5 )
机器模型(注5 )
焊接温度,
红外线,持续10秒。 (注6 )
储存温度
2500V
250V
235C
-65 ° C至+ 150°C
-0.3V至2.2V
±
25毫安
±
50毫安
见(注4 )
10毫秒
≤100mV
30 %至70%
转换器电气特性
注:本产品是目前正在开发中。因此,在本节规定的参数设计
具体目标。本节中的规格不能保证到器件特性已经发生。
少另有规定,以下规格适用于AGND = DGND = DRGND = 0V ,V
A
= V
D
= V
DR
= +3.0V, V
IN
=
2V
P-P
, V
REF
= + 1.0V的外部,V
COM
= 1.5V ,女
CLK
= 65兆赫,女
IN
= 10 MHz时,T
r
= t
f
= 2纳秒,C
L
= 15 pF的/针。
黑体字限额适用
对于T
J
= T
给T
最大
:
所有其他限制牛逼
J
= 25 (注7 , 8 , 9 )
符号
参数
条件
典型
(注10 )
范围
(注10 )
12
单位
(限量)
位(分钟)
LSB (最大值)
LSB (最大值)
%FS (最大)
%FS (最大)
PPM /°C的
%FS (最大)
%FS (分钟)
PPM /°C的
0
4095
0.5
2.0
2.0
V
IN
- 2.5伏
+ 0.7 V
RMS
( CLK为低电平)
( CLK高)
8
3
1.00
0.8
1.2
V(分钟)
V(最大值)
V
P-P
pF
pF
V(分钟)
V(最大值)
A
PPM /°C的
静态转换器特性
分辨率,无失码
INL
DNL
GE
NGE
TC GE
V
关闭
TC
V
关闭
积分非线性度(注11 )
差分非线性度
正增益误差
负增益误差
增益误差温度系数
偏移误差(V
IN
+ = V
IN
)
失调误差温度系数
根据量程输出代码
超量程输出代码
基准电压与模拟输入特性
V
CM
V
IN
C
IN
V
REF
I
REF
TCV
CMO
共模输入电压
模拟差分输入范围
V
IN
输入电容(每个引脚
GND )
外部参考电压(注
13)
参考输入电流
参考温度系数
1.5
40C
T
A
+85C
40C
T
A
+85C
±
0.6
±
0.3
±
0.5
±
0.5
5
±
0.15
4
0
4095
& LT ;
1
80
5
www.national.com
查看更多ADC12QS065PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADC12QS065
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1229871090 复制
电话:400-15695632345
联系人:薛女士
地址:宣州区麒麟大道11号-102
ADC12QS065
德州仪器
24+
1002
MODULE
全新原装现货原盒原标实拍欢迎询价
查询更多ADC12QS065供应信息

深圳市碧威特网络技术有限公司
 复制成功!