ADC12EU050超低功耗,八通道, 12位, 40至50 MSPS Σ- Δ模拟至数字
变流器
2009年7月6日
ADC12EU050
超低功耗,八通道, 12位, 40至50 MSPS Σ-Δ
模拟数字转换器
概述
该ADC12EU050是一个12位,超低功耗,八通道A / D转换
变频器用于高性能模拟到数字的应用
系统蒸发散。该ADC12EU050采用了创新的持续时间
Σ-Δ架构,提供超低功耗
和别名免费样品带宽高达25MHz 。输入
每个通道的阶段,拥有一个专有的系统,以确保
瞬间恢复的过载。瞬间过载重
covery (IOR ),无记忆效应保证elimina-
相位误差和灰从超出范围的输入信号得到的。
该ADC12EU050由美中减少互连的复杂性
荷兰国际集团可编程串行输出,它提供了业界
标准的LVDS和SLVS模式。只有功耗
每通道@ 50MSPS 48MW给出了芯片总功率变
消耗384mW的。该ADC12EU050可以完全操作
从一个1.2V电源,虽然独立的输出驱动器电源
高达1.8V都可以使用。该器件工作于-40
85 ℃,并在一个10 ×10mm的供给
2
, 68引脚封装。
特点
■
■
■
■
■
■
■
CT
∑
Δ
ADC架构与40-50MSPS吞吐量
抗混叠滤波器免费奈奎斯特采样范围
独特的瞬间过载恢复( IOR )
宽2.10 V
PP
输入范围
1.2V电源电压
集成精密LC PLL
通过SPI兼容的串行接口控制
关键的特定连接的阳离子
■
决议
■
转化率
■
SNR
■
THD
■
■
■
■
每通道功率
总有功功率
通道间隔离
工作温度。范围
12位
40至50 MSPS
69.3 dBFS的(典型值) @ 50 MSPS
f
IN
= 4.4MHz
-76.6分贝(典型值) @ 50 MSPS
f
IN
= 4.4MHz
48毫瓦/通道(典型值) @ 50MSPS
385毫瓦(典型值) @ 50MSPS
>110分贝@频率
IN
= 4.4MHz
-40至+85 C
应用
■
■
■
■
医疗成像,超声
工业超声波,如非破坏性测试
通讯
电池供电的便携式系统
2009美国国家半导体公司
300511
www.national.com
ADC12EU050
引脚说明
PIN号
模拟量I / O
2
3
67
68
64
65
61
62
58
59
55
56
52
53
49
50
4
V
IN
0+
V
IN
0-
V
IN
1+
V
IN
1-
V
IN
2+
V
IN
2-
V
IN
3+
V
IN
3-
V
IN
4+
V
IN
4-
V
IN
5+
V
IN
5-
V
IN
6+
V
IN
6-
V
IN
7+
V
IN
7-
V
REFB
名字
TYPE
功能和连接
输入
差分模拟输入到ADC ,通道0到7
负输入引脚可以通过一个电容连接到AGND或
输入可能是变压器耦合的单端操作。
差分输入被推荐为最佳性能。
可选的负基准电压,以改善多通道模数转换器
匹配。该引脚必须连接到AGND 。
可选的正参考电压,以改善多通道模数转换器
匹配。如果使用内部参考时,此引脚应留有绑
到AGND通过一个100nF的电容。如果使用外部基准
电压时,该引脚被连接到正参考
电压,它必须存在于中的电能所指定的范围
特性表。
该引脚提供电容为在所述低通滤波器
调制器的DAC 。它必须通过一个连接到AGND
最小100nF的电容。所以能够降低噪声
接近载波通过增加该电容器中,最多
的10μF 。请参阅应用软件有关的进一步资料信息
选择这个电容。
外部偏置参考电阻。该引脚必须始终
连接到AGND通过一个电阻,无论是内部的
引用或外部参考电压。电阻
值必须为10kΩ
±1%.
此引脚为低电平有效的复位整个ADC ,模拟和
数字组件。该引脚必须保持为低电平,然后为500ns
返回到高,以确保该芯片被正确地复位。
睡眠模式。触发该引脚为高电平将导致ADC输入
在低功率休眠模式。当销被返回到低电平时,
芯片,在规定时间退出睡眠模式后,恢复正常
操作。
5
V
REFT
6
D
帽
输入
7
R
REF
输入/输出
数字I / O
9
RST
输入
10
睡觉
输入
www.national.com
4
ADC12EU050
PIN号
15
16
18
19
20
21
23
24
25
26
28
29
31
32
33
34
名字
DO0+
DO0-
DO1+
DO1-
DO2+
DO2-
DO3+
DO3-
DO4+
DO4-
DO5+
DO5-
DO6+
DO6-
DO7+
DO7-
TYPE
功能和连接
产量
差分串行输出通道0到7每对输出
提供对特定信道的串行输出。默认
输出减少共模的LVDS格式,但由
对相应的控制寄存器,输出格式
可改为SLVS或LVDS 。
通过编程TX_term (位4)在LVDS的控制寄存器,它是
可以在内部终止这些输出100欧姆
电阻器。
36
37
BCLK +
BCLK-
产量
位时钟。差分输出时钟用于采样序列
输出。时序信息可在电气可见
数据表中的规格部分。
通过编程TX_term (位4)在LVDS的控制寄存器,它是
可以在内部终止这些输出100欧姆
电阻器。
字时钟。差分输出帧时钟。上的定时信息
可以的电气规格部分可以看出
数据表。
通过编程TX_term (位4)在LVDS的控制寄存器,它是
可以在内部终止这些输出100欧姆
电阻器。
SPI的数据输入和输出。该引脚用于发送和接收的SPI
地址和数据信息。销的方向进行控制
在内部通过基于SPI协议的ADC。
SPI时钟。为了使用SPI接口,时钟必须
提供该引脚上。请参阅电气规格为SPI时钟和
定时信息。
SPI片选。这个低电平有效引脚用于使能串行
界面。
差分输入时钟。输入时钟必须位于的范围
40MHz至50MHz的。它用于由PLL产生内部
采样时钟。单端时钟也可以使用,并且
应连接到引脚47 。
模拟电源。所有引脚都应该连接到相同的
1.2V电源,具有电压限制在电气规格。
模拟接地回路。
数字电源。连接到1.2V ,具有电压范围为在
电气规范。
数字和输出驱动器返回地面。
输出驱动器电源。可以连接到1.2V - 1.8V ,
根据应用的需要。电压限值
在更详细的电气特性进行说明。
38
39
WCLK +
WCLK-
产量
44
S
数据
输入/输出
45
S
CLK
S
SEL
CLK + ( SE )
CLK-
输入
46
输入
47
48
电源
1, 8, 51, 54,
57, 60, 63, 66
0
11, 12, 42, 43
13, 14, 22,
30, 40, 41
17, 27, 35
输入
V
A
AGND
V
D
DGND
动力
地
动力
地
V
DR
动力
5
www.national.com
ADC12EU050超低功耗,八通道, 12位, 40至50 MSPS模拟数字转换器
超前信息
2008年1月25日
ADC12EU050
超低功耗,八通道, 12位, 40至50 MSPS模拟 -
数字转换器
概述
注:这是一个产品超前信息电流
rently发展。所有规格设计焦油
得到并有可能发生变化。
该ADC12EU050是一个12位,超低功耗,八通道A / D转换
变频器用于高性能模拟到数字的应用
系统蒸发散。该ADC12EU050采用了创新的持续时间
Σ-Δ架构,提供超低功耗
和别名免费样品带宽高达25MHz 。输入
每个通道的阶段,拥有一个专有的系统,以确保
瞬间恢复的过载。瞬间过载重
covery (IOR ),无记忆效应保证elimina-
相位误差和灰从超出范围的输入信号得到的。
该ADC12EU050由美中减少互连的复杂性
荷兰国际集团可编程串行输出,它提供了业界
标准的LVDS和SLVS模式。只有功耗
每通道( @ 50MSPS ) 44MW给出了芯片总功率变
消耗为350mW的。该ADC12EU050可以完全操作
从一个1.2V电源,虽然独立的输出驱动器电源
高达1.8V都可以使用。该器件工作于-40
85 ℃,并在一个10 ×10mm的供给
2
, 68引脚封装。
特点
■
■
■
■
■
■
■
CT
∑
μAdc
建筑与40-50MSPS吞吐量
抗混叠滤波器免费奈奎斯特采样范围
独特的瞬间过载恢复( IOR )
宽2.10 V
PP
输入范围
1.2V电源电压
集成精密LC PLL
通过SPI兼容的串行接口控制
关键的特定连接的阳离子
■
■
■
■
■
■
■
12位
40至50 MSPS
70 dBFS的(典型值) @ (F
IN
= 3.5MHz的)
-70分贝(典型值) @ (F
IN
= 3.5MHz的)
44毫瓦/通道(典型值) @ 50MSPS
40毫瓦/通道(典型值) @ 40MSPS
总有功功率
350毫瓦(典型值) @ 50MSPS
消费
(均衡器关闭)
>110分贝@ (F
IN
= 3.5MHz的)
■
通道间隔离
工作温度。范围
-40至+85 C
■
决议
转化率
SNR
THD
耗电量
应用
■
■
■
■
电池供电的便携式系统
医疗成像,超声
工业超声波,如非破坏性测试
通讯
2008美国国家半导体公司
300511
www.national.com
ADC12EU050
接线图
30051101
订购信息
工业( -40°C
≤
T
A
≤
+85°C)
ADC12EU050CILQ
注意:
该ADC12EU050评估系统包括一个完全填充&
测试设备电路板( DUT ) ,数据采集卡, USB 2.0接口
脸, SPI控制子板, Merlin时间和频率
包
68引脚的LLP
域测量软件和2个USB连接电缆。该
ADC12EU050评估套件是不兼容的国家
安森美半导体的Wavevision采集卡和软件。
3
www.national.com
ADC12EU050
引脚说明
PIN号
模拟量I / O
2
3
67
68
64
65
61
62
58
59
55
56
52
53
49
50
V
IN
0+
V
IN
0-
V
IN
1+
V
IN
1-
V
IN
2+
V
IN
2-
V
IN
3+
V
IN
3-
V
IN
4+
V
IN
4-
V
IN
5+
V
IN
5-
V
IN
6+
V
IN
6-
V
IN
7+
V
IN
7-
V
REFB
名字
TYPE
功能和连接
输入
差分模拟输入到ADC ,通道0到7
负输入引脚可以连接到AGND或输入可
是变压器耦合的单端操作。差分
输入被推荐为最佳性能。
4
可选的负基准电压,以改善多通道模数转换器
匹配。如果没有参考提供,该引脚必须连接
到AGND 。
可选的正参考电压,以改善多通道模数转换器
匹配。如果使用内部参考时,此引脚应留
悬空。如果使用外部参考电压,该引脚应
被连接到所述正参考电压,它必须位于
在电气特性表中规定的范围内。
该引脚提供电容为在所述低通滤波器
调制器的DAC 。它必须通过一个连接到AGND
最小100nF的电容。所以能够降低噪声
接近载波通过增加该电容器中,最多
的10μF 。
外部偏置参考电阻。该引脚必须始终
连接到AGND通过一个电阻,无论是内部或
外部参考电压。的电阻值必须为
10k
±1%.
此引脚为低电平有效的复位整个ADC ,模拟和
数字组件。该引脚必须保持为低电平,然后为500ns
返回到高,以确保该芯片被正确地复位。
睡眠模式。触发该引脚为高电平将导致ADC输入
在低功率休眠模式。当销被返回到低电平时,
芯片,在规定时间退出睡眠模式后,恢复正常
操作。
5
V
REFT
6
D
帽
输入
7
R
REF
输入/输出
数字I / O
9
RST
输入
10
睡觉
输入
www.national.com
4
ADC12EU050
PIN号
15
16
18
19
20
21
23
24
25
26
28
29
31
32
33
34
名字
DO0+
DO0-
DO1+
DO1-
DO2+
DO2-
DO3+
DO3-
DO4+
DO4-
DO5+
DO5-
DO6+
DO6-
DO7+
DO7-
TYPE
功能和连接
产量
差分串行输出通道0到7每对输出
提供对特定信道的串行输出。默认
输出为LVDS格式,但对相应的控制
寄存器,输出格式可以改变为SLVS 。
通过编程TX_term (位4)在LVDS的控制寄存器,它是
可以在内部终止这些输出100欧姆
电阻器。
36
37
BCLK +
BCLK-
产量
位时钟。用于采样串行差分输出时钟
输出。时序信息可在电气可见
数据表中的规格部分。
通过编程TX_term (位4)在LVDS的控制寄存器,它是
可以在内部终止这些输出100欧姆
电阻器。
字时钟。差分输出帧时钟。上的定时信息
可以的电气规格部分可以看出
数据表。
通过编程TX_term (位4)在LVDS的控制寄存器,它是
可以在内部终止这些输出100欧姆
电阻器。
SPI的数据输入和输出。该引脚用于发送和接收的SPI
地址和数据信息。销的方向进行控制
在内部通过基于SPI协议的ADC。
SPI时钟。为了使用SPI接口,时钟必须
提供该引脚上。操作的最大频率
串行接口为1MHz 。
SPI片选。这个低电平有效引脚用于使能串行
界面。
差分输入时钟。输入时钟必须位于的范围
40MHz至50MHz的。它用于由PLL产生内部
采样时钟。单端时钟也可以使用,并且
应连接到引脚47 。
模拟电源。所有引脚都应该连接到相同的
1.2V电源,具有电压限制在电气规格。
模拟接地回路。
数字电源。连接到1.2V ,具有电压范围为在
电气规范。
数字和输出驱动器返回地面。
输出驱动器电源。可以连接到1.2V - 1.8V ,
根据应用的需要。电压限值
在更详细的电气特性进行说明。
38
39
WCLK +
WCLK-
产量
44
S
数据
输入/输出
45
S
CLK
S
SEL
CLK + ( SE )
CLK-
输入
46
输入
47
48
电源
1, 8, 51, 54,
57, 60, 63, 66
0
11, 12, 42, 43
13, 14, 22,
30, 40, 41
17, 27, 35
输入
V
A
AGND
V
D
DGND
动力
地
动力
地
V
DR
动力
5
www.national.com