ADC10D040双路10位, 40 MSPS , 267 mW的A / D转换器
2005年2月
ADC10D040
双路10位, 40 MSPS , 267 mW的A / D转换器
概述
该ADC10D040是双低功耗,高性能
CMOS模拟 - 数字转换器,数字化信号10
位,采样速率,分辨率高达45 MSPS时CON-
采用3.3V单电源供电花费许多典型的267毫瓦。没有
失码保证在整个工作温度
TURE范围。独特的两级架构,实现了9.4
有效位数在整个奈奎斯特频带为40 MHz采样
率。输出格式选择偏移二进制或2的中
互补的编码和两个增益设置例的选择
该接口到多个系统。还允许极大的灵活性
使用一个可选的10位多路或20位并行
输出模式。偏移校正功能,最大限度地减少了场外
设置错误。
到缓解的接口,以最低电压系统中,数字
在ADC10D040的输出电源引脚可连接到
1.5V到3.6V的单独的电源电压,使输出
与其它低电压系统相兼容。当不CON-
verting ,功耗可以通过拉动减小
PD (关机)引脚为高电平,将转换成低
电源状态,它的典型功耗小于1mW和
从其中回收小于1毫秒。瞻STBY
(待机)脚高的地方转换器进入待机模式
其中,功耗约为30毫瓦,而从该
恢复是800纳秒。
该ADC10D040的速度,分辨率和单电源OP-
关合作使其非常适合于各种应用,
包括高速便携式应用。
工作在工业( -40
≤
T
A
≤
+ 85℃)温度
TURE范围内, ADC10D040是采用48引脚TQFP封装。一
评估板可用来简化设计工作。
特点
n
n
n
n
n
n
n
n
n
内部采样和保持
内部基准性能
双增益设置
偏移校正
可选择偏移二进制或二进制补码输出
复用或并行输出总线
单+ 3.0V至3.6V的工作电压
掉电模式和待机模式
3V TTL逻辑输入/输出兼容
关键的特定连接的阳离子
决议
10位
转化率
40 MSPS
ENOB
9.4位(典型值)
DNL
0.35 LSB (典型值)
转换延迟并行输出
2.5时钟周期
- 复用输出, I数据总线
2.5时钟周期
- 复用输出,Q数据总线
3个时钟周期
n
PSRR
90分贝
n
功耗 - 正常运行267毫瓦(典型值)
& LT ;
1毫瓦(典型值)
·掉电模式
- 快速恢复待机模式
30毫瓦(典型值)
n
n
n
n
n
应用
n
n
n
n
n
n
数字视频
CCD成像
便携式仪表
通讯
医学影像
超声
2005美国国家半导体公司
DS200297
www.national.com
ADC10D040
框图
20029702
引脚说明和等效电路
PIN号
48
47
符号
I+
I
等效电路
描述
模拟输入“I” ADC 。随着V
REF
= 1.4V ,转换范围
为1.15V至1.85V与GAIN引脚为低电平,或0.8V至2.2V与
GAIN引脚为高电平。
模拟输入“Q” ADC 。随着V
REF
= 1.4V ,转换
范围为1.15V至1.85V与GAIN引脚为低电平,或0.8V至2.2V
与GAIN引脚为高电平。
37
38
Q+
Q
1
V
REF
模拟参考电压输入。在这个引脚上的电压
应该是在0.6V到1.6V的范围内。与1.4V在这个引脚
与GAIN引脚
低,
满刻度差动输入是
1.4 V
P-P
。与1.4V在这个引脚和GAIN引脚
高,
全
量程差分输入为2.8 V
P-P
。该引脚应
绕过用最少的1 μF电容。
3
www.national.com
ADC10D040
引脚说明和等效电路
PIN号
符号
等效电路
(续)
描述
45
V
CMO
这是一个模拟输出可以用作一个参考
源和/或设置输入的共模电压。它
应该以最小的1μF的低ESR被绕过
电容与一个0.1 μF电容并联。该引脚具有
1.5V的额定输出电压,并具有1 mA的输出源
能力。
43
V
RP
顶部的参考阶梯。
不开车该引脚。
绕行
该引脚与10 μF的低ESR电容和一个0.1 μF
电容。
44
V
RN
底部的参考阶梯。
不开车该引脚。
旁路该引脚与10 μF的低ESR电容和一个0.1 μF
电容。
www.national.com
4
ADC10D040
引脚说明和等效电路
PIN号
33
符号
CLK
等效电路
(续)
描述
数字时钟输入两个转换器。模拟输入端
采样,在这个时钟输入的下降沿。
输出总线选择。与此销在逻辑高,无论是“我”的
和“ Q”的数据存在于它们各自的10位输出
公交车(操作并行模式)。当该引脚为逻辑
低时,“ I”和“ Q”的数据被复用到的“I ”的输出
总线和“Q”输出线都保持在逻辑低
(复用模式) 。
偏移正确的PIN码。该引脚上启动一个低到高的转变
每个转换器的独立偏移校正序列,
这需要34个时钟周期来完成。在此期间, 32
转换取平均值。结果中减去
在随后的转换。每个输入对应该有0V
在这整个34时钟周期差别的值。
输出格式引脚。当该引脚为低电平时,输出格式为
偏移二进制码。当该引脚为高电平输出格式为2的
补充。该引脚可被异步改变,但
这将导致错误的一个或两个转换。
待机引脚。该装置通常工作在逻辑低
这和PD (关机)引脚。与此引脚为逻辑
高和PD引脚处于逻辑低电平时,器件是在
待机模式下其功耗仅为30 mW的功率。它
只需800 ns至后STBY引脚来摆脱这种模式
被拉低。
掉电引脚,高电平时,把转换器进入
掉电模式,它仅消耗1毫瓦的功率。它
需要不到1毫秒到从PD之后该模式恢复
引脚被拉低。如果同时待机和PD引脚为高
同时, PD引脚占主导地位。
该引脚设置为输入到内部信号增益
ADC的。与此引脚为低电平的满量程差分输入
峰 - 峰信号等于V
REF
。与此引脚为高电平的
满量程差分输入峰 - 峰信号等于2×
V
REF
.
3V TTL / CMOS兼容的数字输出引脚提供
的I和Q输入的转换结果。 I0和Q0是
最低有效位, I9和Q9是个MSB 。有效的数据存在只是
之后的CLK输入在并行模式的上升沿。在
复用模式, I信道的数据是有效的I0至I9
当在I / Q输出端为高电平和Q信道的数据是有效
通过I9 I0时的I / Q输出为低电平。
输出数据有效信号。在复用模式下,该引脚
转变,从低到高的数据总线转换时
从Q-数据I数据,并从高分到低分时,数据总线
转变从I数据与Q数据。在并行模式下,该引脚
的电压从低到高的作为输出数据的变化。
正模拟电源引脚。该引脚应连接到
为+ 3.0V安静的电压源+ 3.6V 。 V
A
和V
D
应
有一个共同的供应和单独旁路
10 μF至50 μF电容并联使用0.1 μF的电容。
2
OS
31
OC
32
OF
34
STBY
35
PD
36
收益
8 THRU 27
I0 - I9和Q0- Q9
28
I / Q
40, 41
V
A
5
www.national.com
ADC10D040双路10位, 40 MSPS , 267 mW的A / D转换器
2005年2月
ADC10D040
双路10位, 40 MSPS , 267 mW的A / D转换器
概述
该ADC10D040是双低功耗,高性能
CMOS模拟 - 数字转换器,数字化信号10
位,采样速率,分辨率高达45 MSPS时CON-
采用3.3V单电源供电花费许多典型的267毫瓦。没有
失码保证在整个工作温度
TURE范围。独特的两级架构,实现了9.4
有效位数在整个奈奎斯特频带为40 MHz采样
率。输出格式选择偏移二进制或2的中
互补的编码和两个增益设置例的选择
该接口到多个系统。还允许极大的灵活性
使用一个可选的10位多路或20位并行
输出模式。偏移校正功能,最大限度地减少了场外
设置错误。
到缓解的接口,以最低电压系统中,数字
在ADC10D040的输出电源引脚可连接到
1.5V到3.6V的单独的电源电压,使输出
与其它低电压系统相兼容。当不CON-
verting ,功耗可以通过拉动减小
PD (关机)引脚为高电平,将转换成低
电源状态,它的典型功耗小于1mW和
从其中回收小于1毫秒。瞻STBY
(待机)脚高的地方转换器进入待机模式
其中,功耗约为30毫瓦,而从该
恢复是800纳秒。
该ADC10D040的速度,分辨率和单电源OP-
关合作使其非常适合于各种应用,
包括高速便携式应用。
工作在工业( -40
≤
T
A
≤
+ 85℃)温度
TURE范围内, ADC10D040是采用48引脚TQFP封装。一
评估板可用来简化设计工作。
特点
n
n
n
n
n
n
n
n
n
内部采样和保持
内部基准性能
双增益设置
偏移校正
可选择偏移二进制或二进制补码输出
复用或并行输出总线
单+ 3.0V至3.6V的工作电压
掉电模式和待机模式
3V TTL逻辑输入/输出兼容
关键的特定连接的阳离子
决议
10位
转化率
40 MSPS
ENOB
9.4位(典型值)
DNL
0.35 LSB (典型值)
转换延迟并行输出
2.5时钟周期
- 复用输出, I数据总线
2.5时钟周期
- 复用输出,Q数据总线
3个时钟周期
n
PSRR
90分贝
n
功耗 - 正常运行267毫瓦(典型值)
& LT ;
1毫瓦(典型值)
·掉电模式
- 快速恢复待机模式
30毫瓦(典型值)
n
n
n
n
n
应用
n
n
n
n
n
n
数字视频
CCD成像
便携式仪表
通讯
医学影像
超声
2005美国国家半导体公司
DS200297
www.national.com
ADC10D040
框图
20029702
引脚说明和等效电路
PIN号
48
47
符号
I+
I
等效电路
描述
模拟输入“I” ADC 。随着V
REF
= 1.4V ,转换范围
为1.15V至1.85V与GAIN引脚为低电平,或0.8V至2.2V与
GAIN引脚为高电平。
模拟输入“Q” ADC 。随着V
REF
= 1.4V ,转换
范围为1.15V至1.85V与GAIN引脚为低电平,或0.8V至2.2V
与GAIN引脚为高电平。
37
38
Q+
Q
1
V
REF
模拟参考电压输入。在这个引脚上的电压
应该是在0.6V到1.6V的范围内。与1.4V在这个引脚
与GAIN引脚
低,
满刻度差动输入是
1.4 V
P-P
。与1.4V在这个引脚和GAIN引脚
高,
全
量程差分输入为2.8 V
P-P
。该引脚应
绕过用最少的1 μF电容。
3
www.national.com
ADC10D040
引脚说明和等效电路
PIN号
符号
等效电路
(续)
描述
45
V
CMO
这是一个模拟输出可以用作一个参考
源和/或设置输入的共模电压。它
应该以最小的1μF的低ESR被绕过
电容与一个0.1 μF电容并联。该引脚具有
1.5V的额定输出电压,并具有1 mA的输出源
能力。
43
V
RP
顶部的参考阶梯。
不开车该引脚。
绕行
该引脚与10 μF的低ESR电容和一个0.1 μF
电容。
44
V
RN
底部的参考阶梯。
不开车该引脚。
旁路该引脚与10 μF的低ESR电容和一个0.1 μF
电容。
www.national.com
4
ADC10D040
引脚说明和等效电路
PIN号
33
符号
CLK
等效电路
(续)
描述
数字时钟输入两个转换器。模拟输入端
采样,在这个时钟输入的下降沿。
输出总线选择。与此销在逻辑高,无论是“我”的
和“ Q”的数据存在于它们各自的10位输出
公交车(操作并行模式)。当该引脚为逻辑
低时,“ I”和“ Q”的数据被复用到的“I ”的输出
总线和“Q”输出线都保持在逻辑低
(复用模式) 。
偏移正确的PIN码。该引脚上启动一个低到高的转变
每个转换器的独立偏移校正序列,
这需要34个时钟周期来完成。在此期间, 32
转换取平均值。结果中减去
在随后的转换。每个输入对应该有0V
在这整个34时钟周期差别的值。
输出格式引脚。当该引脚为低电平时,输出格式为
偏移二进制码。当该引脚为高电平输出格式为2的
补充。该引脚可被异步改变,但
这将导致错误的一个或两个转换。
待机引脚。该装置通常工作在逻辑低
这和PD (关机)引脚。与此引脚为逻辑
高和PD引脚处于逻辑低电平时,器件是在
待机模式下其功耗仅为30 mW的功率。它
只需800 ns至后STBY引脚来摆脱这种模式
被拉低。
掉电引脚,高电平时,把转换器进入
掉电模式,它仅消耗1毫瓦的功率。它
需要不到1毫秒到从PD之后该模式恢复
引脚被拉低。如果同时待机和PD引脚为高
同时, PD引脚占主导地位。
该引脚设置为输入到内部信号增益
ADC的。与此引脚为低电平的满量程差分输入
峰 - 峰信号等于V
REF
。与此引脚为高电平的
满量程差分输入峰 - 峰信号等于2×
V
REF
.
3V TTL / CMOS兼容的数字输出引脚提供
的I和Q输入的转换结果。 I0和Q0是
最低有效位, I9和Q9是个MSB 。有效的数据存在只是
之后的CLK输入在并行模式的上升沿。在
复用模式, I信道的数据是有效的I0至I9
当在I / Q输出端为高电平和Q信道的数据是有效
通过I9 I0时的I / Q输出为低电平。
输出数据有效信号。在复用模式下,该引脚
转变,从低到高的数据总线转换时
从Q-数据I数据,并从高分到低分时,数据总线
转变从I数据与Q数据。在并行模式下,该引脚
的电压从低到高的作为输出数据的变化。
正模拟电源引脚。该引脚应连接到
为+ 3.0V安静的电压源+ 3.6V 。 V
A
和V
D
应
有一个共同的供应和单独旁路
10 μF至50 μF电容并联使用0.1 μF的电容。
2
OS
31
OC
32
OF
34
STBY
35
PD
36
收益
8 THRU 27
I0 - I9和Q0- Q9
28
I / Q
40, 41
V
A
5
www.national.com