ADC0834A , ADC0838A , ADC0834B , ADC0838B
带串行控制A / D外设
SLAS007 - 1985年8月 - 修订1986年10月
功能说明
在ADC0834和ADC0838使用样本数据比较结构转换的差分模拟输入
通过逐次逼近程序。这两个设备的操作是,除SE,一个模拟的相似
通用输入和多路寻址。输入电压被转换被应用到信道的终端
并且是相对于地面(单端) ,与相邻的输入(差动) ,或到公共端
(伪差分) ,可以是任意的电压。输入端被分配一个正(+)或负
( - )极性。如果施加到所分配的正极端子的输入信号小于所述信号上的负
终端,转换器输出全部为零。
利用从控制串行数据链路的信道选择和输入配置是在软件控制下
处理器。串行通信格式允许更多的功能被包括在一个转换器包与无
增加的尺寸。此外,它消除了低电平模拟信号的传输通过查找转换器
在模拟传感器和与控制处理器串行通信。这个过程返回无噪声
数字数据传送到处理器。
多路寻址过程中一个特定的输入配置分配。多路复用器
地址被移入转换器,通过数据输入(DI)线。多路转换器地址选择模拟
被激活的输入,并确定所述输入是单端或差分。当输入为
差,信道输入的极性被分配。差分输入被分配到相邻的频道
对。例如,通道0和通道1可以被选择作为一个差分对。这些通道不能采取行动
差异与任何其它信道。除了选择差分模式,则极性也可以是
选择。的信道对的两个信道可以被指定为负或正的输入。
在ADC0838的公共输入可用于伪差分输入。在这种模式下,电压上
公共输入被认为是负差分输入对所有信道的输入。这个电压可以是
任何参考电位共同所有通道输入。每个信道的输入可以被选择为正
差分输入。当所有的模拟电路偏置到一个潜在的以外地此功能非常有用。
A转换是在CS为低电平,从而使所有的逻辑电路启动。 CS必须保持低电平完整
转换过程。的时钟输入端,然后从处理器接收。在每个低到高的时钟转变
输入DI上的数据被移入多路复用器地址移位寄存器。在输入第一个逻辑高电平是
起始位。 3至4位分配字后面的起始位。在时钟的每个连续的由低到高的跳变
输入起始位和分配字是通过移位寄存器转移。当起始位被移入
多路转换器寄存器的起始位置时,输入信道选择和转换开始。特区地位
输出(SARS)变为高电平时,表示一个转换过程中,和DI到多路复用器的移位寄存器是
禁用转换的持续时间。
一个时钟周期的时间间隔自动插入,使所选择的复用通道来解决。该
数据输出DO出来的高阻抗状态,并提供一个领先的低为这一个时钟周期
多路转换器的稳定时间。特区比较器的连续输出从电阻梯的
输入的模拟信号。比较器的输出指示所述模拟输入是否大于或小于
电阻梯输出。随着转化的进行,转换数据是从在DO同时输出
输出管脚,用最显著位( MSB)开始。
经过8个时钟周期,转换完成, SARS输出变低。
在ADC0834输出的MSB -第一数据流之后的至少-显著比特的第一数据。如果SE保持高位
在ADC0838 ,所述至少显著位的值( LSB),将保持在数据线上。当SE被拉低,
该数据然后同步输出为LSB在前的数据。 (为了输出LSB在前, SE必须先变低,那么数据存储
在9位的移位寄存器输出LSB在前)。当CS为高电平时,所有内部寄存器清零。此时
输出电路进入高阻抗状态。如果另一次转换需要, CS必须从高至低
其次是地址信息转变。
邮政信箱655303
达拉斯,德克萨斯州75265
3