ADC0808S125/250
单8位ADC ,高达125 MHz或250 MHz的
牧师04 - 2012年7月2日
产品数据表
1.概述
该ADC0808S是差分,高速, 8位模拟 - 数字转换器(ADC )
电信传输控制系统和磁带驱动器优化
应用程序。它允许信号采样频率高达250 MHz 。
该ADC0808S时钟输入为1.8 V互补金属氧化物之间进行选择
安森美半导体( CMOS )或低压差分信号( LVDS ) 。该数据输出
信号电平是1.8 V CMOS 。
所有静态数字输入( CLKSEL , CCSSEL , CE_N , OTC , DEL0和DEL1 )是1.8 V
CMOS兼容。
该ADC0808S提供了最灵活的采集控制系统可能的,因为它
可编程完全转换信号(CCS ),其允许的延迟时间
采集时钟和采集时钟频率进行调整。
该ADC0808S处于HTQFP48封装。
2.特点
8位分辨率
高速采样率高达250 MHz
最大模拟输入频率高达560 MHz的
可编程采集输出时钟(完全转化成信号)
差分模拟输入
集成稳压器或外部控制模拟输入满量程
输入共模基准集成稳压器
可选的1.8 V CMOS或LVDS时钟输入
1.8 V CMOS数字输出
1.8 V CMOS兼容的静态数字输入
二进制或2的补码CMOS输出
只有2个时钟周期等待时间
工业温度范围
40 C
+85
C
HTQFP48包
3.应用
2.5G和3G蜂窝基站基础设施无线电收发器
无线接入系统
固定电讯
集成设备技术
ADC0808S125/250
单8位ADC ,高达125 MHz或250 MHz的
光网络
无线局域网( WLAN)的基础设施
磁带驱动器的应用
4.订购信息
表1中。
订购信息
采样频率套餐
(兆赫)
名字
125
250
描述
VERSION
类型编号
ADC0808S125HW-C1
ADC0808S250HW-C1
HTQFP48塑料的热增强薄型四方扁平封装; SOT545-2
48线索;体7
7
1毫米;裸露的芯片焊盘
5.框图
CLKSEL
36
CLK + CLK-
37
38
39
40
DEL0
DEL1
时钟驱动器
ADC0808S
LATCH
17
26
CCS
CCSSEL
IN
客栈
33
32
轨道
和
HOLD
8
电阻器
梯子
ADC
CORE
LATCH
8
D0到D7
21
非处方药
FSIN /
REFSEL
30
U / I
LATCH
20
IR
国内
参考
CMADC
参考
29
CMADC
输出
启用
19
001aai267
ce_n
图1 。
框图
ADC0808S125_ADC0808S250_4
2012 IDT保留所有权利。
产品数据表
牧师04 - 2012年7月2日
2 22
集成设备技术
ADC0808S125/250
单8位ADC ,高达125 MHz或250 MHz的
6.管脚信息
6.1钢钉
43 V
CCO4(1V8)
46 OGND4
OGND1
D3
I.C.
V
CCO1(1V8)
D4
I.C.
OGND2
D5
I.C.
1
2
3
4
5
6
7
8
9
DGND
37 CLK +
36 CLKSEL
35 I.C.
34 V
CCA1(3V3)
33
32 INN
31 AGND2
30 FSIN / REFSEL
29 CMADC
28 AGND1
27 NC1V8
26 CCSSEL
25北卡罗来纳州
北卡罗来纳州24
001aai268
40 DEL1
OTC 21
39 DEL0
DGND1 22
ADC0808S
V
CCO2(1V8)
10
D6 11
I.C. 12
V
CCO3(1V8)
13
D7 14
I.C. 15
OGND3 16
CCS 17
I.C. 18
CE_N 19
IR 20
图2 。
引脚配置
6.2引脚说明
表2中。
符号
OGND1
D3
I.C.
V
CCO1(1V8)
D4
I.C.
OGND2
D5
I.C.
V
CCO2(1V8)
D6
I.C.
V
CCO3(1V8)
D7
ADC0808S125_ADC0808S250_4
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
TYPE
[1]
G
O
-
P
O
-
G
O
-
P
O
-
P
O
描述
数据输出地1
数据输出位3
内部连接;平仓离场
数据输出电源电压1 ( 1.8 V )
数据输出位4
内部连接;平仓离场
数据输出地2
数据输出位5
内部连接;平仓离场
数据输出电源电压2 ( 1.8 V )
数据输出位6
内部连接;平仓离场
数据输出电源电压3 ( 1.8 V )
数据输出位7
2012 IDT保留所有权利。
产品数据表
牧师04 - 2012年7月2日
V
CCD1(1V8)
23
38 CLK-
42 I.C.
41 D0
48 I.C.
47 D2
45 I.C.
44 D1
3 22
集成设备技术
ADC0808S125/250
单8位ADC ,高达125 MHz或250 MHz的
表2中。
符号
I.C.
OGND3
CCS
I.C.
ce_n
IR
非处方药
DGND1
V
CCD1(1V8)
北卡罗来纳州
北卡罗来纳州
CCSSEL
NC1V8
AGND1
CMADC
引脚说明
- 续
针
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
-
TYPE
[1]
-
G
O
-
我(CMOS)
O( CMOS )
我(CMOS)
G
P
-
-
我(CMOS)
I
G
O
I
G
I
I
P
-
我(CMOS)
I
I
我(CMOS)
我(CMOS)
O
-
P
O
-
G
O
-
G
描述
内部连接;平仓离场
数据输出地面3
完整的转换信号输出
内部连接;平仓离场
芯片使能输入(低电平有效)
在范围内的输出
控制输入为2的补码输出
数字地面1
数字供电电压1 ( 1.8 V )
没有连接
没有连接
控制输入CCS频率选择
未连接或连接到V
CCD1(1V8)
模拟地1
调节器的共模ADC输出
满量程参考电压输入/内部或外部
参考选择
模拟地2
互补的模拟输入
模拟量输入
模拟电源电压1 ( 3.3 V )
内部连接;平仓离场
控制输入时钟输入选择
时钟输入
互补时钟输入
完整的转换信号延迟输入0
完整的转换信号延迟输入1
数据输出位0
内部连接;平仓离场
数据输出电源电压4 ( 1.8 V )
数据输出位1
内部连接;平仓离场
数据输出地4
数据输出位2
内部连接;平仓离场
数字地;裸露的芯片焊盘
FSIN / REFSEL
AGND2
客栈
IN
V
CCA1(3V3)
I.C.
CLKSEL
CLK +
CLK “
DEL0
DEL1
D0
I.C.
V
CCO4(1V8)
D1
I.C.
OGND4
D2
I.C.
DGND
[1]
见表3 。
ADC0808S125_ADC0808S250_4
2012 IDT保留所有权利。
产品数据表
牧师04 - 2012年7月2日
4 22
集成设备技术
ADC0808S125/250
单8位ADC ,高达125 MHz或250 MHz的
表3中。
TYPE
I
O
我(CMOS)
O( CMOS )
P
G
引脚类型描述
描述
输入
产量
1.8 V CMOS电平输入
1.8 V CMOS电平输出
电源
地
7.功能描述
7.1 CMOS / LVDS时钟输入
该电路具有两个时钟输入端CLK +和CLK ,具有两种操作模式:
LVDS模式: CLK +和CLK输入是差分LVDS电平。外部
80之间的电阻
120
是必须的;参见图3 。
最大V
ID
V
O( DIF )
不确定状态
最小V
ID
LVDS
司机
接收器
CLK +
CLK “
V
GPD
001aah720
图3. LVDS时钟输入
1.8 V CMOS模式: CLK +输入为1.8 V CMOS电平与采样上做
在时钟输入信号的上升沿。在这种情况下,销CLK必须接地;
参见图4 。
CMOS
司机
CLK +
CLK “
001aai272
图4. CMOS时钟输入
ADC0808S125_ADC0808S250_4
2012 IDT保留所有权利。
产品数据表
牧师04 - 2012年7月2日
5 22