添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1378页 > ADC-207LM-QL
ADC-207
7位, 20MHz的CMOS
闪光的A / D转换器
在N 2 O VA牛逼IO为N的N D E X权证L L简权证
特点
7位FL灰A / D转换器
20MHz的采样率
低功耗( 250mW的)
+ 5V单电源
1.2微米CMOS技术
7位锁存三态输出与溢流位
表面贴装版本
高可靠性版本
无失码
概述
该ADC - 207是业界首款7位闪存转换器的使用
先进的高速VLSI 1.2微米CMOS工艺。这
过程中提供了一些非常有特色的优势比其他
过程,使得在ADC -207是唯一的。较小
过程几何图形实现高速,更好的线性度
和卓越的温度性能。
因为ADC -207是CMOS器件,它还具有非常低的
功耗( 250mW)的功率。该器件消耗功率
+ 5V单电源供电,额定保守的20MHz的
操作。该ADC - 207允许使用的采样孔,如
小为12ns ,使之更紧密地接近理想
采样器。小采样孔也让设备
工作在高于20MHz的。
该ADC -207拥有128个比较器,是自动平衡
在每次转换来消除任何补偿因
温度和/或动态效果。梯形电阻有
中点抽头用于与外部电压源,以提高
积分线性超出7位。在ADC -207还提供了
用户提供的简单的接口与其他三态输出
组件。
还有的ADC- 207六款车型涵盖了两种操作
温度范围, 0 + 70 ° C和-55至+ 125°C 。两高
可靠性"QL"型号也可提供。
2
2
1
模拟输入4
R/2
1
时钟
发电机
1时钟输入
10 OVERFLOW
输入/输出
连接
DIP
引脚
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
功能
时钟输入
数字地
参考
模拟量输入
中点
+参考
模拟地
CS1
CS2
溢流
第1位( MSB )
第2位
第3位
4位
第5位
第6位
7位( LSB )
+ 5V电源
LCC
引脚
1
4
5
6
7
8
9
11
12
13
14
16
17
19
20
21
23
24
+参考6
+ 5V电源18
数字地2
R
VDD +
R
D
Q
G
克Q
Q
D
克Q
G
Q
128-TO-7
编码器
G
Q
D
R/2
克Q
G
Q
G
Q
D
R
克Q
G
Q
G
Q
G
11第1位( MSB )
模拟地7
R/2
12位2
范围中点5
13位3
14位4
R
15位5
- 参考3
D
克Q
16位6
17 7位( LSB )
CS1 8
CS2 9
图1. ADC- 207功能框图( DIP引脚)
DATEL公司, 11卡博特大道,曼斯菲尔德, MA 02048-1151 (美国)
联系电话: ( 508 ) 339-3000传真: ( 508 ) 339-6356
如需紧急援助( 800 ) 233-2765
ADC-207
绝对最大额定值
参数
电源电压( + V
DD
)
数字输入
模拟量输入
参考输入
数字输出
(短路保护接地)
焊接温度(10秒最大)
范围
-0.5到+7
-0.5到+5.5
-0.5至( + V
DD
+0.5)
-0.5至+ V
DD
-0.5到+5.5
+300
单位
°C
物理/环境
参数
工作温度。范围,案例:
LC / MC版本
MM / LM / QL版本
储存温度。范围
套餐类型
DIP
LCC
分钟。
0
–55
–65
典型值。
马克斯。
+70
+125
+150
单位
°C
°C
°C
18引脚陶瓷DIP
24引脚陶瓷LCC
功能特定网络阳离子
(典型值在+ 5V电源, + 25 ° C, 20MHz的时钟, +参考= + 5V ,
- 参考=地面,除非另有说明)
模拟量输入
输入类型
输入范围
(dc-20MHz)
输入阻抗
输入电容
(全系列)
数字输入
逻辑电平
逻辑"1"
逻辑"0"
逻辑加载"1"
逻辑加载"0"
采样脉冲宽度
(在时钟的采样部分)
参考梯形电阻
性能
转化率
谐波失真
( 8MHz的2次谐波)
微分增益
微分相位
孔径延迟
孔径抖动
无失码
LC / MC级
LM / MM等级
积分线性度
整个温度范围内
微分非线性
整个温度范围内
电源抑制
数字输出
数据编码
数据输出分辨率
逻辑电平
逻辑"1"
逻辑"0" (在1.6毫安)
逻辑加载"1"
逻辑加载"0"
输出数据有效延迟
(从上升沿)
电源要求
电源电压范围
(+V
DD
)
电源电流
功耗
+3.0
+5.0
+50
250
+5.5
+70
385
mA
mW
7
+2.4
–4
+4
直接二进制
+4.5
15
+0.4
25
mA
mA
ns
20
0
–55
25
–40
3
1.5
8
50
±0.8
±0.8
±0.3
±0.4
±0.02
+70
+125
±1
±1
±0.6
±0.6
兆赫
dB
%
ns
ps
°C
°C
最低位
最低位
最低位
最低位
% FSR / % VS
+3.2
12
225
±1
±1
330
+0.8
±5
±5
微安
微安
ns
分钟。
典型值。
马克斯。
单位
pF
技术说明
1.输入缓冲放大器 - 由于ADC -207具有一个切换
电容式输入时, 207的输入阻抗是
取决于时钟频率。在相对较低的
转化率,通用型输入缓冲器可
使用;在高转化率DATEL建议要么
在HA- 5033或ELANTEC 2003参见图2为典型
连接。
2.参考梯 - 调整为+参考电压
调整ADC- 207的增益。调节电压 -
参考调整偏移或ADC- 207零。
中点引脚通常旁路到地通过
0.1μF的电容器,虽然它可以被捆绑到一个精确
+参考和之间的中间电压
- 参考。这将提高整体的线性度
超出7位。
3.时钟脉冲宽度 - 为了提高性能,在奈奎斯特
带宽,时钟占空比进行调整,以使
在时钟脉冲的低部是为12ns宽。较小
孔径允许ADC- 207非常相似的理想
采样器。参见图4 。
4.在采样率低于100kHz时,可能有一些
退化失调和微分非线性。
性能可通过增加时钟占空比加以改进
周期(减少在采样模式所花费的时间) 。
单端非隔离
0
+5
1000
10
小心
因为ADC -207是CMOS器件,正常的预防
防静电,应采取。使用接地母线,
接地垫等的绝对最大额定值
设备不得超过以不可撤销的伤害
该ADC- 207会发生。
+5V
20MHz
时钟
+15
47F
0.1F
4.7F
+
0.01F
+
+5V
1
2
12
5
HA-5033
10
6
47F
0.1F
0.1F
7
11
10
3
4
5
时钟
数字GND
参考
V
IN
MID
+参考
模拟GND
+V
DD
B7
B6
18
17
16
15
B7 ( LSB )
B6
B5
B4
B3
B2
11
B 1 (MSB)
10
OF
B5
14
B4
B3
B2
B1
OF
13
12
8
CS1
9
CS2
脚注:
在充满电的输入和芯片选择启用。
在4MHz输入和20MHz的时钟。
10步, 40 IRE NTSC坡道测试。
使用可调参考阶梯中点抽头。见ADC- 207的操作。
+
–15
使用ADC -207图2.典型的连接
2
ADC-207
输出编码
( +参考= + 5.12V , - 参考=地面,中点值=无连接)
时序图
1
AUTO
2
样品
N
1
AUTO
2
样品
N+1
1
AUTO
2
样品
N+2
注意:
基准应追究到± 0.1 %的准确度或
好。不要使用+ 5V电源作为
没有精确调节和高的参考输入
高频去耦。
时钟
这里显示的值是A + 5.12V的参考。其他规模
参考比例。校验仪器应测试
这些中心值之间的中点处代码修改
示于表1。例如,在半量程主进位,
设置输入到2.54V ,然后调整参考,直到代码
同样闪烁之间的63和64。还要注意的是,
加权比较电阻网络离开第一
并在终点的1 / 2LSB最后的阈值调整
代码转换到适当的中点值。
产量
数据
n个数据
N + 1个数据
25ns
马克斯。
25ns
马克斯。
表1. ADC- 207输出编码
模拟量输入
(中心值)
0.00V
+0.04V
+1.28V
+2.52V
+2.56V
+2.60V
+3.84V
+5.08V
+5.12V
1
2
最高位
0
0
0
0
1
1
1
1
1
0
0
1
1
0
0
1
1
1
3
0
0
0
1
0
0
0
1
1
4
0
0
0
1
0
0
0
1
1
5
0
0
0
1
0
0
0
1
1
6
0
0
0
1
0
0
0
1
1
7
最低位
0
1
0
1
0
1
0
1
1
十六进制
(包括0V )
00
01
20
3F
40
41
60
7F
FF
CODE
+1LSB
+1/4FS
+ 1 / 2FS - 1LSB
+1/2FS
+ 1 / 2FS + 1LSB
+3/4FS
+ FS
溢流
溢流
0
0
0
0
0
0
0
0
1
十进制
0
1
32
63
64
65
96
127
255*
*请注意,溢流代码不清除数据位。
ADC- 207操作
在ADC -207采用了一个开关电容器方案,其中
有一个自动调零相位和采样相位。看
图1和时序图。在ADC -207使用一个单一的
时钟输入。当时钟处于高状态(逻辑1) ,则
ADC- 207是在自动调零阶段( 01) 。当时钟是在
低状态(逻辑0)时,ADC -207是在采样相位
(O2) 。在第1阶段, 128个比较器的输出短路
通过CMOS开关的输入端。这符合
使输入和输出转换的目的
各比较器的电平。输入到
比较器也被连接到128个采样电容器。
的128的电容器的另一端也被短路到128
一个梯形电阻抽头,通过CMOS开关。因此,在
阶段1中的采样电容器被充电到差分
电阻水龙头,其各自的比较之间的电压
转换电压。
这消除了比较器和偏置之间的差异
产生更好的高温性能。在第2阶段( O2)的
输入电压被施加到电容器128 ,通过CMOS
开关。这将迫使比较器跳闸或高或低。
由于在第一阶段的比较正坐在自己的
过渡点,他们可以很迅速地旅行到正确的状态。
另外,在阶段2中,比较器的输出被加载的
进入内部锁存器从而饲料A128至7编码器。当
去回到阶段1中,编码器的输出被加载到
输出锁存器。此闩随后把三态输出缓冲器。
这意味着,在ADC -207是流水线的设计。做
单次转换时,ADC -207需要一个正脉冲
随后的负脉冲后跟一个正脉冲。
连续的转换需要一个周期/采样(一个正
脉冲和一个负脉冲)。三态缓冲器具有两个
使能线, CS1和CS2 。表2示出了用于该真值表
片选信号。 CS1具有启用/禁用功能
位1至7 CS2具有使功能/禁止
位1到7和溢出位。此外,满量程输入
生产的所有的人,包括溢位的输出。该
ADC- 207具有一个可调电阻梯形字符串。的顶端,
空闲点,底端被带到了与使用
应用电路。
这些引脚被称为+参考,中点
- 参考,分别。在典型的操作
+基准连接到+ 5V , - 参考连接至地,
和中点被旁路到地。这样的结构
结果在0到+ 5V的输入电压范围。中点销
也可以绑在+ 2.5V源进一步提高整体
线性度。这通常是没有必要的,除非优于7位
需要的线性度。
表2.芯片选择真值表
CS1
0
1
0
1
CS2
0
0
1
1
1-7位
三态模式
三态模式
数据所输出的
三态模式
溢流位
三态模式
三态模式
数据所输出的
数据所输出的
注:减少采样时间(取样脉冲)
3
ADC-207
9
8
13
12
CLOCK IN
11
CLOCK OUT
4
5
0.01F
6
20k
1
2
3
10pF
+5伏
要为12ns以上提高性能
20MHz的。这样的配置将紧紧
就像一个理想的采样器。
图3.可选的脉冲整形电路
用两种不同的ADC- 207 'S FOR 8位分辨率
两个ADC- 207的( A和B ),可级联的应用
需要8位分辨率。该器件提供了一个典型的7位
输出。装置A的溢出信号关闭装置A
并在设备B开启装置A的溢出信号
也被用作MSB为8位的操作。设备B提供
其它7位,从输入信号。图4示出了
电路连接的应用程序。
+5V
18
+5.12
参考
IN
10
第1位( MSB )
6
+V
DD
+参考
CS1
OF
B1
B2
B3
B4
时钟
CS2
B5
B6
B7
3
参考
DIG GND
10
11
12
13
14
15
16
17
2
BIT2
BIT3
BIT4
BIT5
BIT6
BIT7
BIT8 ( LSB )
溢流
拍频和包络试验
图5示出了摆动频率的实际的ADC -207情节
测试。本试验采用一个20MHz的时钟输入到ADC -207与
一个20.002MHz满量程正弦波输入。虽然
转换器通常不会在此模式下,因为用
输入频率违反奈奎斯特准则的全面复苏
信号的信息,该测试的一个极好的示范
ADC- 207的高频表现。
的输入端之间的2kHz的频率差的影响
和时钟是输出将是一个2kHz的正弦波数字
数据阵列沿实际输入在2kHz的哪个"walks"
跳动的音符的频率。任何未能遵守20.002MHz
输入将是显而易见绘制的数字数据
数组。进一步的分析算法,可以对数据进行
阵列,以确定光谱纯度,谐波失真等
这个测试是一个很好的指示:
全部128个比较器1全功率输入带宽。
(任何收益损失将显示为信号失真。 )
2.相位响应的线性度与瞬时信号
震级。 (相位问题会显示为
不正确的代码。 )
3.比较压摆率限制。
8
4
可选
中间电平
调整
1
9
模拟量输入
模拟地
CLOCK IN
7
7
模拟地
ANALOG IN
6
8
1
4
9
+5V
18
3
+参考
CS1
时钟
模拟量输入
CS2
+V
DD
参考
DIG GND
OF
B1
B2
B3
B4
B5
B6
B7
14
15
16
17
2
10
11
12
13
图6显示了一个实际的ADC- 207地块信封测试。
这个试验是在以前的测试中的变化,但使用
10.002MHz正弦波输入给两个重叠周期
当数据由D / A转换器输出到重构
示波器。的范围是由所使用的20MHz的时钟触发
由A / D 。正与负之间的任何不对称
的信号的部分将是很明显的。这种测试是一种
压摆率性能优良的迹象。在的峰
信封,连续采样摆动完全通过
输入电压范围。
参考
注意:输出数据位编号偏移
由位到设备B的输出。
图4.使用两个ADC- 207的8位操作
ADC-207
120
110
100
90
80
产量
代码
70
60
50
40
30
20
10
0
0
0.2
0.4
0.6
0.8
1
1.2
1.4
1.6
1.8
2
产量
代码
120
110
100
90
80
70
60
50
40
30
20
10
0
0
0.1
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1
1.1
1.2
1.3
1.4
1.5
样本数( X10
3
)
样本数( X10
3
)
在20MHz图5.节拍频率测试
图6. 10MHz的信封测试
FFT测试
这个测试实际上产生一个幅度与频率的关系曲线图(图7),这表明谐波失真和信号噪
比。理论上的均方根信号对噪声比值为一个7位的转换器为+ 43.8分贝。
取样脉冲= 25ns的
取样脉冲宽度为25ns =
70
70
69.2
69.2
65
65
60
60
55
55
50
50
45
45
40
40
35
35
30
30
25
25
20
20
15
15
10
10
5
0
0
–5
–5
–10
–10
0
0
1
1
2
2
3
3
4
4
5
5
6
6
7
7
4MHz4MHz FUNDAMENTAL
基本
振幅(分贝)
27.3
8
8
9
9
10
10
频率(MHz)
图7. FFT测试使用的ADC- 207
www.murata-ps.com
ADC-207
7位, 20MHz的CMOS闪存A / D转换器
产品概述
该ADC - 207是业界第一个科幻7位FL灰
采用先进的高速VLSI 1.2变换器
微米CMOS工艺。这个过程提供了一些
在其它工艺非常有特色的优势,
使得ADC- 207是唯一的。较小的地理
该过程的度量实现高速,更好
线性度和卓越的温度性能。
因为ADC -207是CMOS器件,它也
具有非常低的功耗( 250mW)的功率。该
器件消耗功率
+ 5V单电源供电,额定保守
对于20MHz的操作。该ADC - 207允许使用
采样孔小如为12ns ,使得它
更紧密地接近理想采样。小
采样孔也让设备在运行
比20MHz的更大。
该ADC -207拥有128比较它们
自动平衡每一个转换来消除
由于温度和/或动态的任何偏移
的影响。梯形电阻具有中点抽头
使用与外部电压源,以提高
积分线性超出7位。该ADC -207还
为用户提供了方便三态输出
接口到其它组件。
有六种型号的ADC- 207覆盖的
两种工作温度范围为0 + 70 ° C和
-55到+ 125°C 。两高可靠性"QL"车型
也可提供。
特点
7位FL灰A / D转换器
20MHz的采样率
低功耗( 250mW的)
+ 5V单电源
1.2微米CMOS技术
7位锁存三态输出与溢流位
表面贴装版本
高可靠性版本
无失码
2
2
1
时钟
发电机
模拟输入4
R/2
1
1时钟输入
10 OVERFLOW
引脚DIP
1
2
3
4
5
6
输入/输出连接
功能
时钟输入
数字地
参考
模拟量输入
中点
+参考
模拟地
CS1
CS2
溢流
第1位( MSB )
第2位
第3位
4位
第5位
第6位
7位( LSB )
+ 5V电源
LCC销
1
4
5
6
7
8
9
11
12
13
14
16
17
19
20
21
23
24
+参考6
+ 5V电源18
数字地2
R
VDD +
R
D
Q
G
克Q
Q
D
克Q
128-TO-7
编码器
G
Q
G
Q
D
R/2
克Q
G
Q
G
Q
D
R
克Q
G
Q
G
Q
G
11第1位( MSB )
模拟地7
R/2
12位2
7
8
9
10
11
范围中点5
13位3
14位4
12
13
14
15
16
R
15位5
- 参考3
D
克Q
16位6
17
18
17 7位( LSB )
CS1 8
CS2 9
图1. ADC- 207功能框图( DIP引脚)
 
如需完整的详细信息,请访问
www.murata-ps.com/rohs
www.murata-ps.com
技术咨询
电子邮件: data.acquisition@murata-ps.com ,联系电话:
+1 508 339 3000
MDA_ADC-207.B01
第1页6
绝对最大额定值
参数
电源电压( VDD + )
数字输入
模拟量输入
参考输入
数字输出
(短路保护接地)
焊接温度(10秒最大)
范围
-0.5到+7
-0.5到+5.5
-0.5 ( + VDD +0.5 )
-0.5 VDD +
-0.5到+5.5
+300
单位
°C
物理/环境
参数
工作温度。范围,案例:
LC / MC版本
MM / LM / QL版本
储存温度。范围
套餐类型
DIP
LCC
分钟。
典型值。
马克斯。
单位
0
–55
–65
+70
+125
+150
°C
°C
°C
18引脚陶瓷DIP
24引脚陶瓷LCC
功能特定网络阳离子
(典型值在+ 5V电源, + 25 ° C, 20MHz的时钟, +参考= + 5V ,
- 参考=地面,除非另有说明)
模拟量输入
输入类型
输入范围
(dc-20MHz)
输入阻抗
输入电容
(全系列)
逻辑电平
逻辑"1"
逻辑"0"
逻辑加载"1"
逻辑加载"0"
采样脉冲宽度
(在时钟的采样部分)
参考梯形电阻
分钟。
0
典型值。
马克斯。
单位
单端非隔离
+5
1000
10
pF
数字输入
+3.2
12
225
±1
±1
330
+0.8
±5
±5
微安
微安
ns
技术说明
1.输入缓冲放大器 - 由于ADC -207有一个开关电容型输入,输入
在207的阻抗是依赖于时钟频率。在相对较低的转化率,
一种通用类型的输入缓冲器都可以使用;在高转化率DATEL建议
无论是HA- 5033或ELANTEC 2003参见图2为典型的连接。
2.参考梯 - 调整为+参考电压调整ADC- 207的增益。
调节电压 - 参考调整偏移量,或ADC -207的零。中点
引脚通常旁路到地通过一个0.1μF的电容,虽然它可以连接到一个精密
+参考和 - 参考之间的中间电压。这将提高整体的线性度
超出7位。
3.时钟脉冲宽度 - 为了提高性能,在奈奎斯特带宽,时钟占空比
进行调整,以使时钟脉冲的低部是为12ns宽。较小的光圈可以
该ADC- 207酷似一个理想的采样器。参见图4 。
4.在采样率低于100kHz时,可能会有一定程度的降解中的偏移和微分
非线性。性能可通过增加时钟占空比(减小被改进了
时间在采样模式略去) 。
小心
由于ADC - 207是CMOS器件,对静电的注意事项应该是
采取。使用接地母线,接地垫,该装置等的绝对最大额定值
不得超过为不可撤销的损坏ADC- 207会发生。
转化率
谐波失真
( 8MHz的2次谐波)
微分增益
微分相位
孔径延迟
孔径抖动
无失码
LC / MC级
LM / MM等级
积分线性度
整个温度范围内
微分非线性
整个温度范围内
电源抑制
数据编码
数据输出分辨率
逻辑电平
逻辑"1"
逻辑"0" (在1.6毫安)
逻辑加载"1"
逻辑加载"0"
输出数据有效延迟
(从上升沿)
性能
20
25
0
–55
数字输出
7
+2.4
–4
+4
–40
3
1.5
8
50
±0.8
±1
±0.3
±0.4
±0.02
+70
+125
±1
±0.5
±0.6
兆赫
dB
%
ns
ps
°C
°C
最低位
最低位
最低位
最低位
% FSR / % VS
0.1F
+5V
20MHz
时钟
+15
47F
4.7F
+
0.01F
+
+5V
1
2
12
5
HA-5033
10
6
47F
7
11
10
W
3
4
5
时钟
数字GND
参考
V
IN
MID
+参考
模拟GND
+V
DD
B7
B6
18
17
16
15
B7 ( LSB )
B6
B5
B4
B3
B2
11
B 1 (MSB)
10
OF
B5
14
B4
13
B3
B2
B1
OF
12
直接二进制
0.1F
8
CS1
9
CS2
mA
mA
ns
0.1F
+
–15
+4.5
15
+0.4
17
使用ADC -207图2.典型的连接
电源要求
电源电压范围
(+V
DD
)
+3.0
+5.0
+5.5
电源电流
+50
+70
mA
功耗
250
385
mW
脚注:
在充满电的输入和芯片选择启用。
在4MHz输入和20MHz的时钟。
10步, 40 IRE NTSC坡道测试。
使用可调参考阶梯中点抽头。见ADC- 207的操作。
ADC-207
7位, 20MHz的CMOS闪存A / D转换器
输出编码
( +参考= + 5.12V , - 参考=地面,中点值=无连接)
注:应参考日至±0.1 %的准确度或更高。不要使用+ 5V
电源作为参考输入,而不精确调节和高频率
脱钩。
这里显示的值是A + 5.12V的参考。按比例缩放等引用。
校验仪器应测试代码改变这些之间的中点
示出中心值在表1中。例如,在半量程主要进位,设置
输入到2.54V ,然后调整参考直到佛罗里达州同样ickers 63之间的代码
64.还要注意的是,加权为比较电阻网络离开网络连接第一个
并在终点的1 / 2LSB最后的阈值调整代码过渡到
正确的中点值。
时钟
1
AUTO
2
样品
N
1
AUTO
2
样品
N+1
1
AUTO
2
样品
N+2
产量
数据
n个数据
N + 1个数据
最大为17ns 。
最大为17ns 。
时序图
表1. ADC- 207输出编码
模拟量输入
(中心值)
0.00V
+0.04V
+1.28V
+2.52V
+2.56V
+2.60V
+3.84V
+5.08V
+5.12V
CODE
+1LSB
+1/4FS
+ 1 / 2FS - 1LSB
+1/2FS
+ 1 / 2FS + 1LSB
+3/4FS
+ FS
溢流
溢流
0
0
0
0
0
0
0
0
1
1
最高位
0
0
0
0
1
1
1
1
1
0
0
1
1
0
0
1
1
1
0
0
0
1
0
0
0
1
1
0
0
0
1
0
0
0
1
1
0
0
0
1
0
0
0
1
1
0
0
0
1
0
0
0
1
1
2
3
4
5
6
7
最低位
0
1
0
1
0
1
0
1
1
十进制
0
1
32
63
64
65
96
127
255*
十六进制
(包括0V )
00
01
20
3F
40
41
60
7F
FF
*请注意,溢流代码不清除数据位。
ADC- 207操作
在ADC -207采用了一个开关电容器方案,其中有一个自动
零相位和采样相位。看
图1和时序图。在ADC -207使用一个单一的时钟输入。
当时钟处于高状态(逻辑1)时,ADC -207是在自动调零
相( 01) 。当时钟处于低电平状态(逻辑0)时,ADC -207是在
采样相位(O2) 。在第1阶段, 128比较输出
短路通过CMOS开关的输入端。该服务的目的
使输入和输出到相应的过渡水平
比较器。输入到比较器也被连接到128
采样电容。的128的电容器的另一端也被短路
128抽头的电阻梯形,通过CMOS开关。因此,在
阶段1中的采样电容器被充电到电压差
之间的电阻水龙头,其各自的比较器转换电压。
这消除了比较器和更好的收益率之间的偏差差异
温性能。在阶段2 (O 2)的输入电压被施加到
128电容,通过CMOS开关。这迫使比较跳闸
或高或低。由于在第一阶段的比较正坐在自己的
过渡点,他们可以很迅速地旅行到正确的状态。另外,在
相2中,比较器的输出被加载到内部锁存器
这反过来饲料A128至7编码器。当去回到第1阶段中,
编码器的输出被加载到输出锁存器。此闩锁,然后喂
3态输出缓冲器。
这意味着,在ADC -207是流水线的设计。做单
转换时,ADC -207需要一个正脉冲,随后是负
脉冲后跟一个正脉冲。连续转换需要一个
周期/样品(一个正脉冲和一个负脉冲)。三态
缓冲器具有两个启动线, CS1和CS2 。表2示出的真值表
为片选信号。 CS1具有启用/禁用位功能1
通过7. CS2具有启用/ 7和禁用比特1的功能
该溢流位。此外,满量程输入产生的所有的人,包括
溢流位的输出。该ADC - 207具有一个可调电阻梯
字符串。上月底,闲置点,底端被带到了与使用
应用电路。
这些引脚被称为+参考,中点 - 参考,
分别。在典型的操作+基准连接到+ 5V , - 参考
是连接至地,并且中点被旁路到地。这样一个反面的科幻gura-
化导致在0到+ 5V的输入电压范围。中点引脚还可以
绑到+ 2.5V源,进一步提高整体的线性度。这通常是
没有必要,除非是需要优于7位线性度。
表2.芯片选择真值表
CS1
0
1
0
1
CS2
0
0
1
1
1-7位
三态模式
三态模式
数据所输出的
三态模式
溢流位
三态模式
三态模式
数据所输出的
数据所输出的
注:减少采样时间(取样脉冲)来为12ns ,以提高性能
在20MHz以上。这样的CON组fi guration将接近于一个理想的采样器。
www.murata-ps.com
技术咨询
电子邮件: sales@murata-ps.com ,联系电话:
+1 508 339 3000
MDA_ADC-207.B01
第3页6
ADC-207
7位, 20MHz的CMOS闪存A / D转换器
9
8
13
12
CLOCK IN
4
5
0.01F
10pF
+5伏
11
CLOCK OUT
6
20k
1
2
3
图3.可选的脉冲整形电路
用两种不同的ADC- 207 'S FOR 8位分辨率
两个ADC- 207的( A和B ),可级联的应用要求还
荷兰国际集团8位分辨率。该器件提供了一个典型的7位输出。该
装置A的溢出信号关断器件A和开启装置B.
设备A的溢出信号也被用作MSB为8位的操作。
装置B提供了从输入信号中的其他7位。图4
显示电路连接的应用程序。
溢流
18
第1位( MSB )
6
8
4
可选
中间电平
调整
1
9
3
+V
DD
+参考
CS1
OF
B1
B2
B3
B4
时钟
CS2
参考
B5
B6
B7
DIG GND
10
11
12
13
14
15
16
17
2
BIT2
BIT3
BIT4
BIT5
BIT6
BIT7
BIT8 ( LSB )
拍频和包络试验
图5显示了一个实际的ADC- 207地块拍频测试。
本试验采用一个20MHz的时钟输入到ADC -207具有20.002MHz全
量程正弦波输入。虽然转换器通常不使用
在这种模式下,因为在输入频率违反奈奎斯特准则满
信号信息的恢复,所述测试是一个极好的示范
ADC- 207的高频表现。
输入和之间的2kHz的频率差的影响
时钟是输出将是一个2kHz的正弦波数字数据阵列
"walks"沿在2kHz的跳动的音符频率的实际投入。任何inabil-
性跟随20.002MHz输入将立即通过绘制明显
数字数据数组。进一步的分析算法,可以对数据进行
阵列,以确定光谱纯度,谐波失真,等等此测试是一种
优秀的迹象:
全部128个比较器1全功率输入带宽。
(任何收益损失将显示为信号失真。 )
2.相位响应的线性度与瞬时信号幅度。
(相位问题会显示为
不正确的代码。 )
3.比较压摆率限制。
图6显示了一个实际的ADC- 207地块信封测试。该测试
在之前的测试中的变化,但使用10.002MHz正弦波输入到
举两个周期重叠时,数据通过D /一个反面重建
换器输出到示波器。的范围由20MHz的时钟触发
所使用的A / D转换。的正和负部分之间的任何不对称
该信号将非常明显。这个测试是杀了一个很好的迹象
率的能力。在包络线的峰值,连续的样本摆动
完全通过输入电压范围。
+5V
+5.12
参考
IN
10
模拟量输入
模拟地
CLOCK IN
7
7
模拟地
ANALOG IN
6
8
1
4
9
+5V
18
3
+参考
CS1
时钟
模拟量输入
CS2
+V
DD
参考
DIG GND
OF
B1
B2
B3
B4
B5
B6
B7
14
15
16
17
2
10
11
12
13
参考
图4.使用两个ADC- 207的8位操作
注意:输出数据位编号由一个偏置
位到装置B的输出。
www.murata-ps.com
技术咨询
电子邮件: sales@murata-ps.com ,联系电话:
+1 508 339 3000
MDA_ADC-207.B01
第4 6
ADC-207
7位, 20MHz的CMOS闪存A / D转换器
120
110
100
90
80
产量
代码
70
60
50
40
30
20
10
0
0
0.2
0.4
0.6
0.8
1
1.2
1.4
1.6
1.8
2
120
110
100
90
80
产量
代码
70
60
50
40
30
20
10
0
0
0.1
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1
1.1
1.2
1.3
1.4
1.5
样本数( X10
3
)
样本数( X10
3
)
在20MHz图5.节拍频率测试
图6. 10MHz的信封测试
FFT测试
这个测试实际上产生一个幅度与频率的关系曲线图(图7),这表明谐波失真和信号 - 噪声比。理论
均方根信号对噪声比值为一个7位的转换器为+ 43.8分贝。
70
70
65
65
60
60
55
55
50
50
45
取样脉冲= 25ns的
取样脉冲宽度为25ns =
69.2
69.2
4MHz的根本性
4MHz的根本性
振幅(分贝)
40
35
30
30
25
25
20
20
15
15
10
10
5
0
0
–5
–5
–10
–10
27.3
27.3
0
0
1
1
2
2
3
3
4
4
5
5
6
6
7
7
8
8
9
9
10
10
频率(MHz)
图7. FFT测试使用的ADC- 207
www.murata-ps.com
技术咨询
电子邮件: sales@murata-ps.com ,联系电话:
+1 508 339 3000
MDA_ADC-207.B01
分页: 5 6
ADC-207
7位, 20MHz的CMOS
闪光的A / D转换器
在N 2 O VA牛逼IO为N的N D E X权证L L简权证
特点
7位FL灰A / D转换器
20MHz的采样率
低功耗( 250mW的)
+ 5V单电源
1.2微米CMOS技术
7位锁存三态输出与溢流位
表面贴装版本
高可靠性版本
无失码
概述
该ADC - 207是业界首款7位闪存转换器的使用
先进的高速VLSI 1.2微米CMOS工艺。这
过程中提供了一些非常有特色的优势比其他
过程,使得在ADC -207是唯一的。较小
过程几何图形实现高速,更好的线性度
和卓越的温度性能。
因为ADC -207是CMOS器件,它还具有非常低的
功耗( 250mW)的功率。该器件消耗功率
+ 5V单电源供电,额定保守的20MHz的
操作。该ADC - 207允许使用的采样孔,如
小为12ns ,使之更紧密地接近理想
采样器。小采样孔也让设备
工作在高于20MHz的。
该ADC -207拥有128个比较器,是自动平衡
在每次转换来消除任何补偿因
温度和/或动态效果。梯形电阻有
中点抽头用于与外部电压源,以提高
积分线性超出7位。在ADC -207还提供了
用户提供的简单的接口与其他三态输出
组件。
还有的ADC- 207六款车型涵盖了两种操作
温度范围, 0 + 70 ° C和-55至+ 125°C 。两高
可靠性"QL"型号也可提供。
2
2
1
模拟输入4
R/2
1
时钟
发电机
1时钟输入
10 OVERFLOW
输入/输出
连接
DIP
引脚
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
功能
时钟输入
数字地
参考
模拟量输入
中点
+参考
模拟地
CS1
CS2
溢流
第1位( MSB )
第2位
第3位
4位
第5位
第6位
7位( LSB )
+ 5V电源
LCC
引脚
1
4
5
6
7
8
9
11
12
13
14
16
17
19
20
21
23
24
+参考6
+ 5V电源18
数字地2
R
VDD +
R
D
Q
G
克Q
Q
D
克Q
G
Q
128-TO-7
编码器
G
Q
D
R/2
克Q
G
Q
G
Q
D
R
克Q
G
Q
G
Q
G
11第1位( MSB )
模拟地7
R/2
12位2
范围中点5
13位3
14位4
R
15位5
- 参考3
D
克Q
16位6
17 7位( LSB )
CS1 8
CS2 9
图1. ADC- 207功能框图( DIP引脚)
DATEL公司, 11卡博特大道,曼斯菲尔德, MA 02048-1151 (美国)
联系电话: ( 508 ) 339-3000传真: ( 508 ) 339-6356
如需紧急援助( 800 ) 233-2765
ADC-207
绝对最大额定值
参数
电源电压( + V
DD
)
数字输入
模拟量输入
参考输入
数字输出
(短路保护接地)
焊接温度(10秒最大)
范围
-0.5到+7
-0.5到+5.5
-0.5至( + V
DD
+0.5)
-0.5至+ V
DD
-0.5到+5.5
+300
单位
°C
物理/环境
参数
工作温度。范围,案例:
LC / MC版本
MM / LM / QL版本
储存温度。范围
套餐类型
DIP
LCC
分钟。
0
–55
–65
典型值。
马克斯。
+70
+125
+150
单位
°C
°C
°C
18引脚陶瓷DIP
24引脚陶瓷LCC
功能特定网络阳离子
(典型值在+ 5V电源, + 25 ° C, 20MHz的时钟, +参考= + 5V ,
- 参考=地面,除非另有说明)
模拟量输入
输入类型
输入范围
(dc-20MHz)
输入阻抗
输入电容
(全系列)
数字输入
逻辑电平
逻辑"1"
逻辑"0"
逻辑加载"1"
逻辑加载"0"
采样脉冲宽度
(在时钟的采样部分)
参考梯形电阻
性能
转化率
谐波失真
( 8MHz的2次谐波)
微分增益
微分相位
孔径延迟
孔径抖动
无失码
LC / MC级
LM / MM等级
积分线性度
整个温度范围内
微分非线性
整个温度范围内
电源抑制
数字输出
数据编码
数据输出分辨率
逻辑电平
逻辑"1"
逻辑"0" (在1.6毫安)
逻辑加载"1"
逻辑加载"0"
输出数据有效延迟
(从上升沿)
电源要求
电源电压范围
(+V
DD
)
电源电流
功耗
+3.0
+5.0
+50
250
+5.5
+70
385
mA
mW
7
+2.4
–4
+4
直接二进制
+4.5
15
+0.4
25
mA
mA
ns
20
0
–55
25
–40
3
1.5
8
50
±0.8
±0.8
±0.3
±0.4
±0.02
+70
+125
±1
±1
±0.6
±0.6
兆赫
dB
%
ns
ps
°C
°C
最低位
最低位
最低位
最低位
% FSR / % VS
+3.2
12
225
±1
±1
330
+0.8
±5
±5
微安
微安
ns
分钟。
典型值。
马克斯。
单位
pF
技术说明
1.输入缓冲放大器 - 由于ADC -207具有一个切换
电容式输入时, 207的输入阻抗是
取决于时钟频率。在相对较低的
转化率,通用型输入缓冲器可
使用;在高转化率DATEL建议要么
在HA- 5033或ELANTEC 2003参见图2为典型
连接。
2.参考梯 - 调整为+参考电压
调整ADC- 207的增益。调节电压 -
参考调整偏移或ADC- 207零。
中点引脚通常旁路到地通过
0.1μF的电容器,虽然它可以被捆绑到一个精确
+参考和之间的中间电压
- 参考。这将提高整体的线性度
超出7位。
3.时钟脉冲宽度 - 为了提高性能,在奈奎斯特
带宽,时钟占空比进行调整,以使
在时钟脉冲的低部是为12ns宽。较小
孔径允许ADC- 207非常相似的理想
采样器。参见图4 。
4.在采样率低于100kHz时,可能有一些
退化失调和微分非线性。
性能可通过增加时钟占空比加以改进
周期(减少在采样模式所花费的时间) 。
单端非隔离
0
+5
1000
10
小心
因为ADC -207是CMOS器件,正常的预防
防静电,应采取。使用接地母线,
接地垫等的绝对最大额定值
设备不得超过以不可撤销的伤害
该ADC- 207会发生。
+5V
20MHz
时钟
+15
47F
0.1F
4.7F
+
0.01F
+
+5V
1
2
12
5
HA-5033
10
6
47F
0.1F
0.1F
7
11
10
3
4
5
时钟
数字GND
参考
V
IN
MID
+参考
模拟GND
+V
DD
B7
B6
18
17
16
15
B7 ( LSB )
B6
B5
B4
B3
B2
11
B 1 (MSB)
10
OF
B5
14
B4
B3
B2
B1
OF
13
12
8
CS1
9
CS2
脚注:
在充满电的输入和芯片选择启用。
在4MHz输入和20MHz的时钟。
10步, 40 IRE NTSC坡道测试。
使用可调参考阶梯中点抽头。见ADC- 207的操作。
+
–15
使用ADC -207图2.典型的连接
2
ADC-207
输出编码
( +参考= + 5.12V , - 参考=地面,中点值=无连接)
时序图
1
AUTO
2
样品
N
1
AUTO
2
样品
N+1
1
AUTO
2
样品
N+2
注意:
基准应追究到± 0.1 %的准确度或
好。不要使用+ 5V电源作为
没有精确调节和高的参考输入
高频去耦。
时钟
这里显示的值是A + 5.12V的参考。其他规模
参考比例。校验仪器应测试
这些中心值之间的中点处代码修改
示于表1。例如,在半量程主进位,
设置输入到2.54V ,然后调整参考,直到代码
同样闪烁之间的63和64。还要注意的是,
加权比较电阻网络离开第一
并在终点的1 / 2LSB最后的阈值调整
代码转换到适当的中点值。
产量
数据
n个数据
N + 1个数据
25ns
马克斯。
25ns
马克斯。
表1. ADC- 207输出编码
模拟量输入
(中心值)
0.00V
+0.04V
+1.28V
+2.52V
+2.56V
+2.60V
+3.84V
+5.08V
+5.12V
1
2
最高位
0
0
0
0
1
1
1
1
1
0
0
1
1
0
0
1
1
1
3
0
0
0
1
0
0
0
1
1
4
0
0
0
1
0
0
0
1
1
5
0
0
0
1
0
0
0
1
1
6
0
0
0
1
0
0
0
1
1
7
最低位
0
1
0
1
0
1
0
1
1
十六进制
(包括0V )
00
01
20
3F
40
41
60
7F
FF
CODE
+1LSB
+1/4FS
+ 1 / 2FS - 1LSB
+1/2FS
+ 1 / 2FS + 1LSB
+3/4FS
+ FS
溢流
溢流
0
0
0
0
0
0
0
0
1
十进制
0
1
32
63
64
65
96
127
255*
*请注意,溢流代码不清除数据位。
ADC- 207操作
在ADC -207采用了一个开关电容器方案,其中
有一个自动调零相位和采样相位。看
图1和时序图。在ADC -207使用一个单一的
时钟输入。当时钟处于高状态(逻辑1) ,则
ADC- 207是在自动调零阶段( 01) 。当时钟是在
低状态(逻辑0)时,ADC -207是在采样相位
(O2) 。在第1阶段, 128个比较器的输出短路
通过CMOS开关的输入端。这符合
使输入和输出转换的目的
各比较器的电平。输入到
比较器也被连接到128个采样电容器。
的128的电容器的另一端也被短路到128
一个梯形电阻抽头,通过CMOS开关。因此,在
阶段1中的采样电容器被充电到差分
电阻水龙头,其各自的比较之间的电压
转换电压。
这消除了比较器和偏置之间的差异
产生更好的高温性能。在第2阶段( O2)的
输入电压被施加到电容器128 ,通过CMOS
开关。这将迫使比较器跳闸或高或低。
由于在第一阶段的比较正坐在自己的
过渡点,他们可以很迅速地旅行到正确的状态。
另外,在阶段2中,比较器的输出被加载的
进入内部锁存器从而饲料A128至7编码器。当
去回到阶段1中,编码器的输出被加载到
输出锁存器。此闩随后把三态输出缓冲器。
这意味着,在ADC -207是流水线的设计。做
单次转换时,ADC -207需要一个正脉冲
随后的负脉冲后跟一个正脉冲。
连续的转换需要一个周期/采样(一个正
脉冲和一个负脉冲)。三态缓冲器具有两个
使能线, CS1和CS2 。表2示出了用于该真值表
片选信号。 CS1具有启用/禁用功能
位1至7 CS2具有使功能/禁止
位1到7和溢出位。此外,满量程输入
生产的所有的人,包括溢位的输出。该
ADC- 207具有一个可调电阻梯形字符串。的顶端,
空闲点,底端被带到了与使用
应用电路。
这些引脚被称为+参考,中点
- 参考,分别。在典型的操作
+基准连接到+ 5V , - 参考连接至地,
和中点被旁路到地。这样的结构
结果在0到+ 5V的输入电压范围。中点销
也可以绑在+ 2.5V源进一步提高整体
线性度。这通常是没有必要的,除非优于7位
需要的线性度。
表2.芯片选择真值表
CS1
0
1
0
1
CS2
0
0
1
1
1-7位
三态模式
三态模式
数据所输出的
三态模式
溢流位
三态模式
三态模式
数据所输出的
数据所输出的
注:减少采样时间(取样脉冲)
3
ADC-207
9
8
13
12
CLOCK IN
11
CLOCK OUT
4
5
0.01F
6
20k
1
2
3
10pF
+5伏
要为12ns以上提高性能
20MHz的。这样的配置将紧紧
就像一个理想的采样器。
图3.可选的脉冲整形电路
用两种不同的ADC- 207 'S FOR 8位分辨率
两个ADC- 207的( A和B ),可级联的应用
需要8位分辨率。该器件提供了一个典型的7位
输出。装置A的溢出信号关闭装置A
并在设备B开启装置A的溢出信号
也被用作MSB为8位的操作。设备B提供
其它7位,从输入信号。图4示出了
电路连接的应用程序。
+5V
18
+5.12
参考
IN
10
第1位( MSB )
6
+V
DD
+参考
CS1
OF
B1
B2
B3
B4
时钟
CS2
B5
B6
B7
3
参考
DIG GND
10
11
12
13
14
15
16
17
2
BIT2
BIT3
BIT4
BIT5
BIT6
BIT7
BIT8 ( LSB )
溢流
拍频和包络试验
图5示出了摆动频率的实际的ADC -207情节
测试。本试验采用一个20MHz的时钟输入到ADC -207与
一个20.002MHz满量程正弦波输入。虽然
转换器通常不会在此模式下,因为用
输入频率违反奈奎斯特准则的全面复苏
信号的信息,该测试的一个极好的示范
ADC- 207的高频表现。
的输入端之间的2kHz的频率差的影响
和时钟是输出将是一个2kHz的正弦波数字
数据阵列沿实际输入在2kHz的哪个"walks"
跳动的音符的频率。任何未能遵守20.002MHz
输入将是显而易见绘制的数字数据
数组。进一步的分析算法,可以对数据进行
阵列,以确定光谱纯度,谐波失真等
这个测试是一个很好的指示:
全部128个比较器1全功率输入带宽。
(任何收益损失将显示为信号失真。 )
2.相位响应的线性度与瞬时信号
震级。 (相位问题会显示为
不正确的代码。 )
3.比较压摆率限制。
8
4
可选
中间电平
调整
1
9
模拟量输入
模拟地
CLOCK IN
7
7
模拟地
ANALOG IN
6
8
1
4
9
+5V
18
3
+参考
CS1
时钟
模拟量输入
CS2
+V
DD
参考
DIG GND
OF
B1
B2
B3
B4
B5
B6
B7
14
15
16
17
2
10
11
12
13
图6显示了一个实际的ADC- 207地块信封测试。
这个试验是在以前的测试中的变化,但使用
10.002MHz正弦波输入给两个重叠周期
当数据由D / A转换器输出到重构
示波器。的范围是由所使用的20MHz的时钟触发
由A / D 。正与负之间的任何不对称
的信号的部分将是很明显的。这种测试是一种
压摆率性能优良的迹象。在的峰
信封,连续采样摆动完全通过
输入电压范围。
参考
注意:输出数据位编号偏移
由位到设备B的输出。
图4.使用两个ADC- 207的8位操作
ADC-207
120
110
100
90
80
产量
代码
70
60
50
40
30
20
10
0
0
0.2
0.4
0.6
0.8
1
1.2
1.4
1.6
1.8
2
产量
代码
120
110
100
90
80
70
60
50
40
30
20
10
0
0
0.1
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1
1.1
1.2
1.3
1.4
1.5
样本数( X10
3
)
样本数( X10
3
)
在20MHz图5.节拍频率测试
图6. 10MHz的信封测试
FFT测试
这个测试实际上产生一个幅度与频率的关系曲线图(图7),这表明谐波失真和信号噪
比。理论上的均方根信号对噪声比值为一个7位的转换器为+ 43.8分贝。
取样脉冲= 25ns的
取样脉冲宽度为25ns =
70
70
69.2
69.2
65
65
60
60
55
55
50
50
45
45
40
40
35
35
30
30
25
25
20
20
15
15
10
10
5
0
0
–5
–5
–10
–10
0
0
1
1
2
2
3
3
4
4
5
5
6
6
7
7
4MHz4MHz FUNDAMENTAL
基本
振幅(分贝)
27.3
8
8
9
9
10
10
频率(MHz)
图7. FFT测试使用的ADC- 207
查看更多ADC-207LM-QLPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADC-207LM-QL
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1807086236 复制 点击这里给我发消息 QQ:2322757237 复制

电话:0755-82533156 82710336
联系人:朱经理、张小姐
地址:深圳市福田区华强北上步工业区501栋11楼1109-1110室
ADC-207LM-QL
DATEL
2019+
225
DIP
十年专营,供应原装正品!热卖现货!
QQ: 点击这里给我发消息 QQ:1281623813 复制 点击这里给我发消息 QQ:1281623813 复制

电话:0755-23914006/18318877587
联系人:陈佳隆
地址:深圳市福田区华强北新亚洲电子市场一期2A108●国利大厦1502室
ADC-207LM-QL
DATEL
24+
21000
DIP
真实库存信息/只做原装正品/支持实单
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
ADC-207LM-QL
DATEL
21+
12540
SMD
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2885393494 复制 点击这里给我发消息 QQ:2885393495 复制

电话:0755-83244680/82865294
联系人:吴小姐
地址:深圳市福田区华强北电子科技大厦A座36楼C09室
ADC-207LM-QL
DATEL
24+
19800
DIP
假一罚十,原装进口正品现货供应,价格优势。
QQ: 点击这里给我发消息 QQ:2881495423 复制 点击这里给我发消息 QQ:2881495422 复制 点击这里给我发消息 QQ:2881495424 复制

电话:0755-82704952/28227524/89202071/82704952/13528737027
联系人:李小姐/陈先生/李先生【只售原装假一罚百】豪迈兴你值得信赖的供应商!
地址:深圳市福田区中航路新亚洲二期N1B166,深圳市福田区华强北都会大厦B座17i 香港九龙湾临兴街21号美罗中心二期1908室
ADC-207LM-QL
DATEL
2346+
23600
DIP
假一罚十!原装现货!强势库存!特价!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
ADC-207LM-QL
DATEL
21+
12540
SMD
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ADC-207LM-QL
√ 欧美㊣品
▲10/11+
9335
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
ADC-207LM-QL
√ 欧美㊣品
▲10/11+
9661
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:2885393584 复制

电话:0755-82865201/83223957
联系人:李先生//吴小姐
地址:深圳市福田区赛格广场6707A
ADC-207LM-QL
DATEL
23+
3800
DIP
原装现货假一赔十可开票
查询更多ADC-207LM-QL供应信息

深圳市碧威特网络技术有限公司
 复制成功!