a
特点
单3.0 V至3.6 V电源
14位DAC分辨率和输入数据宽度
160 MSPS输入数据速率
67.5 MHz的重建通带@ 160 MSPS
74 dBc的SFDR @ 25兆赫
用高或低通响应2插值滤波器
与0.005分贝通带纹波73分贝镜像抑制
“零填充”选项的增强型直接IF
性能
内部2/4时钟倍频器
250 mW的功耗; 13毫瓦,带省电
模式
48引脚LQFP封装
应用
通讯传输通道
W- CDMA基站,多载波基站,
直接中频合成,宽带电缆系统
仪器仪表
产品说明
CLK +
CLK “
14位, 160 MSPS的TxDAC +
与2插值滤波器
AD9772A
功能框图
CLKCOM CLKVDD MOD0 MOD1 RESET PLLLOCK DIV0 DIV1
AD9772A
时钟分配
与模式选择
1
1 /2
滤波器
MUX
控制控制
PLL时钟
倍增器
2 /4
PLLCOM
LPF
PLLVDD
数据
输入
(DB13...
DB0)
睡觉
边沿
引发
锁存器
2 FIR
之间
插补
滤波器
零
东西
MUX
I
OUTA
14位DAC
I
OUTB
REFIO
FSADJ
+ 1.2V基准
和控制AMP
DCOM DVDD
ACOM AVDD
REFLO
该AD9772A是一款单电源,过采样, 14位digital-
到模拟转换器(DAC ),用于基带或IF优化
需要特殊波形重建的应用
动态范围。采用先进的CMOS工艺制造,
它集成了一个完整的,低失真14位DAC,一个2
数字内插滤波器和时钟乘法器。片上
PLL时钟倍频器提供所有的必要的时钟
数字滤波器和14位DAC 。灵活的差分时钟
输入允许对一个单端或差分时钟驱动器
最佳的抖动性能。
在基带应用中, 2个数字内插滤波器
提供了一个低通响应,因而提供高达三倍
减少在模拟重构滤波器的复杂性。它
通过由两个因素相乘的输入数据速率这样做
同时抑制了原上的带内
形象更超过73分贝。对于直接中频应用, 2
数字内插滤波器响应可以被重新配置,以选择
上部带图像(即,高通响应),而suppress-
将原稿的基带图像。以增加的信号电平
在较高的中频图像和直接,如果他们的通带平坦度
申请时, AD9772A还采用了“零馅”选项
在这之后的2内插滤波器的数据进行上采样
由两个通过将中间电平的数据样本的一个因素。
该AD9772A可以重构与频带 - 全面波形
宽度高达67.5兆赫,而在输入数据速率操作
160 MSPS 。 14位DAC提供差分电流输出
支持差分或单端应用程序。分段
通道TxDAC +是ADI公司的注册商标。
电流源架构结合专有
切换技术,以减少杂散分量,并增强
动态性能。两路电流输出之间的匹配
确保提高在差分输出的动力性能
配置。所述差分电流输出可被送入一个
变压器或一差动运算放大器拓扑结构,以获得单
端输出电压用适当的电阻性负载。
芯片上的带隙基准和控制放大器都被配置
置的最大精度和灵活性。该AD9772A可以
由片上参考或通过各种外部驱动
参考电压。在AD9772A的满量程电流可以
可以在2 mA至20 mA范围内调节,从而提供额外
tional获得测距功能。
该AD9772A提供48引脚LQFP封装,
工作在工业级温度范围
-40 ° C至+ 85°C 。
产品亮点
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
1.支持灵活的,低功耗的2插值滤波器
高达67.5兆赫带宽的重建能配置
置的用于与73分贝图像的低或高通响应
拒绝传统的基带或直接中频应用。
2. “填零”选项,提高直接中频应用。
3.低毛刺,快速建立,14位DAC提供卓越
动态范围为基带并直接中频波形
重建应用。
4. AD9772A数字接口,它由边沿的
触发锁存器和一个灵活的差分或单端
时钟输入,可以支持输入数据速率高达160 MSPS 。
5.片上PLL时钟倍频器产生的所有接口的
由内插滤波器需要纳尔高速时钟
和DAC 。
6. AD9772A的电流输出(S )可以很容易地config-
置的各种单端或差分电路拓扑结构。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
AD9772A–SPECIFICATIONS
DC特定网络阳离子
参数
决议
DC精度
1
积分线性误差( INL )
微分非线性( DNL )
单调性( 12位)
模拟输出
偏移误差
增益误差(无内部参考)
增益误差(带内部参考)
满量程输出电流
2
输出顺从电压范围
输出电阻
输出电容
参考输出
参考电压
参考输出电流
3
参考输入
输入合规范围
参考输入电阻( REFLO = 3V)
小信号带宽
温度系数
单极性偏移漂移
增益漂移(无内部参考)
增益漂移(带内部参考)
参考电压漂移
电源
AVDD
电压范围
模拟电源电流(I
AVDD
)
模拟电源电流在休眠模式下(我
AVDD
)
DVDD1 , DVDD2
电压范围
数字电源电流(I
DVDD1
+ I
DVDD2
)
CLKVDD , PLLVDD
4
( PLLVDD = 3.0 V)
电压范围
时钟电源电流(I
CLKVDD
+ I
PLLVDD
)
CLKVDD ( PLLVDD = 0 V)
电压范围
时钟电源电流(I
CLKVDD
)
额定功耗
5
电源抑制比( PSRR )
6
- AVDD
电源抑制比( PSRR )
6
= DVDD
工作范围
笔记
1
测量我
OUTA
找到一个虚拟地。
2
标称满量程电流,I
OUTFS
,是32的我
REF
电流。
3
使用外部放大器来驱动外部负载。
4
在F量度
数据
= 100 MSPS和f
OUT
= 1兆赫, DIV1 , DIV0 = 0 V.
5
在f测量使能PLL
数据
= 50 MSPS和f
OUT
= 1兆赫。
6
测过一个3.0 V至3.6 V范围内。
特定网络阳离子如有更改,恕不另行通知。
(T
民
给T
最大
, AVDD = 3.3 V , CLKVDD = 3.3 V , PLLVDD = 0 V , DVDD = 3.3 V,I
OUTFS
= 20毫安,除非另有说明。 )
民
14
±
3.5
±
2.0
保证在规定的温度范围内
–0.025
–2
–5
–1.0
200
3
1.14
1.20
1
1.26
+0.025
+2
+5
+1.25
典型值
最大
单位
位
最低位
最低位
±
0.5
±
1.5
20
% FSR的
% FSR的
% FSR的
mA
V
k
pF
V
A
V
m
兆赫
PPM的FSR /°C的
PPM的FSR /°C的
PPM的FSR /°C的
PPM /°C的
0.1
10
0.5
0
±
50
±
100
±
50
1.25
3.1
3.3
34
4.3
3.3
37
3.3
25
3.3
6.0
253
3.5
37
6
3.5
40
3.5
30
3.5
272
+0.6
+0.025
+85
V
mA
mA
V
mA
V
mA
V
mA
mW
% FSR / V的
% FSR / V的
°C
3.1
3.1
3.1
–0.6
–0.025
–40
–2–
REV 。一
AD9772A
动态规范
参数
动态性能
最大DAC输出更新率(F
DAC
)
输出建立时间(t
ST
) ( 0.025 % )
输出传输延迟
1
(t
PD
)
输出上升时间(10% 90 %)
2
输出下降时间(10% 90 %)
2
输出噪声(我
OUTFS
= 20 mA)的
AC线性度基带模式
无杂散动态范围( SFDR )为奈奎斯特(F
OUT
= 0 dBFS的)
f
数据
= 65 MSPS ; F
OUT
= 1.01 MHz的
f
数据
= 65 MSPS ; F
OUT
= 10.01 MHz的
f
数据
= 65 MSPS ; F
OUT
= 25.01 MHz的
f
数据
= 160 MSPS ; F
OUT
= 5.02 MHz的
f
数据
= 160 MSPS ; F
OUT
= 20.02 MHz的
f
数据
= 160 MSPS ; F
OUT
= 50.02 MHz的
双音互调( IMD )到奈奎斯特(F
OUT1
= f
OUT2
= -6 dBFS的)
f
数据
= 65 MSPS ; F
OUT1
= 5.01 MHz的; F
OUT2
= 6.01 MHz的
f
数据
= 65 MSPS ; F
OUT1
= 15.01 MHz的; F
OUT2
= 17.51 MHz的
f
数据
= 65 MSPS ; F
OUT1
= 24.1兆赫; F
OUT2
= 26.2兆赫
f
数据
= 160 MSPS ; F
OUT1
= 10.02 MHz的; F
OUT2
= 12.02 MHz的
f
数据
= 160 MSPS ; F
OUT1
= 30.02 MHz的; F
OUT2
= 35.02 MHz的
f
数据
= 160 MSPS ; F
OUT1
= 48.2兆赫; F
OUT2
= 52.4兆赫
总谐波失真( THD )
f
数据
= 65 MSPS ; F
OUT
= 1.0 MHz的; 0 dBFS的
f
数据
= 78 MSPS ; F
OUT
= 10.01 MHz的; 0 dBFS的
信号 - 噪声比( SNR)的
f
数据
= 65 MSPS ; F
OUT
= 16.26 MHz的; 0 dBFS的
f
数据
= 100 MSPS ; F
OUT
= 25.1兆赫; 0 dBFS的
相邻信道功率比( ACPR )
WCDMA与4.1 MHz带宽, 5MHz的信道间隔
IF = 16 MHz时,女
数据
= 65.536 MSPS
IF = 32 MHz时,女
数据
= 131.072 MSPS
四个音互调
15.6兆赫, 15.8兆赫, 16.2兆赫和16.4兆赫在-12 dBFS的
f
数据
= 65 MSPS ,缺少中心
AC线性度-IF MODE
四个音互调在IF = 70 MHz的
68.1兆赫, 69.3兆赫, 71.2兆赫和72.0兆赫-20 dBFS的
f
数据
= 52 MSPS ,女
DAC
= 208兆赫
笔记
1
传播延迟是从CLK输入到DAC的更新延迟。
2
测量单端成50
负载。
特定网络阳离子如有更改,恕不另行通知。
(T
民
给T
最大
, AVDD = 3.3 V , CLKVDD = 3.3V , DVDD = 3.3 V , PLLVDD = 3.3 V,I
OUTFS
= 20毫安,
差动变压器耦合输出, 50双端接,除非另有说明。 )
民
400
11
17
0.8
0.8
50
典型值
最大
单位
MSPS
ns
ns
ns
ns
pA√Hz
82
75
73
82
75
65
85
75
68
85
70
65
–80
–74
71
71
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dB
dB
dB
dB
78
68
88
dBc的
dBc的
dBFS的
77
dBFS的
REV 。一
–3–
AD9772A–SPECIFICATIONS
数码特定网络阳离子
参数
数字输入
逻辑“1”的电压
逻辑“0”电压
逻辑“1”的当前
*
逻辑“0”的当前
输入电容
时钟输入
输入电压范围
共模电压
差分电压
PLL时钟使能,图1a
输入建立时间(t
S
), T
A
= 25°C
输入保持时间(t
H
), T
A
= 25°C
锁存脉冲宽度(T
LPW
), T
A
= 25°C
PLL时钟被禁用,图1b
输入建立时间(t
S
), T
A
= 25°C
输入保持时间(t
H
), T
A
= 25°C
锁存脉冲宽度(T
LPW
), T
A
= 25°C
CLK / PLLLOCK延迟(T
OD
), T
A
= 25°C
PLLLOCK (V
OH
), T
A
= 25°C
PLLLOCK (V
OL
), T
A
= 25°C
特定网络阳离子如有更改,恕不另行通知。
(T
民
给T
最大
, AVDD = 3.3 V , CLKVDD = 3.3 V , PLLVDD = 0 V , DVDD = 3.3 V,I
OUTFS
= 20毫安,除非
另有说明)。
民
2.1
–10
–10
5
0
0.75
0.5
0.5
1.0
1.5
–1.2
3.2
1.5
2.8
3.0
3
2.25
典型值
3
0
最大
单位
V
V
A
A
pF
V
V
V
ns
ns
ns
ns
ns
ns
ns
V
V
0.9
+10
+10
1.5
1.5
3.2
0.3
*MOD0,
MOD1 , DIV0 , DIV1 , SLEEP , RESET有15典型输入电流
A.
DB0–DB13
t
S
PLLLOCK
t
H
t
OD
DB0–DB13
t
S
CLK + - CLK-
t
H
t
LPW
CLK + - CLK-
t
LPW
t
PD
IOUTA
OR
IOUTB
t
ST
0.025%
IOUTA
OR
IOUTB
t
PD
t
ST
0.025%
0.025%
0.025%
图1a。时序图-PLL时钟乘法器已启用
图1b。时序图- PLL时钟倍频器禁用
–4–
REV 。一
AD9772A
数字滤波器规格
参数
最大输入数据速率(F
数据
)
数字滤波器特性
通带宽度
1
: 0.005分贝
通带宽度: 0.01分贝
通带宽度: 0.1分贝
通带宽度: -3分贝
线性相位( FIR试行)
阻带抑制
0.606 f
时钟
以1.394 F
时钟
群时延
2
脉冲响应时间
-40分贝
-60分贝
笔记
1
排除的sin(x )/ x内DAC的特性。
2
定义为脉冲输入和输出响应的峰值之间的数据时钟周期的数目。
特定网络阳离子如有更改,恕不另行通知。
(T
民
给T
最大
, AVDD = 3.3 V , CLKVDD = 3.3 V , PLLVDD = 0 V , DVDD = 3.3 V,I
OUTFS
= 20毫安,
差动变压器耦合输出, 50双端接,除非另有说明。 )
民
150
0.401
0.404
0.422
0.479
典型值
最大
单位
MSPS
f
OUT
/f
数据
f
OUT
/f
数据
f
OUT
/f
数据
f
OUT
/f
数据
73
21
36
42
dB
输入时钟
输入时钟
输入时钟
0
表一整数滤波器系数的插值滤波器
( 43抽头半带FIR滤波器)
–20
–40
输出 - 分贝
低
系数
H(1)
H(2)
H(3)
H(4)
H(5)
H(6)
H(7)
H(8)
H(9)
H(10)
H(11)
H(12)
H(13)
H(14)
H(15)
H(16)
H(17)
H(18)
H(19)
H(20)
H(21)
H(22)
上
系数
H(43)
H(42)
H(41)
H(40)
H(39)
H(38)
H(37)
H(36)
H(35)
H(34)
H(33)
H(32)
H(31)
H(30)
H(29)
H(28)
H(27)
H(26)
H(25)
H(24)
H(23)
整
价值
10
0
–31
0
69
0
–138
0
248
0
–419
0
678
0
–1083
0
1776
0
–3282
0
10364
16384
–60
–80
–100
–120
–140
0
0.1
0.2
0.3
0.4
0.5
0.6
0.7
频率 - 直流
f
数据
0.8
0.9
1
图2a。 FIR滤波器的频率响应基带模式
1
0.8
归一化输出
0.6
0.4
0.2
0
–0.2
–0.4
0
5
10
15
20
25
30
时间 - 样品
35
40
45
图2b 。 FIR滤波器脉冲响应基带模式
REV 。一
–5–