a
特点
完整的10位, 40 MSPS双通道发射DAC
出色的增益和失调匹配
微分非线性误差: 0.5 LSB
有效位数: 9.5
信号与噪声和失真比: 59分贝
无杂散动态范围: 71分贝
2插值过滤器
20 MSPS /通道数据速率
单电源: +2.7 V至+5.5 V
低功耗: 200毫瓦( +3 V电源@
40 MSPS )
片内基准
28引脚SSOP
产品说明
双10位通道TxDAC +
与2插值过滤器
AD9761
功能框图
DCOM
DVDD
时钟
ACOM
AVDD
IOUTA
IOUTB
REFLO
FSADJ
REFIO
COMP1
COMP2
COMP3
QOUTA
QOUTB
LATCH
[我& QUOT ;
[我& QUOT ;
DAC
2
睡觉
参考
DAC数据
输入
( 10比特)
BIAS
发电机
LATCH
"Q"
"Q"
DAC
2
写输入
选择输入
MUX
控制
AD9761
的AD9761是一个完整的双通道,高速, 10位
CMOS DAC 。该AD9761已经制定了专门的
在宽带通信应用(例如,蔓延
谱),其中数字I和Q信息正在处理
在发送操作。它集成了两个10位, 40 MSPS
数模转换器,双2 ×插值滤波器,一个电压基准和
数字输入接口电路。在AD9761支持
每个信道的输入数据速率20 MSPS ,然后将其插
2 ×达40 MSPS之前,同时更新各
DAC 。
交错的I和Q输入数据流被提供给
数字接口电路,它由I和Q锁存器,以及
作为一些附加的控制逻辑。该数据被去交织的背面
成其原始的I和Q数据。片上状态机保证了
的I和Q数据正确配对。从每个锁存器输出的数据是
然后用2×数字内插滤波器,简化了处理
重构滤波器的要求。每一个内插的输出
滤波器作为它们各自的10位DAC的输入。
该DAC采用分段电流源架构的COM
软硬件就可以为专有开关技术来减少干扰
能量,并最大限度地动态精度。每个DAC提供
因此,差分电流输出支持单端或
差分应用。两个DAC均同时上调
注明日期,并提供10 mA的标称满量程电流。另外,
之间的每个DAC的满量程电流匹配内
0.07分贝(即0.75 %) ,从而省去了额外的
增益校准电路。
该AD9761是采用先进的低成本CMOS制造
流程。它采用2.7 V单电源供电,以5.5 V和
消耗200 mW的功率。为了使AD9761完成它
还提供了一个内部1.20 V温度补偿带隙
参考。
通道TxDAC +是ADI公司的商标。
产品亮点
1.双路10位, 40 MSPS的DAC :一对高性能
对于低失真性能优化的40 MSPS的DAC
提供用于灵活传输I与Q信息。
2. 2 ×数字插值滤波器:双匹配FIR插补
62.5分贝阻带抑制LATION过滤器之前每个
DAC输入从而降低DAC的重建滤波器
要求。
3.低功耗:完整的CMOS双DAC功能的操作
在低200 mW的单电源2.7 V至5.5 V.
该DAC满量程电流可以降低以实现低功耗
操作和睡眠模式被设置为功率降低
空闲期间。
4.在片内基准电压:本AD9761内置一个1.20 V
温度补偿带隙电压基准。
5.单10位数字输入总线:该AD9761有
灵活的数字接口,允许每个DAC加以解决
以各种方式进行,包括不同的更新速率。
6.小包装:本AD9761提供了完整的集成
函数在一个紧凑的28引线SSOP封装。
7.产品系列:该AD9761双通道发射DAC具有
对双通道的接收ADC配套产品, AD9281
(8位)和AD9201 (10位) 。
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 7817 / 326-8703
ADI公司, 2000
AD9761–SPECIFICATIONS
DC特定网络阳离子
参数
决议
DC精度
1
积分线性误差( INL )
T
A
= +25°C
T
民
给T
最大
微分非线性( DNL )
T
A
= +25°C
T
民
给T
最大
单调性( 10位)
模拟输出
偏移误差
DAC之间的失调匹配
增益误差(无内部参考)
增益误差(带内部参考)
DAC之间的增益匹配
满量程输出电流
2
输出顺从电压范围
输出电阻
输出电容
参考输出
参考电压
参考输出电流
3
参考输入
输入合规范围
参考输入电阻
温度系数
单极性偏移漂移
增益漂移(无内部参考)
增益漂移(带内部参考)
增益匹配漂移(之间的DAC )
参考电压漂移
电源
AVDD
电压范围
模拟电源电流(I
AVDD
)
DVDD
电压范围
数字电源电流为5 V(I
DVDD
)
4
数字电源电流为3 V(I
DVDD
)
4
额定功耗
5
AVDD和DVDD为3 V
AVDD和DVDD在5 V
电源抑制比( PSRR ) -AVDD
电源抑制比( PSRR ) -DVDD
工作范围
(T
民
给T
最大
, AVDD = + 5V , DVDD = + 5V ,我
OUTFS
= 10毫安,除非另有说明)
民
10
典型值
最大
单位
位
–1.75
–2.75
±
0.5
±
0.7
1.75
2.75
最低位
最低位
–1
±
0.4
1.25
最低位
–1
±
0.5
1.75
最低位
保证在额定规格温度范围
–0.05
–0.10
–5.5
–5.5
–1.0
–1.0
100
5
1.14
1.20
100
1.26
±
0.025
±
0.05
±
1.0
±
1.0
±
0.25
10
0.05
0.10
5.5
5.5
1.0
1.25
% FSR的
% FSR的
% FSR的
% FSR的
% FSR的
mA
V
k
pF
V
nA
V
M
PPM /°C的
PPM /°C的
PPM /°C的
PPM /°C的
PPM /°C的
0.1
1
0
±
50
±
140
±
25
±
50
1.25
2.7
5.0
26
5.0
70
35
200
500
5.5
35
5.5
85
V
mA
V
mA
mA
mW
mW
% FSR / V的
% FSR / V的
°C
2.7
–0.25
–0.02
–40
250
650
0.25
0.02
+85
笔记
1
测量IOUTA和QOUTA ,驾驶虚拟地。
2
标称满量程电流,I
OUTFS
是16×的我
REF
电流。
3
使用外部放大器来驱动外部负载。
4
在F量度
时钟
= 40 MSPS和f
OUT
= 1兆赫。
5
测量无缓冲电压输出为50
R
负载
在IOUTA , IOUTB , QOUTA和QOUTB ,女
时钟
= 40 MSPS和f
OUT
= 8兆赫。
特定网络阳离子如有更改,恕不另行通知。
–2–
REV 。一
AD9761
动态规范
参数
动态性能
最大输出更新速率
输出建立时间(t
ST
到0.025 %)
输出传输延迟(T
PD
)
毛刺脉冲
输出上升时间(10% 90 %)
输出下降时间(10% 90 %)
AC线性度奈奎斯特
信号与噪声和失真比(SINAD )
f
OUT
= 1 MHz的; CLOCK = 40 MSPS
有效位数( ENOBs )
总谐波失真( THD )
f
OUT
= 1 MHz的; CLOCK = 40 MSPS
无杂散动态范围( SFDR )
f
OUT
= 1 MHz的; CLOCK = 40 MSPS ; 10 MHz的跨度
通道隔离度
f
OUT
= 8 MHz的; CLOCK = 40 MSPS ; 10 MHz的跨度
(T
民
给T
最大
, AVDD = + 5V , DVDD = + 5V ,我
OUTFS
= 10 mA时,差动变压器耦合输出,
50双封端的,除非另有说明)
民
40
35
55
5
2.5
2.5
典型值
最大
单位
MSPS
ns
输入时钟周期
的pV -S
ns
ns
56
9.0
59
9.5
–68
–58
dB
位
dB
dB
dBc的
59
68
90
数码特定网络阳离子
(T
参数
民
给T
最大
, AVDD = + 5V , DVDD = + 5V ,我
OUTFS
= 10毫安除非另有说明)
民
3.5
2.4
典型值
5
3
0
0
最大
单位
V
V
V
V
A
A
pF
ns
ns
ns
ns
ns
数字输入
逻辑“1”电压@ DVDD = + 5V
逻辑“1”电压@ DVDD = + 3V
逻辑“0”电压@ DVDD = + 5V
逻辑“0”电压@ DVDD = + 3V
逻辑“1”的当前
逻辑“0”的当前
输入电容
输入建立时间(t
S
)
输入保持时间(t
H
)
时钟高
时钟低
无效时钟/ WRITE窗口(T
CINV
)
1
–10
–10
5
3
2
5
5
1
1.3
0.9
+10
+10
5
笔记
1
t
CINV
是4纳秒时间的无效窗口,开始1纳秒
后
写的上升沿,其中时钟的上升沿
不得
发生。
特定网络阳离子如有更改,恕不另行通知。
t
S
DB9–DB0
DAC
输入
t
H
"I"数据
"Q"数据
SELECT
写
注:编写和时钟可以绑
在一起。对于典型的示例,请参阅
数字输入和交错接口
审议第。
时钟
t
CINV
图1.时序图
REV 。一
–3–
AD9761
数字滤波器规格
参数
最大输入时钟速率(F
时钟
)
数字滤波器特性
通带宽度
1
: 0.005分贝
通带宽度: 0.01分贝
通带宽度: 0.1分贝
通带宽度: -3分贝
线性相位( FIR试行)
阻带抑制: 0.3 F
时钟
0.7 F
时钟
群时延
2
脉冲响应时间
3
-40分贝
-60分贝
(T
民
给T
最大
, AVDD = 2.7 V至5.5 V , DVDD = 2.7 V至5.5 V,I
OUTFS
= 10毫安,除非
另有说明)
民
40
0.2010
0.2025
0.2105
0.239
–62.5
32
28
40
典型值
最大
单位
MSPS
f
OUT
/f
时钟
f
OUT
/f
时钟
f
OUT
/f
时钟
f
OUT
/f
时钟
dB
输入时钟周期
输入时钟周期
输入时钟周期
笔记
1
排除DAC的氮化硅/ X的特性。
2
定义为脉冲输入和输出响应的峰值之间的数据时钟周期的数目。
3
从输入55个时钟输入周期为I DAC , 56至Q DAC 。传播延迟是从数据输入到DAC的更新延迟。
0
表一整数滤波器系数为43抽头半带
FIR滤波器
–20
低系数
输出 - dBFS的
–40
高系数
H(43)
H(42)
H(41)
H(40)
H(39)
H(38)
H(37)
H(36)
H(35)
H(34)
H(33)
H(32)
H(31)
H(30)
H(29)
H(28)
H(27)
H(26)
H(25)
H(24)
H(23)
整数值
1
0
–3
0
8
0
–16
0
29
0
–50
0
81
0
–131
0
216
0
–400
0
1264
1998
–60
–80
–100
–120
0
0.1
0.2
0.3
0.4
频率响应 - 直流到f
时钟
/2
0.5
图2a。 FIR滤波器的频率响应
1
0.9
0.8
0.7
归一化输出
0.6
0.5
0.4
0.3
0.2
0.1
0
–0.1
–0.2
–0.3
0
5
10
15
20
25
时间 - 样品
30
35
40
H(1)
H(2)
H(3)
H(4)
H(5)
H(6)
H(7)
H(8)
H(9)
H(10)
H(11)
H(12)
H(13)
H(14)
H(15)
H(16)
H(17)
H(18)
H(19)
H(20)
H(21)
H(22)
图2b 。 FIR滤波器脉冲响应
–4–
REV 。一
AD9761
订购指南
模型
包
描述
包
选项
热特性
热阻
28引脚SSOP
θ
JA
= 109 ° C / W
AD9761ARS 28引脚小外形封装( SSOP ), RS - 28
AD9761 -EB评估板
绝对最大额定值*
参数
AVDD
DVDD
ACOM
AVDD
时钟,写
SELECT , SLEEP
数字输入
IOUTA , IOUTB
QOUTA , QOUTB
COMP1 , COMP2
COMP3
REFIO , FSADJ
REFLO
结温
储存温度
焊接温度( 10秒)
同
对于
ACOM
DCOM
DCOM
DVDD
DCOM
DCOM
DCOM
ACOM
ACOM
ACOM
ACOM
ACOM
ACOM
民
–0.3
–0.3
–0.3
–6.5
–0.3
–0.3
–0.3
–1.0
–1.0
–0.3
–0.3
–0.3
–0.3
–65
最大
+6.5
+6.5
+0.3
+6.5
DVDD+0.3
DVDD+0.3
DVDD+0.3
AVDD+0.3
AVDD+0.3
AVDD+0.3
AVDD+0.3
AVDD+0.3
+0.3
+150
+150
+300
单位
V
V
V
V
V
V
V
V
V
V
V
V
V
°C
°C
°C
*这是一个额定值;该器件在这些或以上的任何其他条件的功能操作
那些在本规范的业务部门所列出的是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
+ 2.7V至
5.5V
+ 2.7V至
5.5V
0.1 F
DVDD DCOM
COMP3
LATCH
[我& QUOT ;
AVDD
0.1 F
AVSS COMP1
[我& QUOT ;
DAC
0.1 F
微型电路
T1-1T
100
TO HP3589A
频谱/网络
分析仪
50 INPUT
50
20pF
COMP2
IOUTA
IOUTB
REFLO
2x
泰克
AWG-2021
数字
数据
DB9–DB0
50
20pF
AD9761
REFIO
FSADJ
0.1 F
R
SET
2k
微型电路
T1-1T
100
TO HP3589A
频谱/网络
分析仪
50 INPUT
50
20pF
时钟
OUT MARKER 1
SELECT
写
重定时
时钟
产量
*
时钟
LATCH
"Q"
MUX
控制
2x
"Q"
DAC
QOUTA
QOUTB
50
睡觉
20pF
*
AWG2021时钟再定时,使得数字数据
LE克罗伊9210
脉冲发生器
转变对下降沿50 %占空比的时钟。
图3.基本的交流特性测试设置
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD9761具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
REV 。一
–5–