a
特点
引脚兼容的高性能会员
的TxDAC产品系列
出色的无杂散动态范围性能
SNR @ 5 MHz输出, 125 MSPS : 73分贝
二进制补码或二进制数据格式
差分电流输出:2 mA至20 mA
功耗: 135毫瓦@ 3.3 V
省电模式: 15毫瓦@ 3.3 V
片1.20 V参考
CMOS兼容数字接口
封装:28引脚SOIC和TSSOP封装
边沿触发锁存器
应用
宽带通信传输通道:
直接IF
基站
无线本地环路
数字无线链路
直接数字频率合成器(DDS )
仪器仪表
产品说明
0.1 F
12位, 165 MSPS
TxDAC系列D / A转换器
AD9742
*
功能框图
3.3V
REFLO
+ 1.20V REF
REFIO
FS ADJ
DVDD
DCOM
时钟
时钟
分段
开关
最低位
开关
150pF
AVDD
当前
来源
ARRAY
ACOM
AD9742
R
SET
3.3V
IOUTA
IOUTB
模式
锁存器
数字数据输入( DB11 - DB0 )
睡觉
产品亮点
该AD9742是一款12位分辨率,宽带,第三代
TxDAC系列高性能委员,低功耗
CMOS数字 - 模拟转换器(DAC ) 。该TxDAC系列,
包括引脚兼容的8位,10位, 12位, 14位DAC ,是
专门用于通信的发射信号路径优化的
化系统。所有设备共享相同的接口选项,
小外形封装和引脚排列,提供了一个向上或向下
基于性能的病房元件选择路径,分辨率,
和成本。该AD9742提供出色的交流和直流性能
同时支持更新速率高达165 MSPS 。
在AD9742的低功耗使得它非常适合于
便携式和低功耗应用。其功耗可
进一步减少到只有60毫瓦,在轻微的降解
通过降低满量程电流输出性能。另外,一个
掉电模式下,待机功耗为
大约15毫瓦。分段电流源架构
是结合专有开关技术来减少
寄生分量和增强的动态性能。边沿
触发式输入锁存器和一个1.2 V温度补偿
带隙基准电压源集成,以提供一个完整的
单片DAC解决方案。数字输入支持3 V CMOS
逻辑系列。
通道TxDAC是ADI公司的注册商标。
*
美国专利号5568145 , 5689257 , 5703519和保护。
1. AD9742是引脚兼容的12位的构件
TxDAC系列,提供优异的INL和DNL
性能。
2.数据输入支持二进制补码或标准二进制
数据编码。
3,高速,单端CMOS时钟输入支持
165 MSPS转换速率。
4.低功耗:完整的CMOS DAC功能的操作
135毫瓦从3.0 V至3.6 V单电源供电。 DAC的全
目前的规模可以减少为低功耗运行,
休眠模式是为低功耗空闲期间。
5.片上电压参考:该AD9742包含一个1.2 V
温度补偿带隙电压基准。
6,行业标准28引脚SOIC和TSSOP封装。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
AD9742
DC特定网络阳离子
(T
参数
决议
民
给T
最大
, AVDD = 3.3V , DVDD = 3.3 V,I
OUTFS
= 20毫安,除非另有说明。 )
民
12
典型值
最大
单位
位
DC精度
1
积分线性误差( INL )
微分非线性( DNL )
模拟输出
偏移误差
增益误差(无内部参考)
增益误差(带内部参考)
满量程输出电流
2
输出顺从电压范围
输出电阻
输出电容
参考输出
参考电压
参考输出电流
3
参考输入
输入合规范围
参考输入电阻(分机参考)
小信号带宽
温度系数
失调漂移
增益漂移(无内部参考)
增益漂移(带内部参考)
参考电压漂移
电源
电源电压
AVDD
DVDD
模拟电源电流(I
AVDD
)
数字电源电流(I
DVDD
)
4
电源电流休眠模式(I
AVDD
)
功耗
4
功耗
5
电源抑制比, AVDD
6
电源抑制比, DVDD
6
工作范围
–2.5
–1.3
–0.02
–0.5
–0.5
2.0
–1.0
±
0.5
±
0.4
±
0.1
±
0.1
100
5
+2.5
+1.3
+0.02
+0.5
+0.5
20.0
+1.25
最低位
最低位
% FSR的
% FSR的
% FSR的
mA
V
kW
pF
V
nA
V
MW
兆赫
PPM的FSR /°C的
PPM的FSR /°C的
PPM的FSR /°C的
PPM /°C的
1.14
1.20
100
1.26
0.1
1
0.5
0
±
50
±
100
±
50
1.25
2.7
2.7
3.3
3.3
33
8
5
135
145
3.6
3.6
36
9
6
145
+1
+0.04
+85
–1
–0.04
–40
V
V
mA
mA
mA
mW
mW
% FSR / V的
% FSR / V的
∞C
笔记
1
测量IOUTA ,驾驶虚拟地。
2
标称满量程电流,I
OUTFS
,是我的32倍
REF
电流。
3
外部缓冲放大器的输入偏置电流<100 nA的应用来驱动外部负载。
4
在F量度
时钟
= 25 MSPS和f
OUT
= 1.0兆赫。
5
测量无缓冲电压输出与I
OUTFS
= 20 mA和50
W
R
负载
在IOUTA和IOUTB ,女
时钟
= 100 MSPS和f
OUT
= 40兆赫。
6
±
5 %的电力供应的变化。
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
AD9742
动态规范
参数
动态性能
最大输出更新率(F
时钟
)
输出建立时间(t
ST
)( 0.1% )
1
输出传输延迟(T
PD
)
毛刺脉冲
输出上升时间(10% 90 %)
1
输出下降时间(10% 90 %)
1
输出噪声(我
OUTFS
= 20 mA)的
2
输出噪声(我
OUTFS
= 2 mA)的
2
噪声谱密度
3
AC线性
无杂散动态范围为奈奎斯特
f
时钟
= 25 MSPS ; F
OUT
= 1.00 MHz的
0 dBFS的输出
-6 dBFS的输出
-12 dBFS的输出
-18 dBFS的输出
f
时钟
= 65 MSPS ; F
OUT
= 1.00 MHz的
f
时钟
= 65 MSPS ; F
OUT
= 2.51 MHz的
f
时钟
= 65 MSPS ; F
OUT
= 10 MHz的
f
时钟
= 65 MSPS ; F
OUT
= 15 MHz的
f
时钟
= 65 MSPS ; F
OUT
= 25 MHz的
f
时钟
= 165 MSPS ; F
OUT
= 21 MHz的
f
时钟
= 165 MSPS ; F
OUT
= 41 MHz的
一个窗口内的无杂散动态范围
f
时钟
= 25 MSPS ; F
OUT
= 1.00 MHz的; 2 MHz的跨度
f
时钟
= 50 MSPS ; F
OUT
= 5.02 MHz的; 2 MHz的跨度
f
时钟
= 65 MSPS ; F
OUT
= 5.03 MHz的; 2.5 MHz的跨度
f
时钟
= 125 MSPS ; F
OUT
= 5.04 MHz的; 4 MHz的跨度
总谐波失真
f
时钟
= 25 MSPS ; F
OUT
= 1.00 MHz的
f
时钟
= 50 MSPS ; F
OUT
= 2.00 MHz的
f
时钟
= 65 MSPS ; F
OUT
= 2.00 MHz的
f
时钟
= 125 MSPS ; F
OUT
= 2.00 MHz的
信噪比
f
时钟
= 65 MSPS ; F
OUT
= 5 MHz的;我
OUTFS
= 20毫安
f
时钟
= 65 MSPS ; F
OUT
= 5 MHz的;我
OUTFS
= 5毫安
f
时钟
= 125 MSPS ; F
OUT
= 5 MHz的;我
OUTFS
= 20毫安
f
时钟
= 125 MSPS ; F
OUT
= 5 MHz的;我
OUTFS
= 5毫安
f
时钟
= 165 MSPS ; F
OUT
= 5 MHz的;我
OUTFS
= 20毫安
f
时钟
= 165 MSPS ; F
OUT
= 5 MHz的;我
OUTFS
= 5毫安
多音功率比( 8音在400 kHz间隔)
f
时钟
= 78 MSPS ; F
OUT
= 15.0 MHz至18.2 MHz的
0 dBFS的输出
-6 dBFS的输出
-12 dBFS的输出
-18 dBFS的输出
(T
民
给T
最大
, AVDD = 3.3V , DVDD = 3.3 V,I
OUTFS
= 20 mA时,差动变压器耦合
输出, 50双封端的,除非另有说明。 )
民
165
11
1
5
2.5
2.5
50
30
–151
典型值
最大
单位
MSPS
ns
ns
的pV -S
ns
ns
PA / ÷赫兹
PA / ÷赫兹
dBm / Hz计
74
84
85
82
76
85
83
80
75
74
72
60
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
–74
dBc的
dBc的
dBc的
dBc的
dB
dB
dB
dB
dB
dB
80
90
90
90
–82
–77
–77
–77
78
86
73
78
69
71
65
67
65
63
dBc的
dBc的
dBc的
dBc的
笔记
1
测量单端成50
W
负载。
2
输出噪声是衡量一个满量程输出为20 mA,带不转换活动。它是唯一的热噪声的量度。
3
噪声谱密度的平均噪声功率归一化到1 Hz的带宽,与DAC转换,并产生一个输出单音。
特定网络阳离子如有更改,恕不另行通知。
第0版
–3–
AD9742
数码特定网络阳离子
参数
数字输入
逻辑“1”的电压
逻辑“0”电压
逻辑“1”的当前
逻辑“0”的当前
输入电容
输入建立时间(t
S
)
输入保持时间(t
H
)
锁存脉冲宽度(T
LPW
)
(T
民
给T
最大
, AVDD = 3.3V , DVDD = 3.3 V,I
OUTFS
= 20毫安,除非另有说明。 )
民
2.1
–10
–10
5
2.0
1.5
1.5
典型值
3
0
最大
单位
V
V
mA
mA
pF
ns
ns
ns
0.9
+10
+10
DB0–DB11
t
S
时钟
t
H
t
LPW
t
PD
t
ST
0.1%
0.1%
IOUTA
OR
IOUTB
图1.时序图
绝对最大额定值*
同
对于
ACOM
DCOM
DCOM
DVDD
DCOM
DCOM
ACOM
ACOM
模型
订购指南
温度
范围
包
描述
包
选项*
参数
AVDD
DVDD
ACOM
AVDD
时钟,睡眠
数字输入
IOUTA , IOUTB
REFIO , REFLO , FSADJ
结温
储存温度
焊接温度( 10秒)
民
–0.3
–0.3
–0.3
–3.9
–0.3
–0.3
–1.0
–0.3
–65
最大
+3.9
+3.9
+0.3
+3.9
DVDD + 0.3
DVDD + 0.3
AVDD + 0.3
AVDD + 0.3
150
+150
300
单位
V
V
V
V
V
V
V
V
∞C
∞C
∞C
AD9742AR -40∞C至+ 85∞C 28引线300军用SOIC R- 28
AD9742ARU -40∞C至+ 85∞C 28引脚TSSOP
RU-28
AD9742-EB
评估板
*R
=小外形集成电路; RU =超薄紧缩小型封装
热特性
热阻
28引脚300密耳SOIC
= 71.4 ° C / W
JA
28引脚TSSOP
= 97.9 ° C / W
JA
*注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的任何其他条件,在操作说明
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间可能会影响器件的可靠性。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD9742具有专用ESD保护电路,永久性的损害可能发生
器件经受高能量静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
第0版
AD9742
引脚配置
(MSB) DB11 1
DB10 2
DB9 3
DB 8 4
DB7 5
6 DB6
28时钟
27 DVDD
26 DCOM
25人模式
TOP VIEW 23保留
DB5 7 (不按比例) 22 IOUTA
DB4 8
DB3 9
DB2 10
DB1 11
( LSB ) 12 DB0
NC 13
NC 14
21 IOUTB
20 ACOM
19 NC
18 FS ADJ
17 REFIO
16 REFLO
15 SLEEP
AD9742
24 AVDD
NC =无连接
引脚功能描述
PIN号
1
2–11
12
13, 14
15
16
17
助记符
DB11
DB10–DB1
DB0
NC
睡觉
REFLO
REFIO
描述
最高有效位( MSB )
数据位10-1
最低有效位( LSB )
无内部连接
关断控制输入。高电平有效。包含有源下拉电路;它可以留
未结束的,如果不使用。
参考接地时,内部1.2 V参考使用。连接到AVDD禁用内部基准。
基准输入/输出。作为参考输入时,内部参考禁用(即铁REFLO
为AVDD ) 。作为1.2 V基准电压输出,当内部参考被激活(即,配合REFLO到AGND ) 。
0.1要求
mF
电容到AGND时,内部参考激活。
满量程电流输出调节
无内部连接
常见的模拟
DAC互补电流输出。满量程电流,当所有数据位是0 。
DAC电流输出。满量程电流,当所有数据位都是1秒。
版权所有。不要连接到公共或供应。
模拟电源电压( 3.3 V )
选择输入数据格式。连接到DGND为直接二进制, DVDD为补码。
数字通用
数字电源电压( 3.3 V )
时钟输入。数据锁存时钟的上升沿。
18
19
20
21
22
23
24
25
26
27
28
FS ADJ
NC
ACOM
IOUTB
IOUTA
版权所有
AVDD
模式
DCOM
DVDD
时钟
第0版
–5–