添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第922页 > AD9573
PCI - Express时钟发生器IC ,
PLL内核,分频器,两路输出
AD9573
特点
完全集成的VCO / PLL内核
从12 kHz到20 MHz的0.54 ps的均方根抖动
25 MHz的输入频率的晶振
预设分频比为100兆赫, 33.33兆赫
LVDS / LVCMOS输出格式
集成环路滤波器
节省空间的4.4毫米× 5.0毫米TSSOP
0.235 W的电源消耗
3.3 V工作电压
概述
该AD9573提供了一个高度集成的双输出时钟
发电机的功能,包括一个片上PLL内核,是
对于PCI -E的应用进行了优化。整数N分频PLL设计
是基于ADI公司,高成熟的投资组合
高性能,低抖动频率合成器,以最大限度地提高线路
卡的性能。与苛刻的相位其他应用程序
噪声和抖动的要求也受益于这一部分。
PLL部分由低噪声的相位频率
检测器(PFD ) ,精密电荷泵,低相位噪声
电压控制振荡器(VCO ) ,和一个预编程的
反馈分频器和输出分频器。
通过连接一个外部25 MHz晶振,输出频率
的100兆赫和33.33兆赫可以被锁定到输入的参考。
输出分频器和反馈分频器比率是前原
编程为所需的输出速率。无需外部环路滤波器
组件是必需的,从而节省宝贵的设计时间
和电路板空间。
在AD9573可在一个16引脚4.4毫米× 5.0毫米TSSOP
并且可以从3.3 V单电源供电。温度
范围为-40 ° C至+ 85°C 。
应用
线卡,交换机和路由器
CPU /应用的PCIe
低抖动,低相位噪声时钟发生
功能框图
VDD = 5
LDO
3阶
LPF
分频器
PFD / CP
LVDS
100MHz
LVCMOS
33.33MHz
XTAL
OSC
VCO
AD9573
GND - 5
OE
07500-001
图1 。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2009 ADI公司保留所有权利。
AD9573
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
PLL特征................................................ ...................... 3
时钟输出抖动............................................... ........................ 3
时钟输出................................................ ............................... 3
时序特性................................................ ................ 4
控制引脚................................................ .................................. 4
电源................................................. ............................................. 4
晶体振荡器................................................ .......................... 4
时序图................................................ .......................... 4
绝对最大额定值............................................... ............. 5
热阻................................................ ...................... 5
ESD注意事项................................................ ................................... 5
引脚配置和功能描述.............................. 6
典型性能特征.............................................. 7
术语................................................. ...................................... 8
工作原理............................................... .......................... 9
输出................................................. .......................................... 9
相位频率检测器( PFD)和电荷泵.......... 9
电源................................................ .................................. 9
LVDS时钟分配............................................... ........... 10
CMOS时钟分配............................................... ......... 10
电源和接地注意事项和电源
拒绝................................................. ..................................... 10
外形尺寸................................................ ....................... 11
订购指南................................................ .......................... 11
修订历史
7月9日 - 修订版0 :初始版
第0版|第12页2
AD9573
特定网络阳离子
典型(典型值) ,给出了V
DD
= 3.3 V± 10 % ,T
A
= 25 ℃,除非另有说明。最小值(分钟)和最高(最大)值给出
在整个V
DD
和T
A
( -40 ° C至+ 85°C )的变化。
PLL特性
表1中。
参数
噪声特性
PLL噪声( 100 MHz输出)
@ 1千赫
@ 10千赫
@ 100千赫
@ 1兆赫
@ 10MHz的
@ 30兆赫
PLL噪声( 33.33 MHz输出)
@ 1千赫
@ 10千赫
@ 100千赫
@ 1兆赫
@ 5 MHz的
虚假内容
优异的PLL图
典型值
最大
单位
测试条件/评论
121
128
131
144
150
151
131
137
140
150
151
70
217.5
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的
dBc的/赫兹
时钟输出抖动
表2中。
参数
LVDS输出绝对时间抖动
RMS抖动( 100 MHz输出)
典型值
540
最大
单位
FSEC
测试条件/评论
12千赫至20兆赫
时钟输出
表3中。
参数
LVDS时钟输出
输出频率
差分输出电压(V
OD
)
台达V
OD
输出失调电压(V
OS
)
台达V
OS
短路电流(I
SA
, I
SB
)
占空比
LVCMOS时钟输出
输出频率
输出高电压(V
OH
)
输出低电压(V
OL
)
占空比
典型值
最大
100
700
25
1.375
25
24
55
33.33
V
S
0.1
45
0.1
55
单位
兆赫
mV
mV
V
mV
mA
%
兆赫
V
V
%
测试条件/评论
终止= 100 Ω差分
500
1.125
640
1.25
14
输出短路到GND
45
采购1.0毫安电流
下沉1.0毫安电流
第0版|第12页3
AD9573
时序特性
表4 。
参数
LVDS
输出上升时间,t
RL
输出下降时间,t
FL
LVCMOS
输出上升时间,t
RC
输出下降时间,t
FC
140
140
0.25
0.25
典型值
200
200
0.60
0.80
最大
260
260
2.5
2.5
单位
ps
ps
ns
ns
测试条件/评论
终止= 100 Ω差分;
负载
= 0 pF的
20%到80%,测得的差动
80 %到20% ,测得的差动
终止=开
20 %至80% ;
负载
= 5 pF的
80 %至20% ;
负载
= 5 pF的
控制引脚
表5 。
参数
输入特性
OE引脚
逻辑1电压
逻辑0电压
逻辑1电流
逻辑0当前
典型值
最大
单位
测试条件/评论
OE有一个50 kΩ的上拉下拉电阻。
2.5
0.8
120
1.0
V
V
μA
μA
动力
表6 。
参数
电源
功耗
3.0
典型值
3.3
235
最大
3.6
285
单位
V
mW
测试条件/评论
晶体振荡器
表7中。
参数
水晶规格
频率
ESR
负载电容
相位噪声
稳定性
典型值
25
40
18
138
30
+30
最大
单位
兆赫
Ω
pF
dBc的/赫兹
PPM
测试条件/评论
并联谐振/基本模式
@ 1 kHz偏置
时序图
迪FF erential
信号
80%
50%
20%
07500-003
单端
80%
V
OD
CMOS
5pF的负载
20%
t
RL
t
FL
t
RC
t
FC
图2. LVDS时序,微分
图3. LVCMOS时序
第0版|第12页4
07500-004
AD9573
绝对最大额定值
表8 。
参数
VDD , VDDA , VDDX和VDD33到GND
XO1 , XO2到GND
100M , 100M , 33M到GND
结温
1
存储温度范围
焊接温度( 10秒)
1
热阻
等级
0.3 V至3.6 V
0.3 V到V
S
+ 0.3 V
0.3 V到V
S
+ 0.3 V
150°C
-65 ° C至+ 150°C
300°C
θ
JA
被指定为最坏的条件下,也就是说,一个设备
焊在电路板的表面贴装封装。
热阻抗测量是在一个4层
板中按照EIA / JESD51-7静止空气。
表9.热阻
套餐类型
16引脚TSSOP
θ
JA
90.3
单位
° C / W
见表9 θ
JA 。
注意,超出上述绝对最大额定值
可能对器件造成永久性损坏。这是一个应力
只有等级;该器件在这些或任何功能操作
上述其他条件下的作战指示
本规范的部分,是不是暗示。暴露在绝对
最大额定值条件下工作会影响
器件的可靠性。
ESD警告
AD9573
1
0.1F
VS
VS
Cx
4
0.1F
5
Cx
6
7
VS
水晶:
京瓷CX- 49G
CX = 33pF的
0.1F
8
XO2
GNDX
GNDA
VDDA
VDD
VDD33
33M
GND33
1nF
2
3
VDDA
VDDX
XO1
GND
100M
100M
15
14
0.1F
13
12
11
10
9
07500-002
GNDA
OE
16
50
50
VS
VS
0.1F
R
T
=
100
图4.典型应用
第0版|第12页5
查看更多AD9573PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AD9573
    -
    -
    -
    -
    终端采购配单精选

查询更多AD9573供应信息

深圳市碧威特网络技术有限公司
 复制成功!