添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第309页 > AD9518-1ABCPZ-RL7
数据表
特点
低相位噪声,锁相环(PLL)的
片内VCO调谐从2.30 GHz到2.65 GHz的
外部VCO / VCXO至2.4 GHz的可选
1路差分或2路单端基准输入
参考监控能力
返回式自动和手动参考
切换/缓缴模式
接受LVPECL , LVDS或CMOS的参考频率为250 MHz
在路径PFD可编程延迟
数字或模拟锁定检测,可选
3对1.6 GHz的LVPECL输出
每对输出共用一个1至32分频器用粗
相位延迟
添加剂输出抖动: 225 fs的有效值
通道至通道偏移配对的<10 ps的输出
上电时所有输出自动同步
手动输出同步提供
采用48引脚LFCSP封装
6路输出时钟发生器与
集成2.5 GHz的VCO
AD9518-1
功能框图
CP
LF
切换
和监控
REF1
REFIN
REF2
状态
MONITOR
PLL
VCO
CLK
分频器
及的MUX
DIV / Φ
DIV / Φ
DIV / Φ
串行控制端口
数字逻辑
LVPECL
LVPECL
LVPECL
OUT0
OUT1
OUT2
OUT3
OUT4
OUT5
图1 。
应用
低抖动,低相位噪声时钟分配
10/40/100 Gb /秒的网络线卡,包括SONET ,
同步以太网, OTU2 / 3/4
前向纠错( G.710 )
时钟高速ADC , DAC的, DDS中, DDC的,公爵, MxFEs
高性能无线收发器
ATE和高性能仪器仪表
概述
AD9518-1
1
提供多路输出时钟分配
功能与亚皮秒级抖动性能,以及一个
片上PLL和VCO 。片内VCO调谐从2.30 GHz到
2.65 GHz的。或者,高达2.4 GHz的外部VCO / VCXO
都可以使用。
AD9518-1
强调低抖动和相位噪声最大化
数据转换器的性能,并且它可以使用其他应用程序
用苛刻的相位噪声和抖动要求。
AD9518-1
拥有6 LVPECL输出(三对) 。
LVPECL输出工作于1.6 GHz的。
对于需要额外的输出的应用中,晶体
参考输入端,零延迟,或EEPROM,用于自动
在启动配置中,
AD9520
AD9522
是可用的。
此外,该
AD9516
AD9517
类似于
AD9518
但有输出的不同组合。
每对输出都有分频器,使两者的鸿沟
比和粗调延迟(或相位)进行设置。划分范围
对于LVPECL输出为1 32 。
AD9518-1
在一个48引脚LFCSP封装,可以是
从3.3 V单电源供电。外部VCO ,这
需要更大的电压范围内,可通过收纳
连接电荷泵电源( VCP)至5 V的独立
LVPECL电源可以为2.5 V至3.3 V (标称值) 。
AD9518-1
是在工业中指定的操作
范围为-40 ° C至+ 85°C 。
1
AD9518
用于整个数据表指的所有成员
AD9518
家庭。然而,当
AD9518-1
被使用时,它指的是特定
会员单位
AD9518
家庭。
版本C
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113 2007-2012 ADI公司保留所有权利。
06430-001
AD9518-1
AD9518-1
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 3
规格................................................. .................................... 4
电源要求............................................... 4 ........
PLL特征................................................ ...................... 4
时钟输入................................................ .................................. 6
时钟输出................................................ ............................... 6
时序特性................................................ ................ 6
时钟输出添加剂相位噪声(仅分发;
VCO分频器未使用) ............................................. ................. 7
时钟输出绝对相位噪声( VCO内部使用) 7 ....
时钟输出绝对时间抖动(时钟发生器
使用内部VCO ) .............................................. ...................... 8
时钟输出绝对时间抖动(时钟清理使用
内置VCO ) .............................. ................................ 8
时钟输出绝对时间抖动(时钟发生器
使用外部VCXO ) .............................................. .................. 8
时钟输出添加剂时抖动( VCO分频器
未使用) .............................. ........................................ 9
时钟输出添加剂时抖动( VCO分频器使用) ...... 9
串行控制端口............................................... ...................... 10
PD , SYNC ,和RESET引脚........................................... .......... 10
LD ,状态和REFMON销........................................... 11
功耗................................................ ....................... 11
时序图................................................ ............................ 12
绝对最大额定值............................................... ........... 13
数据表
热阻................................................ .................... 13
ESD注意事项................................................ ................................ 13
引脚配置和功能描述........................... 14
典型性能特征........................................... 16
术语................................................. ................................... 20
详细框图............................................... ................. 21
工作原理............................................... ....................... 22
操作配置................................................ ...... 22
数字锁定检测( DLD ) ............................................ ........... 30
时钟分配................................................ ..................... 34
复位方式................................................ ................................ 38
掉电模式.............................................. .................... 38
串行控制端口............................................... .......................... 40
串行控制端口引脚说明....................................... 40
串行控制端口的一般操作............................... 40
指令字( 16位) ........................................... ..... 41
MSB / LSB优先传输............................................. .............. 41
热性能................................................ .................... 44
控制寄存器................................................ ............................ 45
控制寄存器映射概述.............................................. 45
控制寄存器映射说明......................................... 47
应用信息................................................ .............. 59
频率规划使用AD9518 .................................. 59
利用AD9518输出的ADC时钟应用.... 59
LVPECL时钟分配............................................... ...... 60
外形尺寸................................................ ....................... 61
订购指南................................................ .......................... 61
版本C |页64 2
数据表
修订历史
1月12日 - 修订版。 B到C版
更改为0x232说明,表49 ........................................ 58
9月11日 - 修订版。 A到版本B
更改应用程序并概述第1 .......
切换到CPRSET引脚电阻参数,表1 .................... 4
更改表2 .............................................. .............................. 4
输出的变化来测试条件/评论专栏
差分电压(V
OD
)参数,表4 ............................... 5
更改为逻辑1电流和逻辑0电流参数,
表14 ................................................ ............................................. 10
改变测试条件/ LVPECL的评论栏
通道(分频器加输出驱动器)参数,表16 ..... 11
更改表19 .............................................. .......................... 14
更改标题,图11和图16 ............................ 17
补充图26 ,重新编号按顺序............................... 19
切换到PLL外部环路滤波器组............................... 27
更改参考切换和预分频器部分......... 28
更改评论/条件柱,表27 .............. 29
更改为自动/内部保持模式和
频率状态监控部分............................................. 32
更改VCO校准部分........................................... 33
更改时钟分配部分........................................ 34
更改写第.............................................. ................... 40
变化图47 .............................................. .......................... 42
更改表41 .............................................. .......................... 44
更改注册地址量0x01C ,表42 ............................ 45
更改寄存器地址0x017的位[ 1 : 0]和
注册地址为0x018的位[ 2 : 0 ] ,表44 ................................. 50
更改注册地址量0x01C位[ 5 : 1 ] ,表44 ............ 53
更改为第5位,寄存器地址0x191 ,注册
地址0x194和寄存器地址0x197 ,表46 ............... 56
更改LVPECL时钟分配部分....................... 60
更新的外形尺寸和改变
订购指南................................................ ............................... 61
AD9518-1
1月10日 - 修订版。 0到版本A
增加了48引脚LFCSP封装( CP- 48-8 ) ....................通用
更改功能,应用程序,并概述1 .....
更改为CPRSET引脚电阻参数.................................. 4
更改V
CP
电源参数................................................ 11
更改表18 .............................................. .......................... 13
添加裸露焊盘符号图4 ;
更改表19 .............................................. .......................... 14
切换到高频时钟分配-CLK或
外部VCO > 1600 MHz的部分;更改为表21 .......... 22
更改表23 .............................................. .......................... 24
改变配置和寄存器设置部分........... 25
改变相位频率检测器( PFD )第................ 26
更改电荷泵( CP ) ,片上VCO , PLL
外部环路滤波器和PLL参考输入部分......... 27
切换到图31 ;补充图32 ......................................... 27
更改参考切换和预分频器部分......... 28
和改变A,B计数器部分和表27 .................. 29
更改为缓缴部分.............................................. ............ 31
更改VCO校准部分........................................... 33
更改时钟分配部分........................................ 34
更改表32 ;改变信道频率
司( 0 ,1和2)第........................................ ................ 35
更改写第.............................................. .................. 40
变化图46 .............................................. .......................... 42
添加了热性能部分;添加表41 ............ 44
更改0x003寄存器地址............................................. 45
更改表43 .............................................. .......................... 47
更改表44 .............................................. .......................... 48
更改表45 .............................................. .......................... 55
更改表46 .............................................. .......................... 57
更改表47 .............................................. .......................... 58
更改表48 .............................................. .......................... 59
增加了频率规划使用AD9518科............ 60
更改LVDS时钟分配部分............................ 61
变化图52和图54 ;增加了图53 .............. 61
添加裸露焊盘的符号来外形尺寸;
更改订购指南.............................................. ............. 62
9月7日 - 修订版0 :初始版
版本C |第64 3
AD9518-1
特定网络阳离子
数据表
典型值给出了V
S
= V
S_LVPECL
= 3.3 V ± 5%; V
S
≤ V
CP
= 5.25 V ;牛逼
A
= 25 ;
SET
= 4.12 kΩ的; CP
RSET
= 5.1千欧,除非另有说明。
的最大值和最小值,给出了整个V
S
和T
A
( -40 ° C至+ 85°C )的变化。
电源要求
表1中。
参数
V
S
V
S_LVPECL
V
CP
RSET引脚电阻
CPRSET引脚电阻
旁路引脚电容
3.135
2.375
V
S
2.7
典型值
3.3
最大
3.465
V
S
5.25
10
单位
V
V
V
k
k
nF
测试条件/评论
3.3 V ± 5%
标称2.5 V至3.3 V± 5 %
标称3.3 V至5.0 V± 5 %
设置内部偏置电流;连接到接地
设置内部CP电流范围,名义上4.8毫安( CP_lsb = 600 μA) ;
实际的电流可以通过CP_lsb = 3.06 / CPRSET计算;
连接到接地
旁路内部LDO稳压器;必要LDO的稳定性;
连接到接地
4.12
5.1
220
PLL特性
表2中。
参数
VCO ( ON- CHIP)
频带
VCO增益(K
VCO
)
调谐电压(V
T
)
频推(开环)
相位噪声在100 kHz偏置
在1 MHz的相位噪声抵消
参考输入
差模( REFIN , REFIN )
输入频率
输入灵敏度
0
250
2300
50
0.5
1
105
124
V
CP
0.5
典型值
最大
2650
单位
兆赫
兆赫/ V
V
兆赫/ V
dBc的/赫兹
dBc的/赫兹
测试条件/评论
见图11
参见图6
V
CP
≤ V
S
使用内部VCO时;在此范围之外,则CP
杂散可能会增加由于CP的向上/向下的不匹配
F = 2475 MHz的
F = 2475 MHz的
差模(可容纳单端输入
交流接地无驱动输入)
低于约1兆赫的频率应该是直流耦合;当心
匹配V
CM
(自偏压)
PLL品质因数( FOM )的随压摆率提高
(参见图10) ;
输入灵敏度是足够的交流耦合
250
兆赫
mV的P-P
LVPECL和LVDS信号
自偏压, REFIN
自偏压, REFIN
输入电阻, REFIN
输入电阻, REFIN
双通道单端模式( REF1 , REF2 )
输入频率(交流耦合)
输入频率(直流耦合)
输入灵敏度(交流耦合)
输入逻辑高
输入逻辑低电平
输入电流
脉冲宽度高/低
输入电容
相位/频率检测器( PFD )
PFD输入频率
反冲脉冲宽度
1.3
2.9
6.0
1.35
1.30
4.0
4.4
20
0
0.8
2.0
100
1.8
2
100
45
0.8
+100
1.60
1.50
4.8
5.3
1.75
1.60
5.9
6.4
250
250
V
V
k
k
兆赫
兆赫
V P-P
V
V
A
ns
pF
兆赫
兆赫
ns
ns
ns
REFIN的自偏压
1
REFIN的自偏压
1
自偏置
1
自偏置
1
两个单端CMOS兼容输入
压摆率> 50 V / μs的
压摆率> 50 V / μs的; CMOS电平
不应超过V
S
p-p
此值确定的允许输入的占空比,并且是
的时间,一个方波高/低
每个引脚, REFIN / REFIN ( REF1 / REF2 )
反冲脉冲宽度= 1.3纳秒, 2.9纳秒
反冲脉冲宽度= 6.0纳秒
寄存器0x017 [1:0 ]条件= 01b
寄存器0x017 [1:0 ] = 00B ;寄存器0x017 [1:0 ] = 11b时
寄存器0x017 [1:0 ] = 10b的
版本C |第64 4
数据表
参数
电荷泵( CP )
I
CP
吸入/源
高价值
低价值
绝对精度
CP
RSET
范围
I
CP
高阻抗模式泄漏
下沉和源电流匹配
I
CP
与CP
V
I
CP
与温度的关系
预分频器( N部分频器)
预分频器输入频率
P = 1 FD
P = 2 FD
P = 3 FD
P = 2的DM (2/3)
P = 4的DM (4/5)
P = 8 DM ( 8/9 )
P = 16 DM ( 16/17 )
P = 32 DM ( 32/33 )
预分频器输出频率
PLL分频延误
000
001
010
011
100
101
110
111
噪声特性
在带内相位噪声的电荷
泵/相位频率检测器
( In-Band这是在PLL的LBW)
频率为500 kHz PFD频率
在1 MHz PFD频率
在10 MHz PFD频率
在50 MHz的PFD频率
PLL品质因数( FOM )
典型值
最大
单位
AD9518-1
测试条件/评论
CP
V
是CP引脚电压; V
CP
是电荷泵电源电压
可编程
与CP
RSET
= 5.1 k
CP
V
= V
CP
/2 V
4.8
0.60
2.5
2.7/10
1
2
1.5
2
mA
mA
%
k
nA
%
%
%
0.5 < CP
V
& LT ; V
CP
0.5 V
0.5 < CP
V
& LT ; V
CP
0.5 V
CP
V
= V
CP
/2 V
VCXO / VCO反馈分频器N-P , A,B ,R
部分
300
600
900
200
1000
2400
3000
3000
300
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
A, B计数器输入频率(预分频器输入频率划分
通过P)
注册0x019 : R,位[5 : 3 ] ; N,位[2: 0] (见表44)
关闭
330
440
550
660
770
880
990
ps
ps
ps
ps
ps
ps
ps
ps
锁相环的带内相位噪声基底估计通过测量
在VCO和减法器的输出的带内相位噪声
20日志(N) (N为N分频器的值)
165
162
151
143
220
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
PLL数字锁定检测窗口
2
需要锁(边重合)
低量程( ABP 1.3纳秒, 2.9纳秒)
高量程( ABP 1.3纳秒, 2.9纳秒)
高量程( ABP 6.0纳秒)
解锁锁定后(滞后)
2
低量程( ABP 1.3纳秒, 2.9纳秒)
高量程( ABP 1.3纳秒, 2.9纳秒)
高量程( ABP 6.0纳秒)
1
2
3.5
7.5
3.5
7
15
11
ns
ns
ns
ns
ns
ns
参考转换速率> 0.25 V / ns的; FOM + 10日志(F
PFD
)是一个近似
在PFD / CP的带内相位噪声(在平坦的区域)的形变内
PLL环路带宽;运行闭环时,相
噪音方面,截至VCO输出观察,增加了20数(N )
信号可在LD ,状态和REFMON销
当通过相应的寄存器设置选择
通过寄存器0x017 [1: 0]和注册量0x018 [ 4 ]
寄存器0x017 [1:0 ] = 00b,那么的01b , 11b中;注册量0x018 [4] = 1b中
寄存器0x017 [1:0 ] = 00b,那么的01b , 11b中;注册量0x018 [4] = 0B
寄存器0x017 [1:0 ] = 10b中;注册量0x018 [4] = 0B
寄存器0x017 [1:0 ] = 00b,那么的01b , 11b中;注册量0x018 [4] = 1b中
寄存器0x017 [1:0 ] = 00b,那么的01b , 11b中;注册量0x018 [4] = 0B
寄存器0x017 [1:0 ] = 10b中;注册量0x018 [4] = 0B
REFIN REFIN和自偏置点略微偏移,以避免在一个开放的输入条件喋喋不休。
用于数字锁的可靠操作检测, PFD频率的周期必须大于向解锁后的锁定时间。
版本C |第64个5
查看更多AD9518-1ABCPZ-RL7PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AD9518-1ABCPZ-RL7
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
AD9518-1ABCPZ-RL7
ADI/亚德诺
21+
16800
LFCSP48
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:3008610302 复制 点击这里给我发消息 QQ:2850971775 复制
电话:755-23914055
联系人:郭
地址:深圳市福田区华强广场C座24I
AD9518-1ABCPZ-RL7
ADI
1628+
522
QFN-48
全新原装 一站式配单
QQ: 点击这里给我发消息 QQ:421123133 复制

电话:13410941925
联系人:李先生【原装正品,可开发票】
地址:深圳市福田区福田街道岗厦社区彩田路3069号星河世纪A栋1511A12
AD9518-1ABCPZ-RL7
ADI
24+
6000
QFN-48
原装正品现货,可开增值税专用发票
QQ: 点击这里给我发消息 QQ:1248156793 复制 点击这里给我发消息 QQ:519794981 复制

电话:0755-83242658
联系人:廖先生
地址:广东深圳市福田区华强北路赛格科技园4栋西3楼3A31-32室★十佳优质供应商★
AD9518-1ABCPZ-RL7
ADI
24+
5000
QFN-48
100%原装正品,只做原装正品
QQ: 点击这里给我发消息 QQ:153461020 复制

电话:0755-23996734
联系人:李先生
地址:深圳市福田区华航社区中航路4号都会100大厦A座11C
AD9518-1ABCPZ-RL7
AD一级代理
20+
22600
N.A
原装现货假一赔十★品惠特价热卖
QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
AD9518-1ABCPZ-RL7
ANALOG
2425+
11280
LFCSP48
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:3004005668 复制 点击这里给我发消息 QQ:962143175 复制

电话:15914072177
联系人:林先生
地址:深圳市福田区华强北街道佳和潮流前线商场负一楼1A236
AD9518-1ABCPZ-RL7
ADI/亚德诺
24+
32883
QFN-48
公司现货,全新原厂原装正品!
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
AD9518-1ABCPZ-RL7
Analog Devices Inc.
24+
10000
48-LFCSP-VQ(7x7)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
AD9518-1ABCPZ-RL7
Analog Devices Inc.
24+
10000
48-VFQFN Exposed Pad
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
AD9518-1ABCPZ-RL7
ADI
24+
10000
QFN-48
原厂一级代理,原装现货
查询更多AD9518-1ABCPZ-RL7供应信息

深圳市碧威特网络技术有限公司
 复制成功!