添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第255页 > AD9281-EB
a
特点
完整的双通道匹配ADC
低功耗: 225毫瓦( +3 V电源)
单电源: 2.7 V至5.5 V
微分非线性误差: 0.1 LSB
片上模拟输入缓冲器
片内基准
信号 - 噪声比: 49.2分贝
超过七有效位数
无杂散动态范围:-65分贝
保证无失码
28引脚SSOP
伊通社
Iinb
IREFB
IREFT
QREFB
QREFT
VREF
REFSENSE
Qinb
奇纳
双通道8位
分辨率CMOS ADC
AD9281
功能框图
AVDD
AVSS
时钟
DVDD
DVSS
"I" ADC
参考
卜FF器
异步
多路复用器
1V
芯片
SELECT
状态
产量
卜FF器
数据
8位
I
注册
AD9281
睡觉
SELECT
"Q" ADC
Q
注册
产品说明
产品亮点
的AD9281是一个完整的双通道, 28 MSPS, 8位
CMOS ADC。在AD9281针对应用进行了优化
当需要两个ADC之间的密切配套行动(例如,
I / Q通道通信应用) 。在28 MHz的
采样率和宽输入带宽将覆盖窄
带和扩频信道。在AD9281集成
两个8位, 28 MSPS的ADC,两个输入缓冲放大器,一个内部
基准电压源和多路复用数字输出缓冲器。
每个ADC集成了一个同步采样采样和
保持放大器在其输入端。模拟输入缓冲;没有
外部输入缓冲器的运算放大器将被要求在大多数应用
系统蒸发散。这些ADC采用多级管道实施
体系结构,提供精确的性能和无担保
丢失代码。 ADC的输出被移植到一个多
路开关连接数字输出缓冲器。
该AD9281是采用先进的低成本CMOS制造
过程中,工作于2.7 V单电源5.5 V和
消耗225毫瓦的功率(在3 V电源) 。在AD9281
输入结构接受单端或差分信号,
提供出色的动态性能达到和超过
14 MHz的奈奎斯特输入频率。
1.双路,8位, 28 MSPS ADC
一对高性能的28 MSPS的ADC是opti-
得到优化的无杂散动态性能,提供了
的I和Q或分集信道的信息的编码。
2.低功耗
完整的CMOS双ADC功能消耗低
225毫瓦的单电源( 3 V电源) 。在AD9281
在工作电源电压范围为2.7 V至5.5 V.
3.在片内基准电压
的AD9281包括一个片上补偿的带隙
电压参考引脚可编程为1 V或2 V.
4.片上的模拟输入缓冲器消除了对外部
运算放大器的大多数应用。
5.单8位数字输出总线
的AD9281 ADC输出进行交织到一个单一的
输出总线节省电路板空间和数字引脚数。
6.小包装
该AD9281提供了完整的集成功能,在
紧凑的28引脚SSOP封装。
7.产品系列
在AD9281双通道ADC是一个双通道10位引脚兼容
ADC ( AD9201 ) 。
英文内容
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 1999
AD9281–SPECIFICATIONS
参数
决议
转化率
DC精度
微分非线性
积分非线性
微分非线性( SE )
1
积分非线性( SE )
1
零刻度误差,失调误差
满量程误差,增益误差
增益匹配
胶印比赛
模拟量输入
输入电压范围
输入电容
孔径延迟
孔径不确定性(抖动)
孔径延迟匹配
输入带宽( -3 dB)的
小信号( -20分贝)
全功率(0 dB为单位)
内部参考
输出电压(1V模式)
输出电压容差( 1 V模式)
输出电压( 2 V模式)
输出电压容差( 2 V模式)
负载调整率( 1 V模式)
负载调整率( 2 V模式)
电源
工作电压
电源电流
耗电量
掉电
电源抑制
动态性能
2
信号与噪声和失真
F = 3.58 MHz的
F = 14 MHz的
信号 - 噪声
F = 3.58 MHz的
F = 14 MHz的
总谐波失真
F = 3.58 MHz的
F = 14 MHz的
无杂散动态范围
F = 3.58 MHz的
F = 14 MHz的
双音互调失真
3
微分相位
微分增益
串扰抑制
F
S
DNL
INL
DNL
INL
E
ZS
E
FS
( AVDD = + 3V , DVDD = 3 V,F
样品
= 28 MSPS , VREF = 2 V , INB = 0.5 V,T
给T
最大
除非另有说明)
典型值
8
28
±
0.1
±
0.25
±
0.2
±
0.3
±
1
±
1.2
±
0.2
±
1.2
–0.5
最大
单位
兆赫
最低位
最低位
最低位
最低位
% FS
% FS
最低位
最低位
V
pF
ns
ps
ps
兆赫
兆赫
V
mV
V
mV
mV
mV
V
V
mA
mA
mW
mW
% FS
REFSENSE = VREF
REFSENSE = GND
1毫安负载电流
1毫安负载电流
( 32 MHz时为+ 25 ° C)
REFT = 1.0 V, REFB = 0.0 V
REFT = 1.0 V, REFB = 0.0 V
条件
符号
±
1.0
±
1.5
±
3.2
±
5.4
艾因
C
IN
t
AP
t
AJ
BW
AVDD/2
2
4
2
2
240
245
VREF
VREF
VREF
1
±
10
2
±
15
±
10
±
15
2.7
2.7
3
3
75
0.1
225
16
0.15
±
35
AVDD
DVDD
I
AVDD
I
DVDD
P
D
PSR
SINAD
5.5
5.5
260
0.75
STBY = AVDD ,时钟低
46.4
SNR
47.8
THD
49.1
48
49.2
48.5
–67.5
–60
–49.5
dB
dB
dB
dB
dB
dB
dB
dB
dB
%
dB
SFDR
49.6
IMD
DP
DG
65
56
–58
0.2
0.08
–62
F = 44.9 MHz和45.52 MHz的
NTSC 40 IRE国防部匝道
F
S
= 14.3兆赫
–2–
英文内容
AD9281
参数
动态性能( SE )
1
信号与噪声和失真
F = 3.58 MHz的
信号 - 噪声
F = 3.58 MHz的
总谐波失真
F = 3.58 MHz的
无杂散动态范围
F = 3.58 MHz的
数字输入
高输入电压
低输入电压
直流漏电流
输入电容
逻辑输出(与DVDD = 3V)
高电平输出电压
(I
OH
= 50
A)
低电平输出电压
(I
OL
= 1.5 mA)的
逻辑输出(与DVDD = 5 V)
高电平输出电压
(I
OH
= 50
A)
低电平输出电压
(I
OL
= 1.5 mA)的
数据有效延迟
MUX选择延迟
数据使能延时
数据高阻延迟
时钟
时钟脉冲宽度高
时钟脉冲宽度低
流水线延迟
笔记
1
SE是单端输入, REFT = 1.5 V, REFB = -0.5 V.
2
AIN差分2 V峰峰值, REFT = 1.5 V, REFB = -0.5 V.
3
IMD称为较大的两个输入信号。
特定网络阳离子如有更改,恕不另行通知。
符号
SINAD
典型值
最大
单位
条件
47.2
SNR
48
THD
–55
SFDR
–58
V
IH
V
IL
I
IN
C
IN
2.4
±
6
2
0.3
dB
dB
dB
dB
V
V
A
pF
V
OH
V
OL
2.88
0.095
V
V
V
OH
V
OL
t
OD
t
MD
t
ED
t
DHZ
t
CH
t
CL
16.9
16.9
4.5
0.4
11
7
13
13
V
V
ns
ns
ns
ns
ns
ns
周期
C
L
= 20 pF的。输出电平
90%的终值
3.0
t
OD
时钟
输入
ADC采样
#1
ADC采样
#2
ADC采样
#3
ADC采样
#4
ADC采样
#5
SELECT
输入
Q通道
输出启用
t
MD
我道
输出启用
#1试样
Q通道
产量
#2试样
Q通道
产量
样品# 1-1
Q通道
产量
数据
产量
样品# 1-3
Q通道
产量
样品# 1-2
Q通道
产量
样品# 1-1
我道
产量
#1试样
我道
产量
图1. ADC时序
英文内容
–3–
AD9281
绝对最大额定值*
引脚功能描述
参数
尊重
to
P
in
–0.3
–0.3
–0.3
–6.5
–0.3
–0.3
–1.0
–0.3
–0.3
–0.3
–65
最大
+6.5
+6.5
+0.3
+6.5
AVDD + 0.3
DVDD + 0.3
AVDD + 0.3
AVDD + 0.3
AVDD + 0.3
AVDD + 0.3
+150
+150
+300
单位
V
V
V
V
V
V
V
V
V
V
°C
°C
°C
1
2
3
4
5
6
7
8
9
10
11
12
名字
DVSS
DVDD
NC
NC
D0
D1
D2
D3
D4
D5
D6
D7
描述
数字地
数字电源
没有连接
没有连接
0位( LSB )
第1位
第2位
第3位
4位
第5位
第6位
位7 ( MSB)中
AVDD
AVSS
DVDD
DVSS
AVSS
DVSS
AVDD
DVDD
CLK
AVSS
数字输出
DVSS
AINA , AINB
AVSS
VREF
AVSS
REFSENSE
AVSS
REFT , REFB
AVSS
结温
储存温度
焊接温度
10秒
*注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的任何其他条件,在操作说明
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间可能会影响器件的可靠性。
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
SELECT
时钟
睡觉
INA -I
INB -I
REFT -I
REFB -I
AVSS
REFSENSE
VREF
AVDD
REFB -Q
REFT -Q
INB -Q
INA -Q
片选
您好我道手续,罗Q通道输出
时钟
嗨关机,罗正常运行
我通道,输入
I通道, B输入
顶级去耦参考, I通道
底部参考解耦, I通道
模拟地
参考选择
内部基准电压
模拟电源
底部参考解耦,Q通道
顶级去耦参考,Q通道
Q通道B输入
Q通道A输入
HI-高阻抗,卢正常运行
订购指南
模型
温度
范围
描述
选项*
AD9281ARS -40 ° C至+ 85°C
AD9281-EB
* RS =缩小外形。
28引脚SSOP
RS-28
评估板
引脚配置
DVSS
DVDD
NC
NC
( LSB ) D0
D1
D2
D3
D4
D5
D6
( MSB)中的D7
SELECT
时钟
NC =无连接
片选
INA -Q
INB -Q
REFT -Q
AD9281
顶视图
(不按比例)
REFB -Q
AVDD
VREF
REFSENSE
AVSS
REFB -I
REFT -I
INB -I
INA -I
睡觉
规格定义
积分非线性( INL )
积分非线性是指每个单独的偏差
从“零”,通过绘制的线码“全尺寸”的
作为“零”点第一个代码跃迁发生之前的1/2 LSB
化。 “全尺寸”的定义为1级1/2 LSB的超越去年
代码转换。的偏差是从中心测量
每一个特定的代码来该直线的。
微分非线性( DNL ,无失
代码)
理想的ADC码转换是完全1 LSB
分开。 DNL是从这个理想值的偏差。它往往是
在分辨率无失码的形式指定
( NMC )的保证。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD9281具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
英文内容
AD9281
AVDD
DRVDD
AVDD
AVDD
AVDD
AVDD
DRVSS
DRVSS
AVSS
AVSS
AVSS
AVSS
AVSS
一。 D0 -D9
AVDD
AVDD
REFBS
B 。三态待机
AVDD
AVDD
。 CLK
AVDD
IN
AVSS
AVDD
AVSS
AVSS
REFBF
AVSS
AVSS
AVSS
。 INA , INB
。参考
F。 REFSENSE
克。 VREF
图2.等效电路
偏移误差
第一个转变应该发生在一个水平1 LSB以上“零”。
偏移量被定义为实际的第一代码的偏差跃迁
从化这一点。
胶印比赛
的规模。增益误差是实际的差的偏差BE-
吐温的第一和最后一个代码转换和理想的区别
在第一和最后一个代码转换之间。
增益匹配
I和Q通道之间的增益误差的变化。
流水线延迟(延迟)
在I和Q通道之间的偏移误差的变化。
有效位数( ENOB )
对于一个正弦波, SINAD可以表示在num-方面
BER位。使用下面的公式,
N
= ( SINAD - 1.76 ) /6.02
能够得到性能测量表示为
N,
的有效位数。
因此,对于一种用于正弦波输入的有效位数
在一个给定的输入频率可以直接从计算其
SINAD测量。
总谐波失真( THD )
时钟周期的转换起始和之间的数
所提供的相关联的输出数据。新的输出
数据提供每一个时钟上升沿。
MUX选择延迟
在SELECT引脚的数据水平的变化之间的延迟,
在输出引脚有效数据。
电源抑制
该规范显示,从满量程的最大变化
与在最小限的值的供给的值
用在其最大极限的供给。
孔径抖动
THD是第6次谐波的COM的均方根和之比
ponents于所测量的输入信号的均方根值和
被表示为百分比或以分贝为单位。
信号 - 噪声比( SNR)的
孔径抖动是在孔径延迟的连续变化
样品,并表现为对输入到A / D转换噪声。
孔径延迟
信噪比的测量的输入信号的均方根值之比
下面的所有其它频谱分量的均方根和
奈奎斯特频率,不包括前六个谐波和直流。
对信噪比的值是用分贝表示。
无杂散动态范围( SFDR )
孔径延迟是所述采样和保持放大器的量度
( SHA)的性能,并且从的上升沿测量的
时钟输入,当输入信号被保持为转换。
信号与噪声和失真(S / N + D , SINAD )
输入的均方根值之间的分贝差
信号与峰值杂散信号。
增益误差
第一个代码转换应该会出现一个模拟值1 LSB
上面标称负满量程。最后要过渡
会出现一个模拟值1 LSB低于标称正满
英文内容
的S / N + D是测量输入的均方根值之比显
纳尔低于所有其它频谱分量的均方根和
奈奎斯特频率,包括谐波但不包括直流。
用于S / N + D的值以分贝表示。
–5–
高速ADC的USB FIFO评估套件
HSC -ADC- EVALB -SC / HSC -ADC- EVALB -DC
特点
捕获数字数据缓冲存储器板
高速ADC评估板使用
为简化评估
32 KB的FIFO深度在133 MSPS (可升级)
与ADC 分析器性能的措施
实时FFT和时域分析
分析SNR , SINAD , SFDR和谐波
简单的USB接口( 2.0)
与串口接口,支持模数转换器( SPI )
板上稳压电路,无需电源
6 V ,包含2的开关电源
兼容与Windows 98 (第二版) , Windows 2000中,
Windows ME和Windows XP中
功能框图
标准
USB 2.0
单或双
高速ADC
评估板
PS
网络过滤的
类似物
输入
REG
n
HSC -ADC- EVALB -SC
OR
HSC -ADC- EVALB -DC
CHB FIFO ,
32K,
133MHz
定时
电路
CHA FIFO ,
32K,
133MHz
SPI
05870-001
PS
+3.0V
REG
ADC
逻辑
所需设备
模拟信号源和抗混叠滤波器
低抖动时钟源
高速ADC评估板和ADC数据手册
PC运行的是Windows 98 (第二版) , Windows 2000中,
Windows Me或Windows XP中
最新版本的ADC Analyzer的
USB 2.0端口推荐( USB 1.1兼容)
时钟
电路
SPI
时钟输入
USB
CTLR
n
120针连接器
图1 。
产品亮点
1.
容易建立。
连接附带的电源供应和
信号源的两个评估板。然后连接
到PC ,并立即评估性能。
2.
用ADIsimADC 。
ADC Analyzer支持虚拟ADC
评价采用ADI公司专有的行为建模
技术。这允许多个之间的快速比较
的ADC ,带或不带硬件评估板。欲了解更多
信息,请参阅AN- 737在
www.analog.com/ADIsimADC 。
3.
USB端口连接到PC。
PC接口为USB 2.0
连接(1.1兼容)到PC上。一个USB电缆
试剂盒中提供。
4.
32 KB的FIFO。
FIFO中存储的数据从ADC进行处理。
一个引脚兼容的FIFO家庭使用,方便升级。
5.
高达133 MSPS编码速率对每个通道。
通道ADC与编码速率高达133 MSPS ,可使用
与FIFO板。多路解复用和输出
的ADC ,也可以与FIFO板,时钟速率用
高达266 MSPS 。
6.
支持ADC,具有串行接口或SPI 。
有些ADC
包括可以通过SPI更改的功能集。该FIFO
通过现有的USB支持这些SPI驱动功能
连接到电脑,而不需要额外的布线。
产品说明
高速ADC FIFO评估套件包括最新的
版本的ADC分析器和一个缓冲存储器板来捕获
数字数据从Analog Devices公司高速块
模拟 - 数字转换器(ADC )评估板。该FIFO
板通过USB端口连接到计算机,并用于
与ADC Analyzer来快速评价高的性能
高速ADC 。用户可以为特定的模拟量输入查看FFT
和编码率来分析SNR , SINAD , SFDR和谐波
信息。
该评估套件是易于设置。需要额外的设备
包括ADI公司的高速ADC评估板,
一个信号源,和一个时钟源。一旦所述试剂盒连接
和动力,评价会立即在电脑上启用。
提供两个版本的FIFO中。在HSC -ADC- EVALB-
DC是用于多通道ADC和转换器demulti-
路开关连接数字输出。在HSC -ADC- EVALB -SC评价
主板采用单声道模数转换器。看
表1选择
先进先出适合您的高速ADC评估
板。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
HSC -ADC- EVALB -SC / HSC -ADC- EVALB -DC
目录
特点................................................. ............................................. 1
所需设备................................................ ........................... 1
产品说明................................................ ......................... 1
功能框图............................................... ............... 1
产品亮点................................................ ........................... 1
修订历史................................................ ............................... 2
FIFO评估板轻松入门............................................. 3 .....
要求................................................. ............................... 3
轻松启动步骤............................................... .............................. 3
虚拟评估板轻松入门用用ADIsimADC ............ 4
要求................................................. ............................... 4
轻松启动步骤............................................... .............................. 4
4.1 FIFO的数据采集板的特性......................................... 5
FIFO 4.1支持的ADC评估板.......................... 6
工作原理............................................... ......................... 9
时钟说明................................................ ................... 9
SPI说明................................................ ............................. 9
与交错数据时钟.............................................. .. 10
连接到HSC -ADC -FPGA - 4 / -8 ............................. 10
连接到多路分配器BRD ............................................ 10
升级FIFO存储器............................................... .......... 10
跳线................................................. ........................................... 11
默认设置................................................ ........................... 11
评估板................................................ ............................ 13
电源................................................ ............................ 13
连接与设置............................................... ................ 13
FIFO的原理图和PCB布局............................................. .. 14
原理图................................................. .................................. 14
PCB布局................................................ ................................. 21
物料清单............................................... ................................ 23
订购信息................................................ .................... 25
订购指南................................................ .......................... 25
ESD注意事项................................................ ................................ 25
修订历史
2月6日 - 修订版0 :初始版
第0版|第28 2
HSC -ADC- EVALB -SC / HSC -ADC- EVALB -DC
FIFO评估板易启动
需求
FIFO评估板, ADC分析器, USB连接线
高速ADC评估板和ADC数据手册
电源为ADC评估板
模拟信号源和相应的过滤
适用于特定ADC的低抖动时钟源
评价,通常<1 ps的均方根
PC运行的是Windows 98 (第二版) , Windows 2000中,
Windows Me或Windows XP中
计算机配有USB 2.0端口推荐( USB 1.1-
兼容)
6.
一旦电缆连接到两个计算机和
FIFO的板,和电力供给时,USB驱动程序启动
进行安装。要完成全部安装FIFO的
驱动程序,您需要完成新的硬件序列
两次。第一
找到新的硬件向导
打开
与文本消息
该向导将帮助您安装
软件...预FIFO 4.1 。
点击推荐
安装,并进入下一个画面。硬件安装
警告窗口应被显示。请点击
CONTINUE
反正。
打开要完成预在下一个窗口
FIFO 4.1安装。请点击
Finish(完成) 。
您的电脑应该
经过一个第二
找到新的硬件向导,
文本消息,
该向导将帮助您安装软件
为... ADI公司FIFO 4.1 ,
应显示。
继续为您在以前的安装做,然后点击
仍然继续。
然后点击
在接下来的两个
窗口。这样就完成了安装。
(可选)验证在设备管理器
类似物
设备, FIFO4.1
列在USB硬件。
接通电源评估板和检查电压
水平在董事会层面。
连接相应的模拟输入端(它应该是
过滤,用一个带通滤波器)和低抖动的时钟信号。
确保评估板前通电
连接模拟输入和时钟。
易启动步骤
注意:您需要为Windows管理权限
整个易启动过程中操作系统。
建议在完成恢复之前的每一步
到一个正常的用户模式。
1.
从FIFO中提供的光盘安装ADC分析仪
评估套件或下载最新版本的Web上。
有关最新更新的软件,检查模拟
设备网站
www.analog.com/hsc-FIFO 。
FIFO的评估板连接到ADC的评价
板。如果需要一个适配器,插入的适配器
该ADC评估板和FIFO电路板。如果使用
在HSC -ADC- EVALB -SC模式,连接评价
板的底部两行的120针的连接器,
最靠近安装IDT的FIFO芯片。如果使用一个ADC
一个SPI接口,去掉两个4-pin的角落键,以便
第三行可以被连接。
附带的USB电缆连接到FIFO评价
电路板和计算机上可用的USB端口。
请参考表5的任何跳线更改。大多数评价
板可以用于使用默认设置。
经核实,连接合适的电源
到ADC评估板。 FIFO的评估板
与墙提供的安装开关电源的
提供了6 V ,2 A最大输出。连接电源线
结束额定交流100至240的AC电源插座,在47 Hz至
63赫兹。的另一端是一个内径2.1mm插孔
连接到印刷电路板的J301 。参考说明书
包括在
ADC数据手册
欲了解更多信息
关于ADC评估板的电源等
要求。
7.
8.
9.
2.
10.启动ADC分析器。
11.选择为ADC现有的配置文件
评估板,或创建一个。
12.单击
实时数据
在ADC分析器(下最左边的按钮
菜单) 。重建模拟输入的是
显示。如果预期的信号不出现,或者如果有
仅一个平面红线,参阅了ADC Analyzer数据片
at
www.analog.com/hsc-FIFO
了解更多信息。
3.
4.
5.
第0版|第28 3
HSC -ADC- EVALB -SC / HSC -ADC- EVALB -DC
虚拟评估板EASY START WITH用ADIsimADC
需求
要求包括:
ADC分析器,版本4.5.17或完成安装
后来。
用ADIsimADC产品模型文件所需的转换器。
模型并不与软件安装,但它们可以是
从下载
用ADIsimADC在线评估
局网站
不收取任何费用。
6.
5.
ADC模拟
对话框中,单击
设备
选项卡,
然后点击
... (浏览)
按钮时,相邻的对话
框。这将打开一个文件浏览器,并显示所有的
C: \\程序在默认目录中找到型号
文件\\ adc_analyzer \\型号。如果没有找到模型文件,
按照屏幕上的指示或请参阅步骤1 ,安装
可用的模型。如果你保存了模型的地方
比默认位置,可以使用浏览器来浏览
到该位置,并选择感兴趣的文件。
从菜单中,单击
CONFIG
& GT ;
FFT 。
FFT
CON组fi guration
对话框中,确保
ENCODE
频率
被设置为一个有效速率为仿真设备
下测试通过。如果设置得过低或过高,则模型不运行。
一旦模型被选择的有关信息
在模型上显示
设备
的标签
ADC模拟
对话框。在确保你选择了正确的
模型,点击
输入
选项卡。这使您可以配置
输入到模型中。点击任一
正弦波
or
双色
用于输入信号。
请点击
实时数据
(最左侧的下拉按钮下
菜单) 。将显示一个重建的模拟输入。
该模型现在可以用于只是作为一个标准的评价
董事会会。
该模型不能支持的时候发现的附加功能
测试标准评估板。当使用
建模能力,能够扫任
模拟幅度或模拟频率。欲了解更多
信息咨询
ADC分析仪用户手册
at
www.analog.com/hsc-FIFO 。
没有硬件。但是,如果你想比较
一个真正的评估板和模型的结果,你可以切换
容易在两者之间,如下面的易启动概述
步骤一节。
易启动步骤
1.
为了得到ADC模型文件,去
www.analog.com/ADIsimADC
针对感兴趣的产物。下载的产品
感兴趣的本地驱动器。默认位置是C: \\ PROGRAM
文件\\ adc_analyzer \\型号。
启动ADC分析仪(见
ADC分析仪用户手册) 。
从菜单中,单击
CONFIG
& GT ;
卜FF器
& GT ;
模型
作为
缓冲存储器。实际上,代替的模型函数
ADC和数据采集硬件。
选择模式后,单击
模型
按钮(位于
停止
按钮),选择和配置哪些
转换器将被建模。出现一个对话框,在
工作区,在这里你可以选择和配置
该模型的行为。
7.
2.
3.
8.
4.
9.
第0版|第28 4
HSC -ADC- EVALB -SC / HSC -ADC- EVALB -DC
FIFO 4.1数据采集板特点
IDT72V283 32K
16位133MHz的FIFO
6V开关
电源
连接
定时调整
跳线
120-CONNECTOR
(并行CMOS
输入)
ON BOARD + 3.3V
调节器
可选电源
连接
IDT72V283 32K
16位133MHz的FIFO
USB连接
TO电脑
OPEN阻焊
上的所有数据和
时钟线
EASY PROBING
图2. FIFO组件(顶视图)
第0版|第28 5
05870-002
可选的串行
Port接口
连接器
复位开关
WHEN编码速率
中断
μ控制器CRYSTAL
时钟= 24MHz的,
期间关闭
数据采集
查看更多AD9281-EBPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AD9281-EB
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AD9281-EB
√ 欧美㊣品
▲10/11+
8597
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
AD9281-EB
√ 欧美㊣品
▲10/11+
9308
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AD9281-EB供应信息

深圳市碧威特网络技术有限公司
 复制成功!